「オクテット」を含む例文一覧(49)

  • 220オクテット以下と判定した場合は最終ブロックのデータを55オクテット以下の4つのデータに分割し、各データに9オクテットの付加データを付加して64オクテットブロックを生成する。
    When the data has 220 octets or less, the message division part 102 divides the data of the final block into four pieces of data each of which has 55 octets or less, and adds additional data of 9 octets to each data to generate a 64-octet block. - 特許庁
  • 最終ブロックのデータが220オクテットを超えると判定した場合は、最終ブロックに含まれるデータを55オクテットの3つのデータと、残りのデータとの4つのデータに分割し、各55オクテットデータに9オクテットの付加データを付加して3つの64オクテットブロックを生成し、残りのデータに付加データを付加して128オクテット長のデータを生成する。
    When the data of the final block exceeds 220 octets, the message division part 102 divides the data included in the final block into three pieces of 55-octet data and the rest, and adds 9-octet additional data to each 55-octet data to generate three pieces of 64-octet blocks, and adds the additional data to the rest to generate 128-octet data. - 特許庁
  • ATMセル(53オクテット)を、無線インターフェイス上を直接伝送することのできるパケットへと交換する(DECTの場合には40オクテット)。
    An ATM cell is exchanged with a packet directly sent on a radio interface. - 特許庁
  • DTE14で従来と同様にオクテット/ビット削除を行う。
    The DTE eliminates the octet/bit similarly to the case with a conventional system. - 特許庁
  • そして、ユーザ領域情報を、順に、送信する各ATMセルのペイロードの、シーケンス番号1オクテットと8ATMセル毎のポインタ1オクテットを除いた、残りの47または46オクテットに格納する。
    Then the user area information is set sequentially, to remaining 47 or 46 octets of a payload each transmitted ATM cell except a sequence number 1 octet and pointer 1 octet by each 8 ATM cells. - 特許庁
  • 送信処理は、送信待ちキュー毎に送信したオクテット数を管理し、送信を保証すべきオクテット数に対して送信したオクテット数の達成度が最も低いキューを優先的に選択して送信する。
    In the transmission processing of this system, the number of octets sent for each transmission wait queue is managed and a queue with lowest attainment in the transmitted octet number is selected with priority and the selected queue contents are transmitted. - 特許庁
  • 伝送フレームである8Kフレームは96オクテット伝送可能に構成され、その96オクテット部分に53オクテットからなるATMセルが連続してマッピングされる。
    8K frames which are transmission frames are configured for 96 octet transmission and an ATM cell consisting of 53 octets are continuously mapped to the 96 octets. - 特許庁
  • FIFO62では、CPCS-PDUを構成するSAR-PDUが順次受信され、CPCS-PDUに配置可能なパディングの最大値(47オクテット)と、トレイラの先頭からペイロード長フィールドの終わりまでのデータ量(4オクテット)とを加算した51オクテット分の時間だけ遅延されて順次出力される。
    In a FIFO 62, a SAR-PDU constituting a CPCS-PDU is successively received, is delayed just for a time of 51 octet in which a maximum value (47 octet) of a padding disposable at the CPCS-PDU and a data amount (4 octet) from a top of a trailer to an end of a payload length field are added, and successively outputted. - 特許庁
  • この32ビットの数は次に予期されるTCPオクテットのピギーバック肯定応答である。
    This 32 bit number is a piggyback acknowledgment of the next expected TCP octet.  - コンピューター用語辞典
  • URI エスケープ機構を用いる。 つまり、安全でないオクテットを %HH でエンコードする。
    use the URI escaping mechanism, that is, use the %HH encoding for unsafe octets.  - JM
  • データは 16 進数の偶数長の文字列であり、それぞれはオクテットのペアで表す。
    The data is specified as an even-lengthed string of hexadecimal digits, each pair representing one octet. - XFree86
  • 無線ノード装置20は、HDMI規格に準拠した16オクテットのメッセージ長を有するCECメッセージ190を、最初の6オクテットの部分を含むグループと、次の5オクテットの部分を含むグループと、残りの5オクテットの部分を含むグループとに分割して、無線ノード装置20に無線送信する。
    A radio node device 20 divides a CEC message 190 with a message length of 16 octet compliant with HDMI standard into three groups: a group including a portion of the first 6 octets; a group including a portion of the next 5 octets; and a group including a portion of the remaining 5 octets and radio-transmits the groups to another radio node device 10. - 特許庁
  • フラグ同期が可能となるようIPデータグラム100に対して、同期コードパターンに一致するオクテット「01111110」を「01111101−01011110」の2オクテットに置き換え、エスケープコードパターンに一致するオクテット「01111101」を「01111101−01011101」の2オクテットに置き換える。
    An octet '01111110' which matches a synchronous code pattern is replaced with the two octets of '01111101-01011110' and the octet '01111101' matched with an escape code pattern is replaced with the two octets of '01111101-01011101' for the IP datagram 100 to enable flag synchronization. - 特許庁
  • Gopher プロトコルでは、Gopher セレクタ文字列はオクテット文字からなり、16進数の 09 (US-ASCII の HT または tab)、 0A (US-ASCII の LF 文字)、0D (US-ASCII の CR 文字) 以外ならどんなオクテットも指定できる。
    In the Gopher protocol, Gopher selector strings are a sequence of octets which may contain any octets except 09 hexadecimal (US-ASCII HT or tab), 0A hexadecimal (US-ASCII character LF), and 0D (US-ASCII character CR).  - JM
  • エスケープされたオクテットは 3 文字からなる:先頭にパーセント文字 "%"、それに続けてオクテットコードを表す2 文字の 16 進数字である (16 進数の英字は大文字小文字どちらでも良い)。
    ! ~ * ' ( )All other characters must be escaped. An escaped octet is encoded as a character triplet, consisting of the percent character "%" followed by the two hexadecimal digits representing the octet code (you can use upper or lower case letters for the hexadecimal digits).  - JM
  • このFPGAは、送信ではオクテット同期HDLCフレームをビット同期HDLCフレームに変換し、受信ではビット同期HDLCフレームをオクテット同期HDLCフレームに変換する機能を持つ。
    The FPGA has a function for converting an octet synchronous HDLC frame into a bit synchronous HDLC frame in transmission and converting the bit synchronous HDLC frame into the octet synchronous HDLC frame in reception. - 特許庁
  • PPPに基づく通信の際、オクテット/ビット挿入が不要な区間において、オクテット/ビット挿入を行わないようにし、データの伝送量を軽減し、スループットを改善する。
    To decrease the amount of transmission of data by preventing octet/bit insertion in a section in which the octet/bit insertion is not required, when performing communication based on PPP, and to increase the throughput. - 特許庁
  • ゲートウェイ(NW)では、改良されたPPPフレーム構成を有し、オクテット/ビット挿入されていないデータを、PPPフレーム構成を有し、オクテット/ビット挿入されているデータに変換する。
    A gateway NW converts the data, with an enhanced PPP frame configuration and to which no octet/bit is inserted, into data, with a PPP frame configuration and to which the octet/bit is inserted. - 特許庁
  • オクテット単位で処理する伝送制御装置及び伝送制御方法に関し、同期用ビットがオクテット単位でない場合でも、正常に処理する。
    To provide a transmission control apparatus and transmission control method for processing frames in units of octets, which normally processes the frames even when synchronizing bits are not in the units of octets. - 特許庁
  • 受信側のマルチフレーム検出部32が1番目の8Kフレームの”1“を検出する度に53オクテット計数部33は53オクテットの正数倍を計数しそれを示す信号を出力する。
    Every time a multi-frame detection section 32 of a receiver side detects '1' of the 1st 8K frames, a 53 octet count section 33 counts a positive integral multiple of 53 octets and provides an output of a signal denoting it. - 特許庁
  • DCEでは、PPPフレーム構成を有し、オクテット/ビット挿入されているデータを、改良されたPPPフレーム構成を有し、オクテット/ビット挿入されていないデータに変換する。
    In DCE, data that have a PPP frame configuration and are subjected to octet/bit insertion are converted to data that have an improved PPP frame configuration and is not subjected to the octet/bit insertion. - 特許庁
  • DCEでは、PPPフレーム構成を有し、オクテット/ビット挿入されているデータを、改良されたPPPフレーム構成を有し、オクテット/ビット挿入されていないデータに変換する。
    A DCE converts the data, with a PPP frame configuration and to which the octet/bit is inserted, into data, with an enhanced PPP frame configuration and to which no octet/bit is inserted. - 特許庁
  • PPPに基づく通信の際、オクテット/ビット挿入が不要な区間において、オクテット/ビット挿入を行わないようにし、データの伝送量を軽減し、スループットを改善する。
    To enhance the throughput by avoiding insertion of an octet/bit for a communication block not needing insertion of the octet/bit so as to reduce a transmission amount of data in the case of communication adopting the PPP. - 特許庁
  • 最初の4個のオクテットは常に国際アルファベット番号5によってコード化された文字でなければならない。
    The first four octets shall always be character coded according to the International Alphabet No. 5.  - コンピューター用語辞典
  • このコードの最初と最後は、...を表現する国際アルファベット番号5に従ってコード化される4オクテットで同定されなければならない。
    The beginning and the end of the code shall be identified by 4 octets coded according to the International Alphabet No. 5 to represent ...  - コンピューター用語辞典
  • それぞれのペアの最初の桁はオクテットの上位 4 ビットを与え、次の桁は下位の 4 ビットを与える。
    The first digit of each pair gives the most significant 4 bits of the octet, and the second digit of the pair gives the least significant4 bits. - XFree86
  • オクテットスタッフ回路12およびポーズ信号付加回路13を有する送信部は、内部フレーム信号1eを送信する。
    A transmission unit having an octet stuff circuit 12 and a pause signal addition circuit 13 transmits an internal frame signal 1e. - 特許庁
  • ポーズ信号除去回路14およびオクテットデスタッフ回路15を有する受信部は、内部フレーム信号2eを受信する。
    A reception unit having a pause signal removal circuit 14 and an octet destuff circuit 15 receives an internal frame signal 2e. - 特許庁
  • DTE2からDTE14にデータ信号を送信する際には、DTE2でデータに対してオクテット/ビット挿入を行い、送信する。
    When a data signal is transmitted from a DTE 2 to DTE 14, the octet/bit insertion is made to data in the DTE 2 for transmission. - 特許庁
  • 圧縮データの伸張及びオクテットスタッフィング処理を行うデータ変換装置において、処理時間の短縮を実現する。
    To attain a reduction of a processing time in a data conversion device performing an extension of compressed data and an octet stuffing processing. - 特許庁
  • データ処理部は、圧縮データから圧縮辞書情報を抽出する圧縮辞書情報抽出部14、抽出された圧縮辞書情報に対してオクテットスタッフィング処理を行う圧縮辞書情報オクテットスタッフィング処理部15、オクテットスタッフィング処理された圧縮辞書情報を用いて、圧縮データの伸張処理とオクテットスタッフィング処理を同時に行うデータ変換部16とを含む。
    The data processors include a compression dictionary information extracting portion 14 extracting compression dictionary information from the compressed data, a compression dictionary information octet stuffing processor 15 performing the octet stuffing processing to the extracted compression dictionary information, and a data converting portion 16 performing extension processing of the compressed data and the octet stuffing processing concurrently by using the compression dictionary information to which the octet stuffing processing is performed. - 特許庁
  • 秘密値および前に暗号化されたメッセージオクテットを用いて、tbox関数にメッセージを入力するためのオフセットを生成する。
    Offsets are generated for inputting a message to the tbox function by using secret values and previously encrypted message octets. - 特許庁
  • 呼の最初のメッセージに対しては、前に暗号化されたメッセージオクテットは初期値によって置換される。
    For the first message of a call, the previously encrypted message octets are replaced by an initialization value. - 特許庁
  • 位相合せ部34は53オクテット計数部33からの信号に基づきATMセルの位相合せを行う。
    A phase matching section 34 matches the phases of the ATM cells on the basis of the signal from the 53 octet count section 33. - 特許庁
  • 辞書圧縮方式を用いて圧縮された圧縮データを伸張し、オクテットスタッフィング処理を行って送信データを生成するデータ変換装置において、前記圧縮データの伸張と、前記オクテットスタッフィング処理とを同時に行うデータ処理部14,15,16を有している。
    A data conversion device which extends compressed data compressed by using a dictionary compression method and generates transmission data by performing the octet stuffing processing has data processors 14, 15, and 16 performing the extension of the compressed data and the octet stuffing processing concurrently. - 特許庁
  • HDLC送信回路は、入力された送信パケットデータにFCSデータ部分を付加し、FCSデータ部分が付加されたオクテット単位の送信パケットデータに、オクテット単位のフラグデータ部分を付加し、フラグデータ部分が付加された送信パケットデータに’ 0’ インサーションを行う。
    The HDLC transmitting circuit adds an FCS data portion to transmission packet data entered, adds a flag data portion of an octet unit to the transmission packet data of the octet unit, to which the FCS data portion is added, and "0" insertion is performed to the transmission packet data, to which the flag data portion is added. - 特許庁
  • また、CPU41は、受信したデータセグメントを、シーケンス番号が周回するまではタイムスタンプを用いずに並べてオクテットストリームを再生し、シーケンス番号が周回してからはタイムスタンプを用いて並べてオクテットストリームを再生する。
    Further, the CPU 41 recovers the octet stream by arranging the received data segments without using the time stamp until the sequence number is circulated and recovers the octet stream by arranging the received data segments by the use of the time stamp after the sequence number is circulated. - 特許庁
  • 可視化装置14は,収集装置13から取得した通信情報に含まれる宛先あるいは送信元IPアドレスを複数のオクテットに分解し,個々のオクテットの推移を可視化し,可視化情報として分析DBに格納する。
    The visualizing apparatus 14 decomposes addresses or transmitting source IP addresses included in communication information obtained from a collecting apparatus 13 into a plurality of octets, visualizes the transition of individual octets, and stores such visualized transition as the visualized information into an analyzing DB. - 特許庁
  • 空きセル生成回路は、ATMセルのタイミングカウントを行う53周期の53オクテットタイミングカウンタ2と、53オクテットタイミングカウンタ2の6ビットの出力から4種類のタイミング信号を生成するゲート回路4と、8ビットの空きセルパターンをパラレルデータからシリアルデータに変換するシフトレジスタ3とにより構成する。
    This free cell generating circuit is composed of a 53-octet timing counter 2 of 53 cycles for counting the timing of an asynchronous transfer mode(ATM) cell, a gate circuit 4 for generating four kinds of timing signals from the output of 6 bits from the 53-octet timing counter 2, and a shift register 3 for converting the free cell pattern of 8 bits from parallel data to serial data. - 特許庁
  • ゲートウェイ(NW)では、改良されたPPPフレーム構成を有し、オクテット/ビット挿入されていないデータを、PPP以外のデータリンク層のプロトコルのフレーム構成を有するデータに変換する。
    In a gateway (NW), data that have the improved PPP frame configuration and is not subjected to the octet/bit insertion are converted into data that have the frame configuration of a protocol in a data link layer other than PPP. - 特許庁
  • ESNコードが0x01であれば第4オクテット以降にESNが挿入されていることを示し、ESNとして、モデル番号、バージョン番号、シリアル番号が含まれる。
    When the ESN code is 0x01, it is indicated that the ESN is inserted in a fourth octet and beyond and, as the ESN, the model number, the version number and the serial number are included. - 特許庁
  • 通信効率を低下させることなく、受信したデータセグメントに周回したシーケンス番号が付されていてもタイムスタンプを用いて正しいオクテットストリームを得る。
    To obtain a correct octet stream by using a time stamp without deteriorating communication efficiency even when a circulated sequence number is attached to a received data segment. - 特許庁
  • 減結合ミニセルは所定長さ、例えば1オクテットの長さをもち、割り当てられたミニセルの利用に遅れがあるとき、ATMセルのペイロードに挿入される。
    The decoupling minicells are of predetermined length, such as one octet, and are inserted into the payload ATM cells when there is a delay in the availability of assigned minicells. - 特許庁
  • FNVコマンドが受信されると、通信制御部10は、このFNVコマンドに関して予め設定された特定の部分(理由オクテットの1バイト目)のみを解析用記憶手段に記憶し、他の部分は記憶しないように制御する。
    When the FNV command is received, the communication control part 10 executes control so that it stores only the specified part (first byte of reason octet) which is previously set on the FNV command and the other part is not stored. - 特許庁
  • ネットワーク終端装置におけるHDLC制御回路に関するものであり、HDLCオクテット同期方式をサポートするレイヤ2処理を行う既存のLSI(ゲートアレイ)を用い、HDLCビット同期方式のサポートを可能とする回路を低コストで実現する。
    To inexpensively provide an HDLC control circuit realizing support of an HDLC bit synchronous system in a network terminal by using an existing LSI (gate array) performing a two layer processing for supporting an HDLC octet synchronous system. - 特許庁
  • ATMヘッダ変換部141は、物理回線401から受信したATMセルが有する情報と、ATMセルのヘッダ部から抽出したATMヘッダ情報とを情報要素ごとにオクテット単位で固定長パケットに割り付けて出力する。
    An ATM header conversion part 141 allocates information that the ATM cell received from the physical line 401 includes and ATM header information extracted from the header part of the ATM cell to a fixed length packet by an octet unit for each information element and outputs them. - 特許庁
  • サービスエージェントは、応答メッセージ長が1400オクテットよりも大きければ、属性リストAtをn個に分割し、分割属性リストAt1を、シーケンスナンバーSN=1、未送信の分割属性リストAtiの存在を示す特殊タグのフラグ「ON」を付加して応答する。
    When a response message length is greater than 1,400 octets, a service agent divides an attribute list At into (n) pieces of lists and answers a divided attribute list At1 after adding thereto a sequence number SN=1 and flag "ON" of the special tag indicating presence of non-transmitted divided attribute lists Ati. - 特許庁
  • 一方、読み出しデータ長計測カウンタ65では、FIFO62が出力するデータのデータ量が計測されており、また、ペイロード長検出部61では、FIFO62に入力されるCPCS-PDUの終わりの8オクテットにあるトレイラのペイロード長フィールドに配置されたペイロード長が検出される。
    On the other hand, in a read data length measuring counter 65, a data amount of data which a FIFO 62 outputs are measured and also in a payload length detection part 61, a payload length arranged in a payload length field of the trailer which is in an 8 octet at the end of the CPCS-PDU to be inputted to the FIFO 62 is detected. - 特許庁
  • また,特定の端末装置の通信情報に含まれるIPアドレスを構成する各オクテットやポート番号のランダム性をそれぞれ算出し,送信元あるいは宛先IPアドレスの走査範囲を定量的に評価し,特定の端末装置の拡散性として数値化する。
    Moreover, this visualizing apparatus 14 calculates the randomness of each octet and a port number constituting an IP address included in the communication information of a particular terminal and quantitatively evaluates a scanning range of the transmitting source or a destination IP address in order to provide numerical data to show the scattering of the particular terminal. - 特許庁

例文データの著作権について