「スタックポインタ」を含む例文一覧(52)

1 2 次へ>
  • 情報処理装置及びそのスタックポインタ更新方法
    INFORMATION PROCESSING APPARATUS AND METHOD OF UPDATING STACK POINTER - 特許庁
  • スタックポインター《スタックの最後 =次にアクセスする箇所 を指す変数》
    a stack pointer  - 研究社 英和コンピューター用語辞典
  • 次に、スタックポインタが割り込み処理用のスタック領域のSPI0へ移動されて割り込み処理が行われ、それが終了すると、割り込み処理用のスタックポインタ管理領域に保存されているスタックポインタの値であるSPA1へスタックポインタが移動される。
    Next, the stack pointer is moved to SPI0 in a stack area for interruption processing to execute interruption processing and when it is finished, the stack pointer is moved to SPA1 being the value of the stack pointer stored in a stack pointer managing area for interruption processing. - 特許庁
  • タスクAの処理中に割り込み処理が入ると、割り込み処理用のスタックポインタ管理領域に保存されるスタックポインタの値が、処理が中断した時点のスタックポインタの値(SPA1)に書き換えられる。
    When interruption processing is made in the processing of a task A, the value of a stack pointer stored in a stack pointer managing area for interruption processing is rewritten to the value (SPA1) of the stack pointer at the time point of interrupting the processing. - 特許庁
  • スタックポインタ12をロックし、検査対象がスタックポインタ11が指すところより下にあれば、スタックポインタ12をアンロックし、要素が指しているオブジェクトをマークする。
    A stack pointer 11 is locked and when the object to be inspected is present below the part that the stack pointer 11 indicates, the stack pointer 11 is unlocked to mark the object that the element indicates. - 特許庁
  • kstkesp %lu現在の ESP (スタックポインタ) の値。 プロセスのカーネルスタックページにある。
    kstkesp %lu The current value of ESP (stack pointer), as found in the kernel stack page for the process.  - JM
  • 次いで、スタックポインタの指定アドレスをセットするためのスタックセット処理を行う。
    Next, stack set processing for setting the designation address of a stack pointer is performed. - 特許庁
  • 遊技状態復旧処理において、CPUは、まず、スタックポインタの復帰処理を行う。
    In game state restoration processing, first, a CPU performs restoration processing of a stack pointer. - 特許庁
  • システムスタックポインタと、タスクスタックポインタと、2つのスタックポインタのうちで有効なスタックポインタを識別するための識別情報を保持する状態レジスタと、処理の種類が切りかわったときに状態レジスタの識別情報を処理の種類に対応して書き換える制御手段を有することを特徴とするマイクロコンピュータ。
    This microprocessor has a system stack pointer 112, a task stack pointer 111, a state register 113 storing identification information for identifying the effective pointer 111 in the two stack pointers and a controlling means 114 which rewrites the identification information of the register 113 in accordance with the type of processing when the type of processing is changed. - 特許庁
  • 次いで、スタックポインタの指定アドレスをセットするためのスタックセット処理を行う。
    A stack setting process is executed for setting a designation address of a stack pointer. - 特許庁
  • 次いで、スタックポインタの指定アドレスをセットするためのスタックセット処理を行う。
    Subsequently, a stack set processing is carried out to set a directive address of a stack pointer. - 特許庁
  • そして割込みメイン処理の終了後に、S1330でスケジューリングを行って次に実行すべきタスクをタスク2に決定し、S1340でそのタスク2のスタックポインタの値をCPUのスタックポインタに復元する。
    After the end of the interruption main processing, the CPU determines a task to be executed next as a task 2 by scheduling in a step S1330 and restores the value of the stack pointer of the task 2 to the stack pointer of the CPU in a step S1340. - 特許庁
  • この割込処理では、S3の処理によりスタックポインタが初期化されているので、割込処理の実行に際し、RETI(RETurn Interrupt)命令を実行してスタックポインタの値を戻す必要がない。
    In this interruption processing, a stack pointer is initialized by the processing of S3, so that in performing interruption processing, it is not necessary to perform a RETI (RETurn Interrupt) instruction to return the value of the stack pointer. - 特許庁
  • この割込処理では、S3の処理によりスタックポインタが初期化されているので、割込処理の実行に際し、RETI(RETurn Interrupt)命令を実行してスタックポインタの値を戻す必要がない。
    In the interruption processing, a stack pointer is initialized by a processing of S3, so that there is no need to execute an RETI (RETurn Interrupt) command to return the value of the stack pointer. - 特許庁
  • 通常このインラインコードはスタックポインタを移動する1 つの命令 (instruction) から構成されており、スタックオーバーフローをチェックしない。
    The inlined code often consists of a single instruction adjusting the stack pointer, and does not check for stack overflow.  - JM
  • この場合、コプロセッサ200は、ハードウェア上でスタックポインタおよびプログラムカウンタを自ら更新する。
    In this case, the coprocessor 200 updates a stack pointer and a program counter on the hardware by itself. - 特許庁
  • ブロック繰返し命令が実行を開始すると、現在状態がスタックへ保存され、スタックポインタはこのスタックを維持する。
    When a block repetition instruction starts an execution, a present status is stored in a stack, and a stack point maintains the stack. - 特許庁
  • TCBテーブル71は、タスクのタスクナンバーに対応したアドレスにそのスタックポインタアドレスを格納する。
    A TCB table 71 stores a stack pointer address in an address corresponding to a task number of a task. - 特許庁
  • 第1および第2のスタックポインタ(SP)はスタックの最上部および該スタックの最上部に続くメモリロケーションを指し示す。
    First and second stack pointers(SP) indicate the uppermost part of a stack and a memory location following the uppermost part of the stack. - 特許庁
  • 割り込みを受け付けたときCPU(2)が所定のコンテキストの退避を行なうのに、スタックポインタレジスタ(REG#n)とは別のシステムスタックポインタレジスタ(SSP)を用い、動作モードに拘わらず記憶保護部が保護する領域を一律に退避先とする。
    When an interrupt is accepted, a CPU (2) uses a system stack pointer register (SSP) different from a stack pointer register (REG#n) so as to save a predetermined context, and determine an area that a storage protection part protects as a saving destination unconditionally without reference to an operation mode. - 特許庁
  • プログラムが実行する際に、スタックオーバーフローレジスタ1、スタックポインタレジスタ2に予め設定されたスタックオーバーフロー検出アドレスとスタックポインタアドレスとを比較して一致した場合、割り込み要求を発生し、デバッガがオーバーフロー割り込みベクタ領域6bに予め設定されたブレーク処理の先頭アドレス6aを使ってブレーク処理を実行する。
    When executing a program, a stack overflow detection address and stack pointer address preset to a stack overflow register 1 and a stack pointer register 2 are compared and in the case of coincidence, an interruption request is generated and the debugger executes break processing while using a leading address 6a of break processing preset to an overflow interruption vector area 6b. - 特許庁
  • pこのフラグをマシンの実行モデルにおいて、ある固定的で特殊な役割を持っているレジスタ、例えばスタックポインタやフレームポインタに対して適用することは、破滅的な結果を生みます。
    p Use of this flag for a register that has a fixed pervasive role in the machine's execution model, such as the stack pointer or frame pointer, will produce disastrous results.  - JM
  • スタックフレーム解放処理は、スタック10のアドレスを指すスタックポインタ5に、サブルーチン処理で用いたスタックフレーム2のサイズを加算または減算することにより、当該スタックフレーム2を解放する。
    The stack frame release processing adds or subtracts the size of a stack frame 2 used by the subroutine processing to or from a stack pointer 5 pointing the address of the stack 10 to release a stack frame 2. - 特許庁
  • 命令コードに制御されたALU−Mは、RAM2から読み出されたデータの演算を行い、その演算結果WDを、RAM2に於けるスタックポインタSPで指定される同一のアドレスに格納する。
    An ALU-M controlled by the instruction code performs an operation on data retrieved from the RAM 2 and stores the operation result WD in the same address in the RAM 2 as specified by the stack pointer SP. - 特許庁
  • パチンコ遊技機に対する電源が投入されると、まず、CPUは、割込禁止に設定した後、割込モード、スタックポインタの設定及び内蔵デバイスのレジスタ設定を行う。
    First a CPU set an interrupting mode, stack pointer and a register of an internal device after setting an interrupting inhibiting mode when the pachinko game machine is turned on. - 特許庁
  • ディスパッチ若しくは割り込み要求が生じたとき、OSのディスパッチャ若しくは割り込みハンドラはスタックポインタ値を調べスタックのオーバーフローが発生していないかをチェックする。
    Upon occurrence of a dispatch or interruption request, a dispatcher or an interruption handler of the OS examines to a stack point value to check for overflow of stack. - 特許庁
  • こうすることにより、停電時の動作状態を再現するために要求されるスタックポインタ、レジスタ等の値は、規定値となるため、電源断発生時処理の簡素化を図ることができる。
    In such a manner, since the values of a stack pointer and a register or the like requested for reproducing the operation state upon the power failure become defined values, the processing for the time of the power interruption is simplified. - 特許庁
  • CPU電源オフ時には、先立って、CPU1は、スタックポインタSP及びプログラムカウンタPCの値を、RAM2に於ける予め定められたアドレスに格納して退避する。
    Before being powered off, a CPU 1 stores and save values of the stack pointer SP and program counter PC in a predetermined address in the RAM 2. - 特許庁
  • バックアップが有効であると(S14:Yes)、スタックポインタの値やバックアップエリアへ退避した各データを電源断前(停電前)の状態に戻す。
    When backup is valid (S14: Yes), a value in a stack pointer and respective data saved in a backup area are returned to a state before power-off (before power failure). - 特許庁
  • スタックポインタ設定以前にNMI要求が発生した場合でも、暴走することなく元のプログラムに復帰させる割込み制御装置を提供する。
    To provide a device for controlling interruption to return to an original program without runaway even when an NMI request is generated before setting a stack pointer. - 特許庁
  • 通常、各タスクのスタック領域は連続して設定されるため、各タスクのスタックポインタが前段のスタック領域の開始位置を越えているか否かのモニタを行うことにより、オーバライトチェックを行う。
    The overwrite check is carried out by monitoring whether the stack pointer of each task goes over the starting point of the prior stage stack region, since usually the stack region of each task is consecutively set. - 特許庁
  • バックアップが有効であると(S14:Yes)、スタックポインタの値やバックアップエリアへ退避した各データを電源断前(停電前)の状態に戻す。
    When the game machine has active backup (S14: Yes), the value of a stack pointer or data saved in a backup area are restored to a state before power off (before power failure). - 特許庁
  • バックアップが有効であると(S14:Yes)、スタックポインタの値やバックアップエリアへ退避した各データを電源断前(停電前)の状態に戻す。
    When a backup is effective (S14: Yes), the value of a stack pointer and respective data retracted to a backup area are returned to a state before a power-off (before a power failure). - 特許庁
  • ループ処理内の適当なタイミングで、スタックポインタ102のその時点での値が上限値と下限値との間に位置しているか否かを判別し、位置していなければ、異常であると判別する。
    In a proper timing in loop processing, whether or not the value of a stack pointer 102 at that point of time is positioned between the upper limit value and the lower limit value is discriminated, and when it is not positioned, it is discriminated that the equipment is abnormal. - 特許庁
  • こうすることにより、停電時の動作状態を再現するために要求されるスタックポインタ、レジスタ等の値は、規定値となるため、電源断発生時処理の簡素化を図ることができる。
    Thereby, a value of a stack pointer, a register or the like required for the revival of the action situation at the time of the power failure becomes to be the prescribed value so that the processing at the time of the power supply cut can be simplified. - 特許庁
  • こうすることにより、停電時の動作状態を再現するために要求されるスタックポインタ、レジスタ等の値は、規定値となるため、電源断発生時処理の簡素化を図ることができる。
    In such a manner, since the values of a stack pointer and a register, etc., requested in order to reproduce the operation state when the power fails become stipulated values, the processing for the time of the power interruption occurrence is simplified. - 特許庁
  • また、CPU10は、スタックの伸張に際して、伸張後のスタックポインタ位置を特定するための第2のアドレス情報を含むチェック要求を出力する。
    The CPU 10 also outputs a check request including a second address information to specify a stack pointer position after extension to extend the stack. - 特許庁
  • バックアップが有効であると(S14:Yes)、スタックポインタの値やバックアップエリアへ退避した各データを電源断前(停電前)の状態に戻す。
    When back-up is effective (S14: Yes), the value of a stack pointer and respective kinds of data saved in a back-up area are returned to a state before power disconnection (before power interruption). - 特許庁
  • ここで、スタックポインタ管理領域のサイズはごく小さいため、RAM313のサイズは各タスクA〜Cおよび割り込み処理用のスタック領域のサイズの合計値によって決定される。
    Since the size of the stack pointer managing area is extremely small at this time, the size of RAM 313 is decided by the total value of the size of the stack area for each task A to C and interruption processing. - 特許庁
  • マイコンに内蔵されるタイマ機能による割り込みハンドラを用いて、各タスクのスタックポインタが自タスクのスタック領域を越えているか否かのオーバライトチェックを一定周期毎に行う。
    Overwrite check as to whether the stack pointer of each task goes over its own stack region is executed at fixed intervals by using an interrupt handler by a timer function built in the microcomputer. - 特許庁
  • パチンコ遊技機に対する電源が投入されると、まず、CPUは、割込禁止に設定した後、割込モード、スタックポインタ及び内蔵デバイスの設定を行う。
    When a power is applied to a Pachinko game machine, at first, a CPU sets it an interrupt inhibit and then sets an interrupt mode, a stack pointer and a built-in device. - 特許庁
  • スタックポインタSPで指定されるアドレスとそれに連続したアドレスに格納されたデータがMRAMより成るRAM2から読み出されて、プログラムカウンタPCで指定されたアドレスに格納された命令コードがROM3より読み出されてデコード化される。
    Data stored in an address specified by a stack pointer SP and its consecutive address is retrieved from RAM 2 consisting of MRAM, and an instruction code stored in an address specified by a program counter PC is retrieved from ROM 3 and decoded. - 特許庁
  • レディキューアドレス生成器111〜118は、次に実行するタスクのスタックポインタアドレスの要求を受けて、現在実行しているタスクの優先度で実行可能なタスクが存在する場合はそのタスクに対応したタスクナンバーテーブル72のアドレスを出力する。
    At a request for a stack pointer address of a task to be executed next, if there is a task executable with the priority of currently executed tasks, ready queue address generators 111 to 118 output the address of the task number table 72 corresponding to the task. - 特許庁
  • それゆえ、電源復帰時の処理においても、レジスタ、割込み状態、及び、スタックポインタ等の内容を元に戻す必要もないし、復帰させたプログラムカウンタに従ってプログラム中断点から処理を再開する必要もなく、復帰処理が複雑になることを防止できる。
    Therefore, even in the processing in the power supply restoring state, it is not necessary to return the contents of a register, an interrupt state and a stack pointer, and it is not necessary to restart the processing from the suspension of a program according to a restored program counter, so that the return processing can be prevented from being complicated. - 特許庁
  • スタックポインタによって実行状態にあるスレッドを特定する設計のカーネルスレッド上で、ユーザスレッド実行中にエラーを発生することなく実行状態にあるカーネルスレッドを特定することの可能なユーザスレッドの実装方法を提供すること。
    To provide a user thread implementing method capable of identifying a kernel thread in an execution state without causing an error during execution of a user thread, on a kernel thread designed to identify a thread in an execution state by a stack pointer. - 特許庁
  • 上記のようにスタックポインタを復帰したあとにコマンドを送信する処理が行われるので、コマンドを送信するための処理をサブルーチンを用いて行うことができ、遊技状態を復旧させるための処理が効率良く実行されるようになる。
    Since the process to transmit the command is performed after the stack point has been returned, the process to transmit the command can be performed using a sub-routine, and the process for recovering the game state can be efficiently performed. - 特許庁
  • そして、RET命令が実行され、スタックポインタが指す領域(NMIによる電力供給停止時処理が開始されたときに実行されていたプログラムのアドレスが退避している領域)に格納されているデータをプログラムカウンタに設定する。
    Then, an RET instruction is performed and data stored in an area indicated by a stack pointer (area where the address of a program performed when a processing at power supply stoppage by NMI is started is saved) are set to a program counter. - 特許庁
  • バックアップ機能付き制御装置のCPUは、強制割込の発生により行われる停電処理において、レジスタおよびスタックポインタのデータ、停電処理前の割込許可または禁止状態のデータを記憶保持した後、記憶手段へのアクセスを禁止してリセット情報がアクティブになるまで待機する。
    In the power failure processing to be performed by the generation of forced interruption, the CPU of the controller with the backup function stores and holds the data of a register and a stack pointer and the data of an interruption permission or inhibition state before the power failure processing, then inhibits access to the storage means and stands by until the reset information is activated. - 特許庁
  • 情報処理装置1が有する保護設定チェック部14は、メモリアクセス要求の違反検出のためにメモリ保護情報記憶部110に設定されたメモリ保護情報と第2のアドレス情報とを照合することにより、更新予定のスタックポインタ位置が、スタックとして使用可能なスタック領域として予め確保されている部分アドレス空間に含まれるか否かを確認する。
    A protection setting check section 14 of the information processor 1 checks whether a stack pointer position to be updated is included in the partial address space which is reserved beforehand as a stack area available as a stack by collating the memory protection information set in the memory protection information storage section 110 for violation detection of the memory access request and the second address information. - 特許庁
  • 演算ASIC10は、スタックポインタ(SP)13が示すスタック領域に、アクセス対象となる配列データまたは構造データの各項目をパラメータとしてプッシュ命令で予め格納しておき、これら各パラメータに従って、目的とするデータ要素アドレスを計算し、リザルトレジスタ(RR)12に対してデータ要素のロード/ストアを実行する。
    An operation ASIC 10 stores the respective items of array data or structure data to be an access object in a stack area indicated by a stack pointer (SP) 13 as parameters by a push instruction beforehand, calculates a target data element address according to the respective parameters, and executes the loading/storage of the data element to a result register (RR) 12. - 特許庁
1 2 次へ>

例文データの著作権について