「AD&D」を含む例文一覧(87)

1 2 次へ>
  • They sell A/D converters to meet various specifications.
    さまざまな要求仕様をみたす AD コンバーターを売っている - 研究社 英和コンピューター用語辞典
  • To solve a problem that a conversion result is unstable when a voltage close to a voltage applied to a non-inverting input terminal of an integrator is subjected to A-D conversion in a double integral A-D conversion circuit.
    2重積分AD変換回路において、積分器の非反転入力端子に近い電圧をAD変換する場合、変換結果が不安定である。 - 特許庁
  • D-A CONVERSION CIRCUIT AND ΔΣ AD MODULATOR EMPLOYING IT
    DA変換回路及びそれを用いたΔΣAD変調器 - 特許庁
  • ΔΣ AD CONVERTER, CLASS-D AMPLIFIER, AND DC-DC CONVERTER
    ΔΣ型AD変換器およびD級アンプ並びにDC−DC変換器 - 特許庁
  • An analog reception signal S_A is digitized by an A/D converter 12, written in a TBC 14 with a clock ψ_A thereof, and read out with the reference clock ψ_D to obtain a digitized analog image signal S_AD' of the reference clock ψ_D.
    アナログ受信信号S_AはA/Dコンバータ12でデジタル化され、そのクロックφ_AでTBC14に書き込まれて基準クロックφ_Dで読み出され、基準クロックφ_Dのデジタル化アナログ画像信号S_AD’が得られる。 - 特許庁
  • To provide a control circuit for A/D converters in which when many A/D converters are connected to the control circuit, increase in number of terminals on the control circuit can be prevented but connection can be easily enlarged.
    複数のADコンバータを接続する際、ADコンバータ制御回路側の端子本数増加を抑えることができ、かつ容易に拡張することができるADコンバータ制御回路を提供する。 - 特許庁
  • Then, by dividing each of the A/D conversion results of the respective AD input voltages V1, V2, ... by the A/D conversion result of the auxiliary input voltage Vr, final A/D conversion results for the respective AD input voltages V1, V2, ... are obtained.
    そして、各AD入力電圧V1,V2,…のA/D変換結果をそれぞれ、補助入力電圧VrのA/D変換結果で除算することで、各AD入力電圧V1,V2,…に対する最終的なA/D変換結果を得る。 - 特許庁
  • There are provided an A-D conversion circuit 13 for A-D-converting a pixel signal read to a plurality of vertical signal lines from an imaging section 11 at which an effective pixel section and an optical black section exist; and a signal processing circuit 21 in which the pixel signal obtained by the A-D conversion is successively inputted and arithmetic processing is performed.
    有効画素部およびオプティカルブラック部が存在する撮像部11から複数の垂直信号線に読み出された画素信号をAD変換するAD変換回路13と、AD変換により得られた画素信号が順次入力し、演算処理を行う信号処理回路部21を有する。 - 特許庁
  • The magnification ratio f(d) is generally set as f(d)=exp((Ad^A)/(A+B(d^A-1)-C)), and can be set as f(d)=d^a in the case of the image of depth wherein d is 10 m or below.
    拡大率f(d)は一般的には、f(d)=exp((Ad^A)/(A+B(d^A−1)−C)とし、dが10m以下となる奥行きの画像の場合f(d)=d^aとしてもよい。 - 特許庁
  • An A/D converter 31 AD-converts a sine wave output and a cosine wave output of the resolver 1.
    ADコンバータ31は、レゾルバ1の正弦波出力及び余弦波出力をAD変換する。 - 特許庁
  • An A/D converter 19 converts an inputted video signal 18 into an AD output 39.
    A/D変換器19は入力した映像信号18をAD出力39に変換する。 - 特許庁
  • The present invention is applicable, for example, to column A/D conversion type solid-state imaging device.
    本発明は、例えば、カラムAD変換方式の固体撮像装置に適用できる。 - 特許庁
  • The debtor D previously transfers a debt amount from one's account AD to the account AP of the clearance agent.
    債務者Dは自分の口座ADから決済代行者の口座APへ債務額を送金しておく。 - 特許庁
  • Moreover, the failure of an oil jet hole is judged from amplitudes aB, aD at phases B, D agreeing with the oil jet working timing.
    さらに、オイルジェットの作動タイミングに相当する位相B,Dにおける振幅a_B,a_D から、オイルジェット穴の不良判定をする。 - 特許庁
  • Fail data FD is input to D-flipflops 11, 12, and address data AD is input to D-flipflops 13, 14.
    フェイルデータFDはDフリップフロップ11,12に入力され、アドレスデータADはDフリップフロップ13,14に入力される。 - 特許庁
  • A decoded image signal V_D and the digitized analog image signal S_AD' are supplied to a synthesizing circuit 15 but when switching reception of the digital broadcast to reception of the analog broadcast, under control of a control circuit 7, a frequency of the reference clock ψ_D is fixed to a value just before switching.
    復号画像信号V_Dとデジタル化アナログ画像信号S_AD’とは合成回路15に供給されるが、デジタル放送の受信からアナログ放送の受信に切り替わるとき、制御回路7の制御により、基準クロックφ_D の周波数が切り替え直前の値に固定される。 - 特許庁
  • At that time, a lattice constant as, of the substrate is selected so that the relationship of 1.001≤ad/as≤1.021 is met to a lattice constant ad of the dielectric thin film, and desired epitaxial stress is applied to a thin film.
    その際、誘電体薄膜の格子定数a_d に対して、 1.001≦a_d /a_s ≦1.021 なる関係を満たすように基板の格子定数a_s を選び、薄膜に望みのエピタキシャル応力を印加する。 - 特許庁
  • When a power source is turned on (step S21), the composite resistance value (series resistance value) is referenced by an A/D converter (A/D value) or comparator output (step S22) and compared with a machine type setting resistance value (step S23).
    電源投入時(ステップS21)に、該合成抵抗値(シリーズ抵抗値)をADコンバータ(AD値)もしくはコンパレータ出力により参照し(ステップS22)、機種設定抵抗値と比較する(ステップS23)。 - 特許庁
  • A mask register 5 masks specific low-order bit data of the current A/D converted value stored in an AD conversion register 3 and the last A/D converted value stored in an AD comparison register 4.
    マスクレジスタ5は、AD変換レジスタ3に格納された今回のA/D変換値とADコンペアレジスタ4に格納された前回のA/D変換値に対して所定の下位ビットデータをマスクする。 - 特許庁
  • A control circuit for A/D converters comprises a control portion 111 for generating CS signals and clock signals sent to the many A/D converters, first and second serial/parallel conversion portions 112 and 113 for converting serial data signals sent from the many A/D converters into parallel data signals, first and second data storage portion 114 and 115 for storing the parallel data.
    ADコンバータ制御回路は複数のADコンバータに対するCS信号、クロック信号を生成するコントロール部111と複数のADコンバータからのシリアルデータ信号をパラレルに変換するシリアルパラレル1変換部112、シリアルパラレル2変換部113とパラレルデータを格納するデータ1格納部114とデータ2格納部115で構成される。 - 特許庁
  • When restarting correction arithmetic operation, a control part 43 acquires an initial AD value output from the A/D converter 44 and sets an initial value X(-T) based on a difference between the initial AD value and a standard AD value in such a state that angular velocity of shake is zero.
    制御部43は、補正演算再開時に、A/D変換器44から出力される初期AD値を取得し、この初期AD値と振れの角速度が無い状態の標準AD値との差に基づいて初期値X(−T)を設定する。 - 特許庁
  • The AD controller 2 controls the operations of the both selectors 5 and 6 and the both AD converters 3 and 4 so that the execution of the next A/D conversion is mediated based on the prediction result.
    ADコントローラ2は、この予測結果をもとに次のAD変換の実行を調停するように、両セレクタ5,6及び両AD変換器3,4の動作制御を行う。 - 特許庁
  • AD input voltages V1, V2, ... are A/D converted using a reference voltage AVref in an A/D conversion circuit 15 and respective A/D conversion results are obtained.
    AD入力電圧V1,V2,…を、A/D変換回路15にて基準電圧AVrefを用いてA/D変換し、それぞれA/D変換結果を得る。 - 特許庁
  • An analog received signal SA is digitized by an A/D converter 12, written in a TBC 14 by the clock ϕA thereof and read out by the reference clock ϕD and a digitized analog image signal SAD' of the reference clock ϕD is provided.
    アナログ受信信号S_AはA/Dコンバータ12でデジタル化され、そのクロックφ_AでTBC14に書き込まれて基準クロックφ_Dで読み出され、基準クロックφ_Dのデジタル化アナログ画像信号S_AD’が得られる。 - 特許庁
  • Only the terminal D having the unicast encryption key UK_AD can decrypt the encrypted payload part 802.
    この暗号化されたペイロード部802は、ユニキャスト暗号鍵UK_ADを有する端末Dだけが復号できる。 - 特許庁
  • Further, the terminal A uses a unicast encryption key UK_AD decided with a terminal D to encrypt a payload part 802.
    また、端末Aは端末Dとの間で定めたユニキャスト暗号鍵UK_ADを用いてペイロード部802を暗号化する。 - 特許庁
  • In reality, this is obtained by similarly dividing digital values (AD read values) obtained by A/D-converting analog input values.
    これは、実際にはアナログ入力値をA/D変換したデジタル値(AD読込値)を同様に範囲分けしたものである。 - 特許庁
  • The correction can be attained without being affected by quantization noises caused by the high speed low resolution A/D converter in this case.
    このとき高速低分解能AD変換器に起因する量子化雑音には影響されずに補正が可能である。 - 特許庁
  • To realize an A-D conversion circuit capable of a high-speed operation and low power consumption without need of using a large bias current.
    大きなバイアス電流を用いることなく高速動作および低消費電力を可能とするAD変換回路を実現する。 - 特許庁
  • In a column A/D type CMOS (Complementary Metal Oxide Semiconductor) image sensor, processing for correcting dark currents of pixels is performed.
    例えば、カラムAD方式のCMOSイメージセンサにおいて、画素の暗電流を補正するための処理が行われる。 - 特許庁
  • To accelerate the operating speed of a solid-state imaging apparatus, which is provided with A/D conversion circuits in respective columns, without accelerating the operating speed of the AD conversion circuit itself.
    各列にAD変換回路を備えた固体撮像装置の高速化を、AD変換回路そのものを高速化することなく実現する。 - 特許庁
  • To provide an A/D converter that can more accurately discriminate a change in the value of an analog input during AD conversion.
    AD変換中にアナログ入力の値が変動したことをより高精度に判別可能なA/Dコンバータを提供すること。 - 特許庁
  • An arithmetic circuit 5 of each channel performs normalization operation based upon encoded data to find an A/D conversion code AD.
    各チャンネルの演算回路5は、符号化データに基づいて正規化演算を行いA/D変換コードADを求める。 - 特許庁
  • The microcomputer 10 inputs the A/D converted value in the AD conversion register 4 according to the A/D conversion completion interrupt signal INT to perform engine control.
    マイコン10は、A/D変換完了割り込み信号INTに基づいて、AD変換レジスタ4のA/D変換値を取り込んでエンジン制御を実施する。 - 特許庁
  • Time T_delay to next A/D conversion timing is calculated by subtracting the elapsed time Δt from a A/D conversion cycle T_ad.
    そして、A/D変換周期T_adから経過時間Δtを減算することにより、次回のA/D変換タイミングまでの時間T_delayを算出する。 - 特許庁
  • In a through image display mode, an A/D converter in a CDS/AD 102 is operated at 8-bit, while in a photographing mode the A/D converter is operated at 12-bit.
    スルー画表示モードにおいてはCDS/AD部102内のA/D変換器を8ビットで動作させ、撮影モードにおいてはA/D変換器を12ビットで動作させる。 - 特許庁
  • At a printer 1 as a USB device, a pullup control device 10 detects a cross voltage of each data line 63 ad 64 of D+ and D-, and outputs pullup control signal Vcon in accordance with the cross voltage.
    USBデバイスとしてのプリンタ1では、D+及びD−の各データライン63,64の交差電圧をプルアップ制御装置10が検出して、その交差電圧に応じたプルアップコントロール信号Vcon を出力する。 - 特許庁
  • A high speed low resolution A/D converter is additionally used and an adaptive signal process using an output signal of the high speed low resolution A/D converter as a teacher signal is used to calculate a correction coefficient.
    高速低分解能AD変換器を別途併用し,この出力信号を教師信号とする適応信号処理によって補正係数を算出する。 - 特許庁
  • The recessed part R_D forms an edge E_R1 extended in the alignment direction AD and an edge E_R2 which connects the edge E_R1 to the edge E_R and faces the upstream side, on the downstream part.
    凹部R_Dは、配向方向ADに延びた縁E_R1と、縁E_R1を縁E_Rに接続すると共に上流側を向いた縁E_R2とを下流部分に形成している。 - 特許庁
  • A processing circuit 4 once accepts an AD conversion command and after that, does not process the content of a command other than the AD conversion command even if the command is accepted until a termination command for performing termination instruction of A/D conversion processing and an invalid signal of a chip selection signal CS are accepted as termination instruction signals and an A/D conversion part 5 continuously executes the A/D conversion processing.
    処理回路4は、AD変換コマンドを一旦受付けた後、A/D変換処理を終了指示するための終了コマンドやチップセレクト信号CSの無効信号を終了指示信号として受け付けるまでAD変換コマンド以外のコマンドを受け付けたとしても当該コマンドの内容を処理することなく、A/D変換部5がA/D変換処理を継続実行する。 - 特許庁
  • Since the hot plug signal from a sink apparatus 2 is given to an AD input terminal AD 1 of a control section 14 and the hot plug signal is A/D-converted and a high level or a low level in terms of a digital value is determined, no hot plug detection circuit is required and the circuit configuration can be simplified.
    制御部14のAD入力端子AD1にシンク機器2からのホットプラグ信号が入力され、ホットプラグ信号をAD変換して、デジタル値からハイレベルまたはローレベルを判断しているので、ホットプラグ検出回路が不要になり、回路構成を簡略化できる。 - 特許庁
  • In the level shift circuit 30, the voltage of the RF signal of 80% in modulation percentage output from the AGC section 20 is shifted so as to have the same voltage level as that of the D range of the AD converter 41 and is then output to the AD converter 41.
    レベルシフト回路30において、AGC部20から出力された変調率が80%のRF信号の電圧は、ADコンバータ41のDレンジと同じ電圧レベルになるようにシフトされた後、ADコンバータ41に出力される。 - 特許庁
  • If a density Ls specified by a plotting instruction is identical to a density Ld written in Ad (S6; Y), logical operation SET (F (S, D)=S) is identical to D and an operation for reading the memory in As over the entire region, performing logical operation SET and writing in the memory in Ad can be saved.
    描画命令により指定された濃度Lsと、Ad内に描画されている濃度Ldが同一であれば(S6;Y)、論理演算SET(F(S、D)=S)がDと同一、すなわち全領域に対してAs内のメモリをreadし、論理演算SETを行い、Ad内のメモリにwriteするという動作が省略可能となる。 - 特許庁
  • A nominal pulse repetition frequency or its integral multiple are A/D-converted at a frequency lower than the reciprocal of the pulse width, the A/D conversion timing is offset by the time resolution Δt and the reception signal is measured, data is stored in a RAM, and the first path output time is deduced, based on sequentially rearranging of the arrival times of the stored waveform data.
    公称のパルス繰返し周波数又はその整数倍、かつパルス幅の逆数以下の周波数でAD変換を行い、上記AD変換タイミングを時間分解能Δtごとずらして受信信号の測定を行い、RAMに保存し、第一パスの出力時間を、保存された波形データの到来時間順並べ替えデータ基づいて推定する。 - 特許庁
  • A decoded image signal VD and the digitized analog image signal SAD' are supplied to a synthesizing circuit 15 and when switching reception digital broadcasting reception to analog broadcasting reception, under the control of a control circuit 7, the frequency of the reference clock ϕD is fixed to a value just before switching.
    復号画像信号V_Dとデジタル化アナログ画像信号S_AD’とは合成回路15に供給されるが、デジタル放送の受信からアナログ放送の受信に切り替わるとき、制御回路7の制御により、基準クロックφ_D の周波数が切り替え直前の値に固定される。 - 特許庁
  • On the binding force buffer layer 86, for example, a piezoelectric film 88 of a lead zirconate titanate (PZT) is formed by a deposition method (AD method) (Fig. 4(d)).
    この拘束力緩衝層86上には、例えば、ジルコン酸チタン酸鉛(PZT)の圧電膜88が、堆積法(AD法)により形成される(図4(d))。 - 特許庁
  • An AD input level signal 609 is a power level of a sample-and-hold signal input from an LPF to an A/D converter after passing through the LPF.
    AD入力レベル信号609は、LPFからA/Dコンバータに入力されるサンプルホールド信号、LPF通過後のパワーレベルである。 - 特許庁
  • The A/D converter 62 executes AD conversion several times in a period in which the analog multiplex signal is to be held at a fixed value, i.e., a period from one trigger up to a succeeding trigger.
    A/D変換器62に、そのアナログ多重信号が一定値に維持されるべき期間である一のトリガから次のトリガまでの期間中に、複数回のAD変換を実行させる。 - 特許庁
  • A result obtained by A-D conversion where an analog input voltage is subjected to predetermined operation is further subjected to predetermined operation whereby directly converting the voltage close to the voltage applied to the non-inverting input terminal of the integrator is avoided.
    アナログ入力電圧に所定の演算を行ってAD変換を行いその結果に更に所定の演算を行うことにより、積分器の非反転入力端子に近い電圧を直接変換することを回避する。 - 特許庁
  • D/A conversion circuits 27a, 27b are prepared by two pixels being a repetitive unit of separation filters in a horizontal row direction being in the reading unit for a function section for generating the AD conversion reference signal.
    AD変換用の参照信号を生成する機能部として、読出単位である水平行方向について分離フィルタの繰返単位である2画素分のDA変換回路27a,27bを用意する。 - 特許庁
1 2 次へ>

例文データの著作権について

  • 特許庁
    Copyright © Japan Patent office. All Rights Reserved.