「Chk」を含む例文一覧(15)

  • A communication channel encoder 14 adds a termination signal C' to the INF' to generate a check signal stream CHK'.
    通信路符号化器14はINF'に終端信号C'を付加し、検査信号列CHK'を生成する。 - 特許庁
  • A communication channel encoder 13 adds a termination signal C to the INF to generate a check signal stream CHK.
    通信路符号化器13はINFに終端信号Cを付加し、検査信号列CHKを生成する。 - 特許庁
  • A first communication path decoder 51 inputs INF and signals for which the component of CHK2 is subtracted from CHK and performs a decoding processing and a second communication path decoder 52 inputs INF and the signals for which the component of CHK1 is subtracted from CHK and performs the decoding processing.
    第1の通信路復号器51は、INFと、CHKからCHK2の成分を減算した信号を入力として復号処理を行い、第2の通信路復号器52は、INFと、CHKからCHK1の成分を減算した信号を入力として復号処理を行う。 - 特許庁
  • A reception station receives the information signal string INF including the information signal string INF1 and the inspection signal string CHK including CHK1 and CHK2 transmitted from the transmission stations 1 and 2.
    受信局は、送信局1と2から送信された情報信号列INF1を含む情報信号列INFと、CHK1とCHK2とを含む検査信号列CHKを受信する。 - 特許庁
  • The decoded CHK includes a check signal stream corresponding to a synchronizing signal SYNC (synchronization flag).
    この復号CHKの中には、同期信号SYNCに対応する検査信号列も含まれている。 - 特許庁
  • A communication path coder 1 generates a check signal stream CHK from an information signal stream INF at a transmitter side, which transmits both the signal streams INF and CHK.
    送信側では、情報信号列INFから通信路符号化器1により検査信号列CHKを生成し、INFとCHKの両者を送信する。 - 特許庁
  • For instance, a normal memory area NML_AR and a checking memory area CHK_AR are set, and a writing is carried out for the CHK_AR by writing voltages V1-Vn lower than a writing voltage V0 of the NML_AR.
    例えば、正規のメモリ領域NML_ARとチェック用のメモリ領域CHK_ARを設け、CHK_ARに対してNML_ARの書き込み電圧V0よりも低い書き込み電圧V1〜Vnで書き込みを行わせる。 - 特許庁
  • The control circuit 16 controls the control voltage Vcont based on a result of comparison between a comparing frequency f(COMP) based on the oscillation frequency f(REF) of the reference oscillator 15 and a check frequency f(CHK) based on the oscillation frequency f(VCO).
    制御回路16は、基準発振器15の発振周波数f(REF)に基づく比較周波数f(COMP)とf(VCO)に基づく検査周波数f(CHK)との比較結果によりVcontを制御する。 - 特許庁
  • A receiver side uses a communication path decoder 2 to decode the received INF and outputs a decoded INF and a decoded CHK.
    受信側では、通信路復号器2により受信INFを復号し、復号INFを出力するとともに、復号CHKも出力する。 - 特許庁
  • A printed circuit board 422 of the test device 420 includes a plurality of shared patterns CPATk for holding at least two or more of the corresponding test channels CHk, out of the plurality of test channels CHk for connecting an input terminal ITERMk to a test pin, in common with the corresponding one input terminal ITERMk out of the input terminal ITERMk.
    テスト装置420の印刷回路基板422は、入力端子ITERMkとテストピンとを連結する複数のテストチャンネルCHkのうち、対応する少なくとも二つ以上のテストチャンネルCHkを、入力端子ITERMkのうち、対応する一つの入力端子ITERMkに共有させる共有パターンCPATkを複数個備える。 - 特許庁
  • By this procedure, a data holding period of a memory cell in the CHK_AR becomes shorter as compared with that of the memory cell in the NML_AR, therefore, by determinating the existence of inversion of storage data of the CHK_AR by a determination circuit JGE, the countermeasure for error can be carried out before the storage data of the NML_AR are inverted to become an error.
    これにより、CHK_ARのメモリセルのデータ保持時間がNML_ARのメモリセルに比べて短くなるため、CHK_ARの記憶データの反転有無を判定回路JGEにより判定することで、NML_ARの記憶データが反転してエラーとなる前にそのエラー対策を行うことが可能となる。 - 特許庁
  • A data extract section 5 extracts the decoded CHK and a correlation arithmetic section 6 calculates a correlation value with the code pattern of the check signal stream corresponding to the SYNC.
    また、復号CHKについてもデータ抽出部5により抽出して、SYNCに対応する検査信号列のコードパターンとの相関値を相関演算部6で算出する。 - 特許庁
  • In the round-robin block 22, the result of the previous adjustment operation is retained, and a processor selection signal SE is generated and outputted on the basis of the priority check result CHK and the round-robin order generated from the previous result.
    ラウンドロビンブロック22では、前回の調停動作の結果を保持しており、プライオリティチェック結果CHKと、前回の結果とから生成したラウンドロビン順位に基づいて、プロセッサ選択信号SEを生成して出力する。 - 特許庁
  • When determining that the logic level of a connection checking signal CHK from a lamp drive board 1760 is low, a sub administrative board 1740 notifies the stuffs or the like of the game parlor from a speaker to the effect that a game to be conducted by turning on light emitting diodes FPaa and FPba or other operations is disabled.
    サブ統合基板1740は、ランプ駆動基板1760からの接続確認信号CHKの論理がLOWであると判定したときには発光ダイオードFPaa,FPbaの点灯等による遊技を行うことができない旨をスピーカからホールの店員等に報知している。 - 特許庁
  • In the priority check block 21, priority information given from each processor is checked to find out a processor outputting priority information having the highest priority or a processor having the highest priority, and the check result CHK is outputted toward the round-robin block 22.
    プライオリティチェックブロック21では各プロセッサから与えられるプライオリティ情報をチェックし、優先順位の一番高いプライオリティ情報を出力しているプロセッサ、すなわち優先順位の一番高いプロセッサを見つけ、そのチェック結果CHKをラウンドロビンブロック22に向けて出力する。 - 特許庁

例文データの著作権について

  • 特許庁
    Copyright © Japan Patent office. All Rights Reserved.