意味 | 例文 (5件) |
at zero Gとは 意味・読み方・使い方
追加できません
(登録数上限)
意味・対訳 無重力状態で
「at zero G」の部分一致の例文検索結果
該当件数 : 5件
The pointer 20 rotated to return-to-zero direction X by the rotation of a step motor M, the speed of which is reduced by a speed reduction gear mechanism G is stopped by a stopper mechanism S at a stop position within a predetermined range from the zero position indicating the zero value in the return-to-zero direction X.例文帳に追加
ステップモータMの回転が減速歯車機構Gにより減速伝達されることで帰零方向Xへ回転駆動される指針20は、零値を指示する零位置から帰零方向Xの所定範囲内となるストッパ位置にて、ストッパ機構Sにより停止させられる。 - 特許庁
To increase the minimum light intensity out of light intensities to a maximum out of five light spots when a laser beam from a semiconductor laser is diffracted by a diffraction grating face on a diffraction grating plate so as to generate zero-order diffracted light to second-order diffracted light in such a way that the five light spots are generated from the diffracted lights so as to be shone at different places on an optical disk.例文帳に追加
半導体レーザ12からのレーザ光を回折格子板18の回折格子面20により回折して、0〜2次の回折光を生成し、これらより5個の光スポットM,E,F,G,Hを生成して、光ディスク34の異なるトラック部位へ照射する光ピックアップ装置10において、光スポットM,E,F,G,Hの内で光強度の最小のものの光強度を最大現、引き上げる。 - 特許庁
At such a time, a two-input NAND circuit 5 outputs a register clear signal G, registers 33 and 34 on the feedback side of the digital filter part 3 are cleared, output signals B thereof are turned to zero data and the coefficient value D of the attenuator part 4 is returned to 1.例文帳に追加
このとき、2入力NAND回路5がレジスタクリア信号Gを出力し、ディジタルフィルタ部3の帰還側のレジスタ33,34をクリアしてその出力信号Bをゼロデータにし、かつアッテネータ部4の係数値Dを1に戻す。 - 特許庁
The sound pressure of sound emitted from the back of a stereo speaker 18 is detected by the microphone 22, and a gain G is adjusted by an amplification part 30 on the basis of the sound pressure so that a sound impedance at the opening 14 for heat venting becomes zero, and thus the control sound emitted from the control speaker 20 is controlled.例文帳に追加
ステレオスピーカ18背面から放射された音がマイクロホン22でその音圧が検出され、その音圧に基づいて排熱用開口部14での音響インピーダンスがゼロになるように、増幅部30でゲインGが調整されて制御用スピーカ20から放出される制御音が制御される。 - 特許庁
By making the output X zero for a latch 33 at the time of frequency pull-in, based on a phase error signal E, the oscillation clock frequency of a VFO(variable frequency oscillator) is controlled by using the result of the addition of the output G of a constant multiplier 31 and the output Y of an accumulator 34 which is the accumulated result of the output of another constant multiplier 32.例文帳に追加
周波数引き込み動作時にはイネーブル付きラッチ33の出力Xを0にすることで、位相誤差信号Eに基づき、定数乗算器31の出力Gと、他の定数乗算器32の出力の累算結果であるアキュムレータ34の出力Yとの加算の結果を用いて、VFO(可変周波数発振器)の発振クロック周波数を制御する。 - 特許庁
-
履歴機能過去に調べた
単語を確認! -
語彙力診断診断回数が
増える! -
マイ単語帳便利な
学習機能付き! -
マイ例文帳文章で
単語を理解!
意味 | 例文 (5件) |
ピン留めアイコンをクリックすると単語とその意味を画面の右側に残しておくことができます。 |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
「at zero G」のお隣キーワード |
weblioのその他のサービス
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |