意味 | 例文 (10件) |
ソースレジスタの英語
追加できません
(登録数上限)
英訳・英語 source register
「ソースレジスタ」を含む例文一覧
該当件数 : 10件
前記最も頻繁にアクセスされるソースレジスタは、ターゲットレジスタへマッピングされる。例文帳に追加
A source register which is the most frequently accessed is mapped to a target register. - 特許庁
ラッチL0〜L3とレジスタファイル2のレジスタとの対応は、複数データ書き込み命令のソースレジスタ番号で指定される。例文帳に追加
The correspondence of the latches L0-L3 and the registers of a register file 2 is designated by the source register number of the plural pieces of data writing instruction. - 特許庁
ここで、k^2分木演算部107は、ソースレジスタAに記憶されている16個のデータ(各データは8ビット)において、ソースレジスタBで示されるビットプレーンに対する4分木演算を行い、その結果を、演算データ選択部108が選択肢、デスティネーションレジスタに格納する。例文帳に追加
The K2-branch tree arithmetic section 107 applies the 4-branch tree arithmetic operation to the 16-sets of data (each of data consisting of 8 bits) on the basis of a bit plane represented by the source register B and stores the result to a destination register selected by an arithmetic data selection section 108. - 特許庁
可変長遅延命令を導入するための装置は、ソースレジスタから情報を読み出すための入力ライン(32)と、ソースレジスタ(33)から読み出された情報を受け取るための遅延装置と、マルチプレクサ(36)と、選択ライン(35)とを備える。例文帳に追加
The device for introducing the variable length delay instruction is provided with an input line 32, a delay device for receiving information read from a source register 33, a multi-plexer 36, and a selecting line 35. - 特許庁
情報の目的レジスタへの検索の前の第1サイクル数が決定され、情報がソースレジスタからキューイング装置のような遅延装置に、前記第1サイクル数の間、転送される。例文帳に追加
The first number of cycles before the retrieval of the information to the target register is decided, and the information is transferred from the source register to a delay device such as a queuing device in the first number of cycles. - 特許庁
条件付移動命令が、制御レジスタの対応ビットに基づいて、ソースレジスタから、ディスティネーションレジスタRdへ、ビットの条件付コピーを実行する。例文帳に追加
A conditional moving instruction executes the conditional copying of a bit from a source register to a destination register Rd, based on the corresponding bit of a control register. - 特許庁
可変長遅延命令を導入するための方法は、情報をホールドするためのソースレジスタを指定するステップと、情報を検索するための目的レジスタを指定するステップとを備える。例文帳に追加
This method for introducing a variable length delay instruction is provided with a step for designating a source register for holding information and a step for designating a target register for retrieving information. - 特許庁
-
履歴機能過去に調べた
単語を確認! -
語彙力診断診断回数が
増える! -
マイ単語帳便利な
学習機能付き! -
マイ例文帳文章で
単語を理解!
「ソースレジスタ」を含む例文一覧
該当件数 : 10件
この結果、ビットプレーン演算部107は、ソースレジスタに格納されている、ソースデータ1内の、画像に関するmビットのn個のデータを入力し、各n個のデータの同じビット位置にあるビット情報をそれぞれまとめ、nビットの要素データをm個生成する。例文帳に追加
As a result, a bit plane arithmetic section 107 receives n-sets of m-bit data in source data 1 stored in a source register, respectively integrates bit information at the same bit location of the n-sets of data and generates m-sets of n-bit element data. - 特許庁
レジスタ間接分岐命令のソースレジスタ番号と現在実行中の命令のデスティネーション・レジスタ番号とを比較した結果に基づいて、分岐先アドレスの予測が正しいか否かを判断するようにしたため、アドレス計算をすることなく、分岐先アドレスの予測結果が正しいか否かを判断できるようになる。例文帳に追加
Since whether or not the prediction of the branch target address is correct is determined on the basis of the result of comparing the source register number of a register indirect branch instruction with the target register number of an instruction being executed at present, whether or not the predicted result of the branch target address is correct is determined without performing address calculation. - 特許庁
分岐予測装置10は、分岐命令アドレス保持装置21と、第1の比較器22と、ソースレジスタ番号記憶装置23と、命令種別記憶装置24と、有効フラグ記憶装置25と、分岐アドレス記憶装置26と、第2の比較器27と、分岐先アドレス記憶装置28と、エントリ制御装置29とを有する。例文帳に追加
The branch prediction device 10 is provided with a branch instruction address holding device 21, a first comparator 22, a source register number storage device 23, an instruction kind storage device 24, an effective flag storage device 25, a branch address storage device 26, a second comparator 27, a branch target address storage device 28 and an entry controller 29. - 特許庁
|
意味 | 例文 (10件) |
|
ピン留めアイコンをクリックすると単語とその意味を画面の右側に残しておくことができます。 |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
「ソースレジスタ」のお隣キーワード |
weblioのその他のサービス
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |