例文 (25件) |
動的再構成プロセッサの部分一致の例文一覧と使い方
該当件数 : 25件
動的再構成プロセッサ例文帳に追加
動的再構成可能プロセッサ及び再構成指示方法例文帳に追加
DYNAMIC RECONFIGURABLE PROCESSOR AND RECONFIGURATION INSTRUCTING METHOD - 特許庁
デジタル信号プロセッサは動的再構成ロジックに接続されている。例文帳に追加
The digital signal processor is coupled to the dynamic reconfiguration logic. - 特許庁
プロセッサのクォーラム・グループの少なくとも1つのプロセッサが使用不能であっても、クォーラム個数の残りのプロセッサが存在すると仮定すると、動的再構成が進行する。例文帳に追加
Dynamic re-configuration is progressed when it is assumed that the remaining processors of a quorum number exist even when at least one processor of the quorum group of the processors is usage impossible. - 特許庁
プロセッサのクォーラム・グループの少なくとも1つのプロセッサが使用不能であっても、クォーラム個数の残りのプロセッサが存在すると仮定すると、動的再構成が進行する。例文帳に追加
Even through at least one processor of the quorum group of the processors is unusable, assuming that the residual processors of the number of exist, the dynamic reconfiguration progresses. - 特許庁
ビットスライス構造を持たせて任意のビット幅のプロセッサを動的に再構成する。例文帳に追加
To reconfigure a processor of an arbitrary bit width with a bit slice structure. - 特許庁
ハードウェア資源を有効に活用できる動的再構成可能なプロセッサ装置を提案する。例文帳に追加
To provide a dynamically reconfigurable processor device for effectively utilizing hardware resources. - 特許庁
パケット毎再構成を行う動的再構成プロセッサ搭載装置の動的再構成プロセッサ102に、複数のPEマトリックス178、179を設置する。例文帳に追加
A dynamic reconstruction processor 102 of the dynamic reconstruction processor mounting device which performs reconstruction for each packet, installs a plurality of PE (Processing Element) matrixes 178, 179. - 特許庁
デジタル信号プロセッサは動的再構成ロジックから複数個の再構成された電気信号を受信するように構成されている。例文帳に追加
The digital signal processor is configured to receive the plurality of reconfigured electrical signals from the dynamically reconfigured logic. - 特許庁
実行中のソフトウェアの特性に基づいて、最適性能のためにプロセッサを自動的、動的、かつ繰り返して再構成する。例文帳に追加
To automatically, dynamically and repeatedly reconfigure a processor for optimal performance based on characteristics of currently executing software. - 特許庁
回復処理は、プロセッサのグループによって実施され、その結果、グループの動的再構成中に使用不能であった少なくとも1つのプロセッサが、アクティブになった後に現在の状態情報を得ることができるようになる。例文帳に追加
Recovery processing is carried out by a group of processors, as a result, at least one processor that is unusable during the dynamic reconfiguration of the group becomes active, and subsequently, the current state information can be obtained. - 特許庁
少ない配線面積でプログラムを同プロセッサに柔軟にマッピングできるような配線構造を有する動的再構成可能プロセッサを提供する。例文帳に追加
To provide a dynamically-reconfigurable processor having a wiring structure capable of flexibly mapping a program to the processor with a small wiring area. - 特許庁
光ナビゲーション回路は、イメージセンサ、動的再構成ロジック、及びデジタル信号プロセッサを含む。例文帳に追加
The optical navigation circuit includes an image sensor, dynamic reconfiguration logic and a digital signal processor. - 特許庁
また、専用プロセッサが動的に再構成可能な半導体デバイスであることが好ましく、この場合柔軟に様々な処理に対応することが可能となる。例文帳に追加
Preferably, the dedicated processor is a dynamically reconfigurable semiconductor device, coping with various kinds of the processing. - 特許庁
ワークロード実行特徴に基づく性能低下のない低パワーのための動的なプロセッサを再構成するための方法、プログラム、およびシステム例文帳に追加
METHOD, PROGRAM AND SYSTEM FOR RECONSTRUCTING DYNAMIC PROCESSOR FOR LOW POWER WITHOUT REDUCING PERFORMANCE BASED ON WORKLOAD EXECUTION CHARACTERISTIC - 特許庁
非共用分散コンピューティング・システムのための、プロセッサのクォーラム・グループの動的再構成とその回復手順を提供すること。例文帳に追加
To provide the dynamic reconfiguration of quorum group of processors and its recovery procedure for a non-shared distributed computing system. - 特許庁
動的再構成可能プロセッサを用いた画像処理装置において、演算能力の効率的な利用を図り、処理結果の迅速な提供に寄与する。例文帳に追加
To efficiently utilize computation performance, and to quickly provide a processing result, in an image processor using a dynamically reconfigurable processor. - 特許庁
構成回路をビット単位で配線接続を設定できるビットスライス構造を有し、指定された任意のビット幅で信号処理するプロセッサを再構成するプロセッサエレメントと、プロセッサエレメントの外部でプロセッサエレメント間の入出力信号を接続する外部バスと、プロセッサエレメントの入出力信号線と外部バスの交差点の接続を動的に変更するクロスバースイッチとを備えた。例文帳に追加
This dynamic reconfiguration device has: a processer element having a bit slice structure to set wiring connection in a configuration circuit by bit, and reconfiguring the processor processing a signal with the designated arbitrary bit width; an external bus connecting input/output signals between the processer elements outside the processer element; and a crossbar switch dynamically changing connection between an intersection of the external bus and an input/output signal line of the processer element. - 特許庁
マルチコアプロセッサ1は、演算を実行する複数のプロセッサコア11a、11bと、回路情報に基づいて、動的に回路構成を再構成可能な複数のリコンフィギュラブルデバイス12a、12bと、各リコンフィギュラブルデバイスがロックされているか否かを示すロック情報を記憶するロック状態記憶部13とを有する。例文帳に追加
A multicore processor 1 has a plurality of processor cores 11a, 11b which perform operations; a plurality of reconfigurable devices 12a, 12b which can dynamically reconfigure a circuit based on circuit information; and a lock state storage part 13 which stores lock information indicating whether each reconfigurable device is locked or not. - 特許庁
パイプライン型プロセッサを、既存の性能を低下させることなく、減少したパワー消費で動作するように動的に再構成するための、方法、システム、およびプログラムを提供する。例文帳に追加
To provide a method, a system and a program for dynamically reconstructing a pipeline type processor so as to operate by reduced power consumption without reducing existing performance. - 特許庁
データベース等のアプリケーションレイヤのサーバサービスを高性能で実現する、小型で省電力な動的再構成プロセッサ搭載装置を提供する。例文帳に追加
To provide a small and power saving dynamic reconstruction processor mounting device which actualizes server services of an application layer such as a database, etc. with high performance. - 特許庁
実行するアプリケーションによって処理性能が大きく変わることなく、ゲート規模やゲート利用率の観点から効率のよい動的再構成プロセッサを得る。例文帳に追加
To provide a more efficient dynamic reconfiguration processor from the point of view of a gate scale or a gate use ratio without largely changing processing performance according to an application to be performed. - 特許庁
動的再構成可能デバイス故障装置は、エラー情報保持部105、プロセッサ107、PEマトリックスコア120、PEマトリックスリセット制御部121、外部メモリ145を備える。例文帳に追加
This dynamically reconfigurable device trouble detector is provided with an error information holding part 105, a processor 107, a PE matrix core 120, a PE matrix reset control part 121, and an external memory 145. - 特許庁
動的再構成可能プロセッサ30は、その動作制御を行う制御部38、複数の演算処理要素42を含む回路構成部40、および、制御部38が実行する回路構成プログラムを記憶する回路メモリ36を備える。例文帳に追加
A dynamically-reconfigurable processor 30 includes a control part 38 for performing its operation control, a circuit configuration part 40, including a plurality of calculation processing elements 42, and a circuit memory 36 for storing a circuit configuration program executed by the control part 38 therein. - 特許庁
例文 (25件) |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |