1016万例文収録!

「共通ベース回路」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 共通ベース回路に関連した英語例文

セーフサーチ:オフ

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

共通ベース回路の部分一致の例文一覧と使い方

該当件数 : 32



例文

エミッタ共通差動トランジスタ回路は、第1の差動トランジスタ回路11と、ベース接地トランジスタ回路12と、第2の差動トランジスタ回路13とを有する。例文帳に追加

This common-emitter differential transistor circuit is provided with a first differential transistor circuit 11, a grounded base transistor circuit 12, and a second differential transistor circuit 13. - 特許庁

バイアス電圧制御回路は前記共通ソースを介して入力トランジスタのベース端子にバイアス電圧を適用する。例文帳に追加

The bias voltage control circuit applies a bias voltage to the base terminals of the two bias transistors through the common sources. - 特許庁

駆動回路4の駆動用トランジスタQ2、Q3のエミッタ同士の共通接続点をスイッチングトランジスタQ1のベースに接続し、ベース同士の共通接続点を制御回路3のパルス出力端子POに接続する。例文帳に追加

A connection between the emitters of transistors Q2, Q3 for driving a driving circuit 4 is connected to the base of a switching transistor Q1, and a connection between the bases of the transistors Q2, Q3 is connected to a pulse output terminal PO of a control circuit 3. - 特許庁

カレントミラー回路を構成する第1、第2のPNPトランジスタは、ベース共通、エミッタ共通に接続され、ベース電流は抵抗を介して接地に流れ、第2のPNPトランジスタ(Tr4)からは定電流がベース電流制御用NPNトランジスタ(Tr2)のコレクタに供給される。例文帳に追加

First and second PNP transistors forming the current mirror circuit are connected in common at their bases and emitters, where a base current flows to the ground via a resistor, and a constant current is supplied from the second PNP transistor (Tr4) to the collector of the base current controlling NPN transistor (Tr2). - 特許庁

例文

ドライブ回路21において、トランジスタQ24のコレクタと共通ベース線29との間に、カレントミラー回路30とコンデンサC21とからなる補償回路31を接続する。例文帳に追加

A compensation circuit 31 consisting of a current mirror circuit 30 and a capacitor C21 is connected between the collector of a transistor(TR) Q24 and the common base line 29 in the drive circuit 21. - 特許庁


例文

また、制御回路部10と高周波回路部6に共通回路GND27は、アンテナベース3と筐体2に電気的に接続され、かつ、容量性インピーダンス31を介してのみ、車体GND26に接続される構成とする。例文帳に追加

Circuit GND 27 common to the control circuit part 10 and the high-frequency circuit part 6 is electrically connected to the antenna base 3 and the casing 2, and connected to vehicle body GND 26 only via a capacitive impedance 31. - 特許庁

駆動回路28において、カレントミラー回路39の共通ベース線40と出力端子23との間に、コンデンサC22と抵抗R34との直列回路41を接続する。例文帳に追加

In a driving circuit 28, a series circuit 41 of a capacitor C22 and a resistance R34 is connected between a common base line 40 and an output terminal 23 of a current mirror circuit 39. - 特許庁

発振トランジスタ2を有する発振回路1と、増幅トランジスタ22を有すると共に、発振回路1から出力される発振信号を増幅する増幅回路21とを備え、発振トランジスタ2のベースと増幅トランジスタ22のベースとに共通のバイアス電圧を印加した。例文帳に追加

The oscillator is provided with an oscillator circuit 1 having the oscillator TR 2 and with an amplifier circuit 21 that has the amplifier TR 22 and amplifies the oscillation signal outputted from the oscillator circuit 1, and a common bias voltage is applied to the bases of the oscillator TR 2 and the amplifier TR 22. - 特許庁

充電池42とRFチョークコイルからなるRFチョーク回路43との間および、充電池42とベースバイアス回路44との間に、DC/DCコンバータ51が共通に接続されている。例文帳に追加

A DC-DC converter 51 is connected in common between a charging battery 42 and an RF choke circuit 43 comprising an RF choke coil and between the charging battery 42 and a base bias circuit 44. - 特許庁

例文

手元回路は、該帰還電流を基準抵抗に流して帰還電圧を生成させ、該帰還電圧が基準電圧生成回路で生成した基準電圧に一致するように誤差増幅回路により前記各負荷駆動回路のトランジスタのベース共通に接続したベース信号線から吸引する電流量を制御する。例文帳に追加

The circuit in hand makes the feedback currents flow through a reference resistance to generate a feedback voltage, and the amounts of currents to be sucked from a base signal line to which the bases of the transistors of the load drive circuits are commonly connected are controlled by an error amplifying circuit so that the feedback voltage can be matched with the reference voltage generated by a reference voltage generating circuit. - 特許庁

例文

第1プッシュプルエミッタフォロワ回路1の共通ベースはトランジスタTR5を介して所定の矩形波が入力されるコントロール端子CNT1に接続され、第2プッシュプルエミッタフォロワ回路2の共通ベースはトランジスタTR5を介して一定電圧が入力されるコントロール端子CNT2に接続されている。例文帳に追加

A common base of the first push-pull emitter follower circuit 1 is connected to a control terminal CNT 1 to which a prescribed rectangular wave is given via a transistor TR 5, and a common base of the second push-pull emitter follower circuit 2 is connected to a control terminal CNT 2 to which a prescribed rectangular voltage is given via the transistor TR 5. - 特許庁

また、バッファ回路6は、ベースバンド信号処理回路3が接続される制御部用のディジタルグランドGND1とは異なる無線回路用のアナロググランドGND2に接続されることにより、共通電位に接続されている。例文帳に追加

Further, the buffer circuit 6 is connected to a common potential by being connected to an analog ground GND 2 for a radio circuit different from a digital ground GND 1 for a control part where the base band signal processing circuit 3 is connected. - 特許庁

差動増幅回路を構成するPNPトランジスタ11、12と、この両者に電流を供給するPNPトランジスタ9と、これとベース、エミッタが共通のPNPトランジスタ8と、このコレクタにエミッタが接続されたPNPトランジスタ27、28と、これらのコレクタがそれぞれエミッタに接続されたPNPトランジスタ13、16と、これら両者のベースがそれぞれベースに接続されたNPNトランジスタ14、17と、これらのコレクタがそれぞれエミッタに接続されたNPNトランジスタ15、18とを有し、これらのトランジスタ15、18のベースがそれぞれトランジスタ11、12のベースに接続され、トランジスタ8、9のベースとエミッタそれぞれを共通である構成をとる。例文帳に追加

The bases of the TRs 15, 18 are respectively connected to the bases of the TRs 11, 12, and the bases and the emitters of the TRs 8, 9 are respectively connected in common. - 特許庁

汎用ロジックセルのアレイ構造をベースとする半導体集積回路の配線方法において、ユーザ回路のデザインに依存せず共通化可能な配線を下層配線層で形成し、共通化可能な配線を複数のデザインで共通、且つ、固定化し、更に、下層配線層の上位の配線層をカスタマイズする。例文帳に追加

The method for wiring the semiconductor integrated circuit adopting an array structure of a general purpose logic array as a base comprises the steps of forming wirings capable of being commonly used without depending upon designing of a user circuit by a lower layer interconnection, commonly using and staticizing the commonly usable wirings by a plurality of designing, and further customizing the more significant interconnection of the lower layer interconnection. - 特許庁

1枚のプリント配線板12に対して同時に並行して電子回路部品を装着する第一,第二の部品装着ユニットを支持するベースに、両ユニットに共通共通較正マーク160aと各ユニットに固有の1つずつの固有較正マーク160bとを設ける。例文帳に追加

On a base supporting first and second component mounting units for mounting electronic circuit components simultaneously in parallel on one printed wiring board 12, a calibration mark 160a common to both units and calibration marks 160b inherent to respective units are provided. - 特許庁

自動IDセンサからの信号とRFトランシーバ・ベースバンド信号を処理し、高度に統合されたコンパクトな配置を形成するために、共通のディジタル処理回路を使用する。例文帳に追加

Common digital processing circuitry is used for processing a signal from the auto ID sensor and an RF transceiver baseband signal, making a highly integrated and compact arrangement. - 特許庁

共通ベース上に配列された複数の装着モジュールの各々がそれぞれ分担の電子回路部品を装着する装着システムの設置位置の自由度を向上させる。例文帳に追加

To improve the degree of freedom of a position of installing a mounting system in which a plurality of mounting modules arranged on a common base each mount electronic components shared by the modules. - 特許庁

出力側トランジスタQo1〜Qo4は、PNP型バイポーラトランジスタであって、ベース、エミッタがそれぞれ、入力側トランジスタQiのそれらと共通に接続されてカレントミラー回路を形成する。例文帳に追加

The output side transistors Qo1 to Qo4 are PNP type bipolar transistors, and a base and an emitter are each commonly connected to those of the input side transistor Qi to form a current mirror circuit. - 特許庁

制御回路100は、プログラマブルデバイスであるFPGA1と、FPGA1の一部の処理内容を共通して実行することが可能なベース処理IC3を有している。例文帳に追加

A control circuit 100 includes an FPGA 1 of the programmable device, and a base processing IC 3 which can perform the part of contents of processing of the FPGA 1 in common. - 特許庁

それぞれ基板搬送保持装置,部品供給装置,装着装置および本体フレームとを含む複数台の装着モジュールが共通ベースに支持される電子回路部品装着システムの使い勝手を向上させる。例文帳に追加

To improve usability of an electronic component mounting system in which a plurality of mounting modules each having a substrate transport holding device, a component feeder, a mounting device and a body frame are supported on a common base. - 特許庁

差動出力端子VS11、VS12は、次段のバッファ回路Q3、Q4のベース端子に接続されて、エミッタ端子がダイオードD1、D2に接続され、共通接続されたカソード端子から全波整流信号VM11を得る。例文帳に追加

Differential output terminals VS11, VS12 are connected to base terminals of buffer circuits Q3, Q4 of the next stage, emitter terminals are connected to diodes D1, D2, and a full wave rectifier signal VM 11 is obtained from cathode terminals connected in common. - 特許庁

トランジスタQ1〜Q6は、ベース共通にして入力端子に接続され、入力信号を増幅してコレクタ電流Ic1〜Ic6をそれぞれ出力する分流回路を構成する。例文帳に追加

Transistors Q1-Q6 are connected to an input terminal with a base made common to configure a shunt circuit wherein an input signal is amplified and collector currents Ic1-Ic6 are outputted. - 特許庁

モーターMを逆転させる場合、スイッチング回路SW6、SW9、SW12をONさせ、スイッチング回路SW5、SW7、SW8、SW10、SW11をOFFさせて、トランジスターQ6とQ7のベース共通の電流を流し、トランジスターQ6とQ7をONさせる。例文帳に追加

When a motor M is reversed, the switching circuits SW6, SW9, SW12 are turned on while the switching circuits SW5, SW7, SW8, SW10, SW11 are turned off to feed a current commonly through the bases of transistors Q6, Q7 thus turning the transistors Q6, Q7 on. - 特許庁

モーターMを正転させる場合、スイッチング回路SW5、SW10、SW11をONさせ、スイッチング回路SW6、SW7、SW8、SW9、SW12をOFFさせて、トランジスターQ5とQ8のベース共通の電流を流し、トランジスターQ5とQ8をONさせる。例文帳に追加

When a motor M is turned forward, switching circuits SW5, SW10, SW11 are turned on while switching circuits SW6, SW7, SW8, SW9, SW12 are turned off to feed a current commonly through the bases of transistors Q5, Q8 thus turning the transistors Q5, Q8 on. - 特許庁

発振回路1は水晶振動子X1、コンデンサC1、C2、C3により形成される発振ループと、発振用のトランジスタQ1とで構成されるピアース型発振回路とし、前記発振用トランジスタQ1のエミッタと共通の電位のエミッタをもつトランジスタQ2によるベース接地型の増幅回路2で発振回路出力を増幅する。例文帳に追加

An oscillation circuit 1 is a pierced oscillation circuit comprised of a crystal vibrator X1, an oscillation loop formed of capacitors C1, C2 and C3 and an oscillation transistor Q1, and an osicillation circuit output is amplified by a base grounded amplifier circuit 2 constructed of a transistor Q2 having an emitter of potential in common with an emitter of the oscillation transistor Q1. - 特許庁

本発明の基準電圧発生回路は、第一導電型のコレクタ層と、上記コレクタ層の表面に形成された第一導電型のベース層と、上記ベース層の表面に形成された第一導電型のエミッタ層と、上記エミッタ層に接続された複数のエミッタ電極を含むバンドギャップリファレンス回路において、複数のエミッタ層が形成されたベース層が共通のものであることを特徴とする基準電圧発生回路である。例文帳に追加

The reference voltage generating circuit contains a common base layer formed with a plurality of emitter layers in a band gap reference circuit which contains a first conductive collector layer, a first conductive base layer formed on a surface of the collector layer, a first conductive emitter layer formed on a surface of the base layer, and a plurality of emitter electrodes connected to the emitter layer. - 特許庁

共通ベース基板に複数の回路基板を設けた構成の記録ヘッドにおいて高精度に温度推定を行い、この温度推定に基づいて適切な記録制御を行うことができる記録装置、及び温度推定方法を提供することである。例文帳に追加

To provide a recorder and a method for estimating the temperature in which the temperature is estimated with high accuracy in a recording head where a plurality of circuit boards are provided on a common base board and recording can be controlled appropriately based on the estimated temperature. - 特許庁

第1バイポーラトランジスタのコレクタと第2バイポーラトランジスタのベースとの共通接続ノードに第1ポートが接続され、第2トランジスタのエミッタに第2ポートが接続されたインダクタが設けられており、第2トランジスタのエミッタとインダクタの第2ポートとの共通接続ノードが回路の出力端を形成している。例文帳に追加

The first port is connected at the common connecting node of the collector of the first bi-polar transistor and the base of the second bi-polar transistor, and an inductor is provided as the second port connected at the emitter of the second transistor, thus the common connecting node of the emitter of the second transistor and the inductor forms the output terminal of this system. - 特許庁

高周波信号を順に増幅するように増幅器6、8、集積増幅回路12の入出力が接続され、集積増幅回路12の出力信号をエミッタ共通接続のダブルエミッタトランジスタ20がベース電極に受けて増幅し、コレクタ電極から出力し、エミッタ電極20e1、20e2が接地電位点に接続されている。例文帳に追加

Inputs to and outputs from amplifiers 6 and 8 and an integrated amplifying circuit 12 are so connected as to sequentially amplify high frequency signals, and output signals of the integrated amplifying circuit 12 are received by a common emitter-connected double emitter transistor 20 at its base electrode, amplified thereby and outputted from its collector electrode, while its emitter electrodes 20e1 and 20e2 are connected to a ground potential point. - 特許庁

点灯装置200のカレントミラー回路を構成する複数のトランジスタ302a〜302dは、それぞれのコレクタ端子を、並列に接続された複数のLEDユニット301a〜301dに1対1で接続し、ベース端子を、基準ユニットとなるLEDユニット301aに共通に接続している。例文帳に追加

In a plurality of transistors 302a-302d constituting a current mirror circuit of a lighting device 200, respective collector terminals thereof are connected to a plurality of LED units 301a-301d connected in parallel to one another on a one-to-one basis, and base terminals thereof are connected in common to the LED unit 301a serving as a reference unit. - 特許庁

複数のIIL素子とバイポーラトランジスタとが同じ半導体基板に形成されてなる半導体装置であって、IIL素子とバイポーラトランジスタのベースのイオン注入工程を共通化して安価に製造することができ、小型で、論理回路設計の自由度が低下することのない半導体装置およびその製造方法を提供する。例文帳に追加

To provide a semiconductor device, wherein a plurality of IIL devices and a bipolar transistor are formed on the same semiconductor substrate, by which ion implantation process into bases of the IIL devices and the bipolar transistor is made common to manufacture at low cost, the device is compact, and the flexibility of the design of a logic circuit will not deteriorate, and to provide its manufacturing method. - 特許庁

例文

このスプリッタ回路10は、それぞれのコレクタが直流電源14に接続され、それぞれのベース共通のRF信号が供給される複数のトランジスタ11〜13と、一端がそれぞれ接地され他端が各々対応する前記各トランジスタ11〜13のエミッタに接続された複数の第一の抵抗16〜18とを備える。例文帳に追加

The splitter circuit 10 includes a plurality of transistors 11 to 13 to connect each collector to a direct-current power source 14 and to supply a common RF signal to each base and a plurality of first resistances 16 to 18 to ground one ends each and to connect each of other ends to emitters of each of the transistors 11 to 13 corresponding to each of other ends. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS