1016万例文収録!

「multiprocessor network」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > multiprocessor networkに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

multiprocessor networkの部分一致の例文一覧と使い方

該当件数 : 22



例文

NETWORK COMPUTING SYSTEM AND MULTIPROCESSOR COMPUTER例文帳に追加

ネットワークコンピューティングシステムおよびマルチプロセッサコンピュータ - 特許庁

MULTIPROCESSOR COMPUTER AND NETWORK COMPUTING SYSTEM例文帳に追加

マルチプロセッサコンピュータおよびネットワークコンピューティングシステム - 特許庁

NETWORK PROCESSING APPARATUS, MULTIPROCESSOR SYSTEM, AND NETWORK PROTOCOL PROCESSING METHOD例文帳に追加

ネットワーク処理装置、マルチプロセッサシステムおよびネットワークプロトコル処理方法 - 特許庁

DATA CONSISTENCY MEMORY MANAGEMENT SYSTEM AND METHOD AND RELATED MULTIPROCESSOR NETWORK例文帳に追加

データ一貫性メモリ管理システム及び方法及び関連するマルチプロセッサネットワーク - 特許庁

例文

To realize efficient distributed processing of processor tasks between multiprocessor systems on a network.例文帳に追加

ネットワーク上のマルチプロセッサシステム間でプロセッサタスクの効率的な分散処理を実現する。 - 特許庁


例文

To provide a system and a method for communicating data in a multiprocessor mutual connection network.例文帳に追加

マルチプロセッサ相互接続ネットワーク(100)でのデータ通信システム及び方法を提供する。 - 特許庁

METHOD AND DATA PROCESSING SYSTEM FOR MICROPROCESSOR COMMUNICATION IN CLUSTER BASED MULTIPROCESSOR RADIO NETWORK例文帳に追加

クラスタベースのマルチプロセッサ無線ネットワークでのマイクロプロセッサ通信の方法およびデータ処理システム - 特許庁

OPEN CONTROL SYSTEM AND METHOD FOR MULTIPROCESSOR ATM SWITCHING SYSTEM AND VIRTUAL PRIVATE NETWORK PREPARATION METHOD例文帳に追加

マルチプロセッサATM交換システムのためのオ—プン制御システム及び方法、並びに仮想私設網作成方法 - 特許庁

Plural logic circuits arranged in plural nodes which are respectively connected in the multiprocessor mutual connection network 100 are included.例文帳に追加

マルチプロセッサ相互接続ネットワーク(100)内で相互接続された複数のノード内に配置された複数の論理回路を含む。 - 特許庁

例文

To provide a network-based system for diagnosis, control, and monitoring of a multiprocessor-built-in system for medical imaging.例文帳に追加

医用イメージング向けのマルチプロセッサ組込み型システムに対する診断、制御及び監視をするためのネットワークベースのシステムを提供する。 - 特許庁

例文

To perform a process of analyzing a packet communicated on a network while utilizing resources of a multiprocessor with efficiency.例文帳に追加

マルチプロセッサのリソースを効率よく利用して、ネットワーク上で伝達されるパケットの解析処理を行う。 - 特許庁

To improve the reliability and availability of a multiprocessor system, wherein cells including memories and more than one processor are mutually connected by an interconnecting network by preventing a fault from being propagated if the fault occurs to one cell in the operation of the multiprocessor system.例文帳に追加

各々メモリと1つ以上のプロセッサを含む複数のセルが相互結合網によって相互に接続されたマルチプロセッサシステムの運用中に或るセルで障害が発生した時、その障害の伝搬を未然に防止し、システムの信頼性、可用性を向上させる。 - 特許庁

METHOD FOR MANAGING PACKET TRAFFIC, MULTIPROCESSOR NETWORK AND COMPUTER PROGRAM (OPTIMAL INTERCONNECT UTILIZATION IN DATA PROCESSING NETWORK)例文帳に追加

パケット・トラフィックを管理する方法、マルチプロセッサ・ネットワークおよびコンピュータ・プログラム(データ処理ネットワークにおける相互接続の最適利用) - 特許庁

In the multiprocessor computer, one sub-processor 102 included in a multiprocessor 20 receives and manages information for resources which can be provided from computers on the network through the network, and operates a resource manager for processing providing of the managed resources upon receipt of a resource use request in a state where it is loaded on a local memory 122.例文帳に追加

マルチプロセッサコンピュータにおいて、マルチプロセッサ20に含まれる一つのサブプロセッサ102は、ネットワーク上のコンピュータからネットワークを介して提供されることが可能となっているリソースの情報を受信して管理するとともに、リソース利用要求を受けたときは管理するリソースの提供を処理するリソースマネージャを、ローカルメモリ122にロードされた状態で動作させる。 - 特許庁

A multiprocessor computer system comprises a dragonfly processor interconnect network that comprises a plurality of processor nodes and a plurality of routers.例文帳に追加

マルチプロセッサコンピュータシステムは、複数のプロセッサノードと複数のルータとを装備したDragonflyプロセッサ相互接続ネットワークを備える。 - 特許庁

A method and apparatus for moving and distributing processor tasks on a plurality of multiprocessor systems distributed through a network are provided.例文帳に追加

ネットワークを介して分散された複数のマルチプロセッサシステム上で、プロセッサタスクを移動し分散させる目的とする方法および装置を提供する。 - 特許庁

The single SoC independent multiprocessor subsystem core can execute a multi-threading operation process for an SoC device when it is structured as a DSP, a hybrid ASIC or a network processing structure.例文帳に追加

単一のSoC独立マルチプロセッサ・サブシステム・コアは、DSP、コプロセッサ、ハイブリッドASICまたはネットワーク処理構成として構成されるとき、SoCデバイスのためのマルチスレッド化オペレーション処理を実行することができる。 - 特許庁

To enable an SMP (symmetric multiprocessor)system including a perfect mesh type node-to-node connection constituted by a passive backplane to use a network which is unused in a configuration of less than a maximum node number without making a change to the passive backplane.例文帳に追加

完全メッシュ型のノード間相互接続が、パッシブバックプレーンによって構成されるSMPシステムが、最大ノード数未満の構成時に未使用となるネットワークをパッシブバックプレーンに変更を加えることなく使用可能にする。 - 特許庁

To provide a multiprocessor device capable of performing data transmitting/receiving processing from application processes in each processor, dynamically changing a processor which couples a terminal, sharing the terminal from the application processes in each processor, the constant operation of which is made possible and which can suitably be used for destination management, fault measures and business processing in a network device.例文帳に追加

各プロセッサ内のアプリケーションプロセスからデータ送受信処理を行うことができ、端末を結合するプロセッサを動的に変更可能とし、各プロセッサ内のアプリケーションプロセスから端末を共用でき、常時運用を可能とし、ネットワーク装置における宛先管理、故障対処及び業務処理に好適に使用できるマルチプロセッサ装置を提供すること。 - 特許庁

In the multiprocessor computer system, the network of a micro controller connected to a service processor supplies information on each of various cells, a path for receiving a request for a constitution change and a path for instructing the change of the various cells or I/O to the service processor through a communication link.例文帳に追加

マルチプロセッサ・コンピュータシステムにおいて、サービス・プロセッサに接続されるマイクロコントローラのネットワークが、通信リンクを介して、サービス・プロセッサに、種々のセルそれぞれに関する情報と、構成変更のための要求を受信するための経路、および種々のセルあるいはI/Oの変更を命令するための経路とを提供する。 - 特許庁

The single-chip multiprocessor includes processing elements 16 each including a CPU 20, a network interface 32 connected to the CPU, an adjustable prefetch instruction cache 24 connected directly to the CPU and network interface, and a data transfer controller 30 connected directly to the CPU and a concentrated common memory 28 which is connected to the respective processing elements and shared by the processing elements.例文帳に追加

CPU20と、該CPUに接続しているネットワークインタフェース32と、該CPUと該ネットワークインタフェースに直接接続しているアジャスタブルプリフェッチ命令キャッシュ24と、該CPUに直接接続しているデータ転送コントローラ30とを含んでなる複数のプロセッシングエレメント16と、各プロセッシングエレメントに接続し各プロセッシングエレメントによって共有される集中共有メモリ28とを含んでなるシングルチップマルチプロセッサ。 - 特許庁

例文

The single-chip multiprocessor comprises a plurality of processing elements 16, including a CPU 20, a network interface 32 connected to the CPU, an adjustable pre-fetch instruction cache 24 directly connected to the CPU and the network interface, and a data transfer controller 30 directly connected to the CPU; and a centralized shared memory 28 connected to each processing element and shared by each processing element.例文帳に追加

CPU20と、該CPUに接続しているネットワークインタフェース32と、該CPUと該ネットワークインタフェースに直接接続しているアジャスタブルプリフェッチ命令キャッシュ24と、該CPUに直接接続しているデータ転送コントローラ30とを含んでなる複数のプロセッシングエレメント16と、各プロセッシングエレメントに接続し各プロセッシングエレメントによって共有される集中共有メモリ28とを含んでなるシングルチップマルチプロセッサ。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS