例文 (21件) |
ショート nの部分一致の例文一覧と使い方
該当件数 : 21件
GENERATOR WHICH SHORT-CIRCUITS OR SEPARATES N AND S OF MAGNET BY TURNING FERROMAGNETIC MATERIAL例文帳に追加
強磁性体を廻して磁石のNとSをショートさせたり離したりした発電機。 - 特許庁
ADDITIONAL N-TYPE LDD/POCKET DRIVING FOR IMPROVING ESD ROBUSTNESS OF SHORT CHANNEL NMOS例文帳に追加
ショートチャネルNMOSのESDロバストネスを改善するための追加的なn−型LDD/ポケット打ち込み - 特許庁
The driving side N channel MOS transistor is provided with a single channel CHa developing a reverse short channel effect.例文帳に追加
駆動側のMOSトランジスタ12は、逆ショートチャネル効果を奏する単一のチャネルCHaを有している。 - 特許庁
An n-type cathode area 6 and a p-type short area 8 adjacent to the n-type cathode area 6 are formed on the surface layer of the n-type diffusion area 4.例文帳に追加
n形拡散領域4の表面層にn形カソード領域6とこのn形カソード領域6と隣接してp形ショート領域8を形成する。 - 特許庁
Before the communication body, a training part, based on a short code diffusion for repeating the same pattern in each symbol length is formed, and propagation of a transmission line is measured by the training part, while setting the length of the short code as a measuring section and setting the N periods of a carrier as the time resolution of measurement.例文帳に追加
通信本体に先立ち、シンボル長毎に同一パターンを繰り返すショートコード拡散によるトレーニング部を設け、トレーニング部を用いて前記ショートコードの長さを測定区間とし搬送波のN周期分を測定の時間分解能にして伝送路の伝播測定を行なう。 - 特許庁
Before a communication body, a training part based on a short code diffusion for repeating the same pattern in each symbol length is formed, and the propagation of a transmission line is measured by the training part while setting the length of the short code as a measuring section and setting the N periods of a carrier as the time resolution of measurement.例文帳に追加
通信本体に先立ち、シンボル長毎に同一パターンを繰り返すショートコード拡散によるトレーニング部を設け、トレーニング部を用いて前記ショートコードの長さを測定区間とし搬送波のN周期分を測定の時間分解能にして伝送路の伝播測定を行なう。 - 特許庁
To ensure a drain current without an increase in leak current by controlling the short-channel effect of a semiconductor device utilizing an N-type polycrystalline silicon film as a contact plug.例文帳に追加
N型多結晶シリコン膜をコンタクトプラグに用いた半導体装置のショートチャネル効果を抑制し、リーク電流を増加させることなくドレイン電流を確保する。 - 特許庁
The heat generated from the laser 20 is dissipated through the conductive arranging board 13 and the occurrence of short circuits between the n- and p-side electrodes of the laser 20 is prevented by means of the insulating arranging board 14.例文帳に追加
半導体レーザ20において発生した熱は導電性配設基板13により放熱され、n側電極とp側電極とのショートは絶縁性配設基板14により防止される。 - 特許庁
An ohmic contact is secured by forming the electrode 20 on the n-type nitride semiconductor layer 26, and a pn junction is short-circuited by interposing the low resistance region 24 to suppress the rise of operation voltage.例文帳に追加
n型窒化物系半導体層26上に電極20を形成することでオーミックコンタクトを確保し、低抵抗領域24を介在させることでpn接合をショートさせ、動作電圧の上昇を抑制する。 - 特許庁
A p-type anode area 7 and an n-type short area 9 adjacent to the p-type anode area 7 are formed on the surface layer of the p-type diffusion area 5.例文帳に追加
p形拡散領域5の表面層にp形アノード領域7とこのp形アノード領域7と隣接してn形ショート領域9を形成する。 - 特許庁
Accordingly, since the first n-type impurity region and cathode wiring are located away a short distance from each other such that they are not shorted, the increase of the parasitic resistance and the off current is suppressed.例文帳に追加
このことにより、第1のn型不純物領域はカソード配線とショートしない程度に僅かにずれるため、寄生抵抗およびオフ電流の上昇が抑えられる。 - 特許庁
The electrode stretches on the protective film 6, so that a P-N junction is not shorted in the forming process of an electrode which is arranged biasedly on the element surface such as the case of a blue LED.例文帳に追加
電極は、保護膜6上に延在するため、青色LEDのように素子面上偏った配置をとる電極でも作成過程でPN接合間ショートが起きない。 - 特許庁
Accordingly, the n-type GaN layer 2 connected to the n-type electrode 10 and the p-type layer 7 connected to a p-type transparent electrode 8 are electrically insulated from each other as shown in (d) to prevent leakage and short, thereby improving the reliability and easily forming the upper electrode 8.例文帳に追加
したがって、(d)で示すように、n型電極10に接続されるn型GaN層2とp型透明電極8に接続されるp型層7とは電気的に絶縁され、リークやショートを防止して信頼性を向上し、かつ上部電極8を容易に形成できる。 - 特許庁
The estrone can be bound to C terminal of the peptide for the pregnancy test reagent for sow and some substance to be a label can be bound to N terminal thereof because the short peptide having a specific amino acid sequence has binding ability to the estrone produced by the pregnant sow.例文帳に追加
特定のアミノ酸配列のショートペプチドは、妊娠豚産生エストロンに対する結合性を有するので、この豚の妊娠検査試薬用ペプチドのC末端にエストロンを結合させると共に、N末端に何らかの標識となる物質を結合させることが可能である。 - 特許庁
A candidate path determining circuit 153 determines phases having large correlation in short integration as candidata paths in order, assigns them to the correlators 104-4 to 104-n, and outputs a control signal for generating an operation clock based upon the assignment result to a clock generator 106.例文帳に追加
候補パス決定回路153は、ショート積分において相関値が高かった位相を順に候補パスとして決定し、サーチ用相関器104-1〜nに割り当て、クロック発生器106に、割り当て結果に基づく動作クロックを発生させる制御信号を出力する。 - 特許庁
To provide a CMOS device having a laminated spacer structure in which a SAC technique is applied, where a short circuit is prevented from occurring between a source and a drain, and the current drive performance of an n-channel MISFET is kept well balanced with that of a p-channel MISFET.例文帳に追加
SAC技術を適用した積層スペーサ構造のCMOSデバイスにおいて、ソース、ドレイン間のショート等を防ぎ、さらにnチャネルMISFETとpチャネルMISFETとの電流駆動能力のバランスを確保する。 - 特許庁
NMOS(N-type metal oxide semiconductor) transistors 1 and 2 each have a source and a back gate that are short-circuited, and hence threshold voltages Vth1 and Vth2 of the NMOS transistors 1 and 2 respectively depend only on process fluctuations in the NMOS transistors 1 and 2 and not on process fluctuations in other elements.例文帳に追加
NMOSトランジスタ1〜2において、ソースとバックゲートとがショートするので、閾値電圧Vth1〜Vth2はNMOSトランジスタ1〜2のプロセスばらつきだけに依存して他の素子のプロセスばらつきに依存しない。 - 特許庁
To obtain an optical semiconductor device having an electrode pad surface, whose size makes improvement of light leading-out efficiency and high efficiency of a bonding process compatible with each other, without causing troubles in that a P-N junction is shorted by alignment deviation when an electrode pattern is formed, and a manufacturing method of the device.例文帳に追加
電極パターン形成時のアラインメントずれによりPN接合間がショートされるといったトラブルを起こさず、光取出効率の向上とボンディング工程の効率化を両立させる大きさの電極パッド面を持つ光半導体装置及びその製造方法を提供する。 - 特許庁
In a middle portion of a power line 3 connecting a positive-side terminal (+) of a battery 4 and the communication line 3, a capacitor 9 is connected with a ground at a position where a line length from a connecting point 6 becomes (n×λ/2+λ/4) for a wavelength λ of a high frequency signal, thereby providing a structure equivalent with a short stub.例文帳に追加
バッテリ4の正側端子(+)と通信線3との間を接続する電力線3の途中部位において、接続点6から線路長が高周波信号の波長λについて(n×λ/2+λ/4)となる位置でグランドとの間にコンデンサ9を接続することで、ショートスタブと等価な構造をなす。 - 特許庁
A memory cell 11 of this ferroelectric memory is provided with a N channel MOS transistor 12 being a selection transistor, a ferroelectric capacitor 13, a node 14 between the selection transistor 12 and the ferroelectric capacitor 13, and a resistor 15 for short-circuiting connection of the node 14 and a plate line.例文帳に追加
本発明の強誘電体メモリのメモリセル11は、選択トランジスタであるNチャンネルMOSトランジスタ12、強誘電体キャパシタ13、選択トランジスタ12と強誘電体キャパシタ13間のノード14、ノード14とプレート線PL間をショートするための抵抗15を備えている。 - 特許庁
例文 (21件) |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |