1016万例文収録!

「複素回路」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 複素回路に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

複素回路の部分一致の例文一覧と使い方

該当件数 : 135



例文

複素フィルタ回路例文帳に追加

COMPLEX FILTER CIRCUIT - 特許庁

直交ミキサ回路及び複素ミキサ回路例文帳に追加

ORTHOGONAL MIXER CIRCUIT AND COMPLEX MIXER CIRCUIT - 特許庁

複素フィルタ回路および受信回路例文帳に追加

COMPLEX FILTER CIRCUIT AND RECEIVING CIRCUIT - 特許庁

GI除去回路106I、106Qの出力はM個の複素信号となる。例文帳に追加

Outputs from GI removing circuits 106I, 106Q become M complex signals. - 特許庁

例文

キャリア復調回路20は、差動復調処理で用いる複素除算回路と、等化処理で用いられる複素除算回路とを共用化した1つの複素除算回路56を備えている。例文帳に追加

The carrier demodulation circuit 20 is provided with a complex division circuit 56 sharing a complex division circuit used for differential demodulation processing and a complex division circuit used for equalization processing. - 特許庁


例文

他の複素信号発生回路312〜31Nも同様に複素信号I2〜IN(Q2〜QN)を得る。例文帳に追加

The other complex signal generating circuits 312 to 31N obtain equally complex signals I2 to IN (Q2 to QN). - 特許庁

全体の回路規模を低減することができる複素符号化装置及び複素復号装置を提供すること。例文帳に追加

To provide a complex encoding apparatus and complex decoding apparatus capable of reducing an entire circuit scale. - 特許庁

複素共役積演算回路303は、各相関演算結果に対して、複素共役積を演算する。例文帳に追加

A complex conjugate product calculation circuit 303 calculates a complex conjugate product to each correlation calculation result. - 特許庁

第1,第2複素共役回路24a,bは、遅延信号に対して複素共役をとる。例文帳に追加

First and second complex conjugate circuits 24a, b take a complex conjugate for a delay signal. - 特許庁

例文

加算回路304は、複素共役積演算回路303での演算結果を加算平均する。例文帳に追加

An addition circuit 304 performs addition averaging of the calculation result obtained by the complex conjugate product calculation circuit 303. - 特許庁

例文

小さな回路規模で複素演算を行うことを可能な相関演算回路を提供する。例文帳に追加

To provide a correlation operational circuit capable of performing complex operation with a small circuit scale. - 特許庁

複素乗算回路11の出力の位相差を位相差検出回路12において検出する。例文帳に追加

A phase difference detection circuit 12 detects a phase difference of an output of a complex multiplier circuit 11. - 特許庁

RF送信回路複素デジタル・シンセサイザおよびMRI装置例文帳に追加

RF TRANSMISSION CIRCUIT, COMPLEX DIGITAL SYNTHESIZER AND MRI EQUIPMENT - 特許庁

第1,第2複素演算回路26a,bは、第1,第2フィルタ回路34a,bからの信号と、第1,第2複素共役回路24a,bからの信号とを複素掛算する。例文帳に追加

First and second complex calculation circuits 26a, b subject the signals from the first and second filter circuits 34a, b and the signals from the first and second complex conjugate circuits 24a, b to complex multiplication. - 特許庁

相関値出力部500−1は、複素乗算回路815と、移動平均回路820との間に複素乗算回路815の出力を受けて正負判定処理を実行する正負判定回路835を設ける。例文帳に追加

A correlation value output unit 500-1 is provided with a positive/negative determination circuit 835 which receives the output of a complex multiplying circuit 815 and performs positive/negative determination processing between the complex multiplying circuit 815 and a running average circuit 820. - 特許庁

セレクタ11,13,15,16を切り替えることによって、ナイキストフィルタ12の位置を複素乗算回路141の前、複素乗算回路の後であって位相差検出回路142の前、複素乗算回路141の後であって位相差検出回路142へ複素乗算回路141の出力をそのまま供給する位置に変更する。例文帳に追加

Selectors 11, 13, 15, 16 are selected to change the Nyquist filter 12 to the position to supply the output of the complex multiplier circuit to the phase difference detection circuit 142 as it is which is in front of a complex multiplier circuit 141, and after the complex multiplier circuit 141 and in front of a phase difference detection circuit 142 and after the complex multiplier circuit 141. - 特許庁

複素FFTアナライザ500は、2つの加速度ピックアップ等の振動センサ501と、複素数合成回路503と、複素FFT演算回路504とを備える。例文帳に追加

A complex FFT analyzer 500 is provided with a vibration sensor 501 such as two acceleration pickups, a complex number synthesis circuit 503, and a complex FFT arithmetic circuit 504. - 特許庁

正負判定回路835は、複素乗算回路815の出力を受けて、複素乗算回路815の乗算結果の信号値が正、負あるいは0を判定して、その判定結果を出力する。例文帳に追加

The positive/negative determination circuit 835 receives the output of the complex multiplying circuit 815 to determine whether a signal value of a multiplication result of the complex multiplying circuit 815 is plus, minus, or 0, and outputs a determination result. - 特許庁

複素バンドパスフィルタ、複素バンドパスΔΣAD変調器、AD変換回路及びデジタル無線受信機例文帳に追加

COMPLEX BAND-PASS FILTER, COMPLEX BAND-PASS ΔΣAD CONVERTER, AD CONVERTING CIRCUIT, AND DIGITAL RADIO RECEIVER - 特許庁

複素乗算回路14は、デジタルOFDM信号をFFT処理によって複素シンボルに変換する。例文帳に追加

A complex multiplier circuit 14 applies FFT processing to the digital OFDM signal to convert the digital OFDM signal into a complex symbol. - 特許庁

振幅正規化回路253は、複素乗算器252から出力される複素乗算値の振幅を正規化する。例文帳に追加

An amplitude normalization circuit 253 normalizes the amplitude of a complex multiplication value output from the complex multiplier 252. - 特許庁

複素バンドパスΔΣAD変調器、AD変換回路及びディジタル無線受信機例文帳に追加

COMPLEX BANDPASS ΔΣAD MODULATOR, AD CONVERSION CIRCUIT AND DIGITAL WIRELESS RECEIVER - 特許庁

パイロット信号抽出回路22は、複素シンボルからパイロット信号を抽出する。例文帳に追加

A pilot signal extract circuit 22 extracts a pilot signal from the complex symbol. - 特許庁

回路規模が小さく、計算精度が高い複素信号の振幅計算装置を提供する。例文帳に追加

To provide an amplitude calculation apparatus for a complex signal with a small circuit scale and high calculation accuracy. - 特許庁

パイロットシンボル記憶回路2は、複素乗算器1にて復調されたパイロットシンボルを記憶する。例文帳に追加

A pilot symbol storage circuit 2 stores a pilot symbol demodulated by a complex multiplier 1. - 特許庁

直角変調法の複素位相空間において記号を決定するための方法および回路配置例文帳に追加

METHOD AND CIRCUIT ARRANGEMENT FOR DECIDING SYMBOL IN COMPLEX PHASE SPACE OF ORTHOGONAL MODULATION METHOD - 特許庁

複素ディジタル整合フィルタにおいて、回路規模および消費電力を削減すること。例文帳に追加

To enable a complex digital matched filter to be reduced in circuit scale and power consumption. - 特許庁

処理回路110において、FFT回路114は、2つのデジタル信号を複素フーリエ変換処理する。例文帳に追加

In the processing circuit 110, an FFT circuit 114 performs complex Fourier transformation on two digital signals. - 特許庁

また、広帯域周波数補正回路76及び複素乗算回路75がキャリア間隔が±1/2以上の周波数ずれを補正する。例文帳に追加

Also, a wide band frequency correction circuit 76 and a complex multiplication circuit 75 correct frequency shift in which a carrier interval is ≥±1/2. - 特許庁

小範囲の逆正接テーブルと簡単なシフター及び減算回路複素数の角度を求める方法及び関連回路を提供する。例文帳に追加

To provide a method for obtaining an angle of a complex number by using an arctangent table of small range, a simple shifter and a subtracting circuit, and to provide an associated circuit. - 特許庁

複素合成PD法に包絡線帰還制御を適用した歪補償電力増幅回路回路規模を縮小してコストを低減する。例文帳に追加

To reduce the circuit scale of a distortion compensation power amplification circuit where envelope feedback control is applied to the complex synthesis PD method and to reduce the cost. - 特許庁

パラメータ推定回路21、2乗演算器22、レプリカ信号生成回路23、複素減算器24、簡略化アルゴリズム回路35、及び判定信号系列補正回路36から構成されている。例文帳に追加

This device consists of a parameter estimation circuit 21, a square computing element 22, a replica signal generation circuit 23, a complex subtracter 24, a simplification algorithm circuit 35 and a decision signal sequence correction circuit 36. - 特許庁

相関検出回路111は、有効シンボル長遅延回路110における複素ベースバンド信号の遅延前後の複素共役の相関信号を求める。例文帳に追加

A correlation detection circuit 111 calculates a complex conjugate correlation signal before and after delay of a complex base band signal in an effective symbol length delay circuit 110. - 特許庁

受信回路110は、直交ミキサー(複素ミキサー)CMIXと、イメージ抑圧回路150(例えば複素バンドパスフィルタ)と、制御部180と、を有する。例文帳に追加

The reception circuit 110 has a quadrature mixer (a complex mixer) CMIX, an image suppression circuit 150 (e.g., a complex bandpass filter), and a controller 180. - 特許庁

ミキサ回路21I、21Qの各出力が供給される複素バンドパスフィルタ24と、複素バンドパスフィルタ24の出力を演算して中間周波信号SIFを出力する出力回路25とを設ける。例文帳に追加

The front end circuit is provided with a complex band pass filter 24 to which each output of the mixer circuits 21I, 21Q is supplied and an output circuit 25 which calculates the output of the complex band pass filter 24 to output an intermediate frequency signal SIF. - 特許庁

第1の和差演算回路11により第1の複素数の実数値と虚数値の和と差を計算し、第2の和差演算回路12により第2の複素数の実数値と虚数値の和と差を計算する。例文帳に追加

The sum and different of and between the real number value and imaginary number value of a first complex number are calculated by means of a first sum and difference operating circuit 11 and the sum and difference of and between the real and imaginary number values of a second complex number are calculated by means of a second sum and difference operating circuit 12. - 特許庁

OFDM信号に含まれるパイロットシンボルを抽出して複素演算を行い複素演算結果を生成するパイロットシンボル抽出回路と、複素演算結果の分散を求める分散回路と、分散の逆数を求める逆数回路と、OFDM信号と前記逆数の出力とを掛け合わせる乗算回路とを備える。例文帳に追加

A likelihood corrector comprises a pilot symbol extraction circuit for extracting pilot symbols contained in an OFDM signal and performing complex arithmetic to generate a complex arithmetic result; a variance circuit for determining variance of the complex arithmetic result; an inverse circuit for determining an inverse of the variance; and a multiplier circuit for multiplying the OFDM signal and an output of the inverse. - 特許庁

送信データ202は複素平面マッピング回路201に入力され、所望の変調方式で複素平面にマッピングされた複素ベースバンド信号203が得られる。例文帳に追加

Transmission data 202 is inputted to a complex plane mapping circuit 201, and a complex baseband signal 203 mapped into a complex plane by a desired modulation system can be obtained. - 特許庁

乗算器421で受信したパイロットシンボルとその複素共役との乗算を行い、複素共役正規化回路422は、それを複素共役正規化し、スロットごとの瞬時のチャネル推定値を算出する。例文帳に追加

A multiplier 421 multiplies a received pilot symbol by its complex conjugate, and a complex conjugate normalization circuit 422 applies complex conjugate normalization to the multiplication result to calculate an instantaneous channel estimate for each slot. - 特許庁

複素乗算器1〜位相誤差検出器5を有する第1の搬送波再生回路と、複素乗算器10〜位相誤差検出器14、及びループフィルタである誤差検出器20〜制御回路22とを有する第2の搬送波再生回路とを縦続に接続する。例文帳に追加

A 1st carrier reproducing circuit having a complex multiplier 1 to a phase error detector 5 and a 2nd carrier reproducing circuit having a complex multiplier 10 to a phase error detector 14 and an error detector 20 being a loop filter to a control circuit 22 are cascaded. - 特許庁

1シンボル内を複数に分割したブロック毎のブロック相関ベクトルをブロック相関回路14から出力するようにし、遅延回路15、複素共役回路16、複素乗算器17を用いて、周波数誤差ベクトルを求める。例文帳に追加

Block correlative vectors of blocks obtained by dividing one symbol into a plurality of parts are outputted from a block correlating circuit 14, and a delay circuit 15, a complex conjugate circuit 16, and a complex multiplier 17 are used to obtain a frequency error vector. - 特許庁

アナログ回路部が有する周波数特性の逆特性の周波数特性を与えた複素フィルタ1−1をアナログ回路部の前段に挿入し、アナログ回路部の周波数特性を補償する。例文帳に追加

A complex filter 1-1 applied with frequency characteristics inverse to the frequency characteristics the analog circuit part has is inserted to the pre-stage of the analog circuit part and the frequency characteristics of the analog circuit part are compensated. - 特許庁

このように、等価回路として振動子容量と固定インダクタンスで構成されるLC回路(タンク回路)に対し、LC回路76を並列に付加することで、容量変動を複素成分迄含めて補完され、一定の周波数で駆動することができる。例文帳に追加

Since the LC circuit 76 is connected in parallel with an LC circuit (tank circuit) comprising an oscillator capacitor and a fixed inductance as an equivalent circuit, capacity variation is supplemented including the complex component and the LC circuit can be driven at a constant frequency. - 特許庁

補正項演算回路16は、第1の和差演算回路11と第2の和差演算回路13から得た2実数を乗算し、第3の和差演算回路15の出力信号の実数値又は虚数値に加減算を行い補正した値を複素乗算した値として出力する。例文帳に追加

A correction term operating circuit 16 multiplies the two real numbers obtained from the first and second sum and difference operating circuits 11 and 12 by each other and outputs a value obtained by correcting the real or imaginary number value of the output signal of the third sum and difference operating circuit 15 by performing addition and subtraction on the value as a complex-multiplied value. - 特許庁

Δf推定回路114は、検波により得られた受信複素ベースバンド信号に基づいてΔfを推定する。例文帳に追加

The Δf estimation circuit 114 estimates the Δf on the basis of reception complex base band signals obtained by detection. - 特許庁

これを用いて部品を作製することで、回路基板内に高い複素インピーダンスを示すコイル60が得られる。例文帳に追加

Since the circuit board is used to fabricate components, a coil 60 having high and complex impedance can be obtained in the circuit board. - 特許庁

Δf補正回路116は、推定されたΔfに基づいて受信複素ベースバンド信号に対して位相回転量を補償する。例文帳に追加

The Δf correction circuit 116 compensates a phase rotation amount to the reception complex base band signals on the basis of the estimated Δf. - 特許庁

位相補正回路11では、FFT演算後の信号に対して位相補正信号を複素乗算し、クロック位相誤差の補正を行う。例文帳に追加

In the phase correction circuit 11, the complex multiplication of the phase correction signal to signals after the FFT operation is performed and the clock phase error is corrected. - 特許庁

Δf補正回路62は、推定されたΔfに基づいて、基地局への送信複素ベースバンド信号に対して位相回転量を補償する。例文帳に追加

The Δf correction circuit 62 compensates the phase rotation amount to transmission complex base band signals to the base station on the basis of the estimated Δf. - 特許庁

例文

振幅検出部(70)は、複素フィルタ回路(40)を通過した模擬イメージ信号の振幅を検出する。例文帳に追加

An amplitude detecting part (70) detects the amplitude of pseudo image signal that has passed a complex filter circuit (40). - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS