1016万例文収録!

「複素回路」に関連した英語例文の一覧と使い方(3ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 複素回路に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

複素回路の部分一致の例文一覧と使い方

該当件数 : 135



例文

SSB復調器1は、ステレオ多重化信号u(t)および、PLL回路2からの複素信号2(cos(2ω_pilt)+jsin(2ω_pilt))を入力し、SSB内蔵するデジタルフィルタにより、2つの側波帯信号を出力する。例文帳に追加

A stereo multiplexed signal u(t) and a complex signal 2 (cos (2ωpilt)+jsin (2ωpilt)) from a PLL circuit 2 are received by an SSB demultiplexer 1 and two side band signals are outputted by a digital filter incorporated in an SSB. - 特許庁

複素2次積分器(100)は、第1および第2の2次積分器(100_I,100_Q)と、これらを結合する第1および第2の結合回路(30,40)とを備えている。例文帳に追加

A complex secondary integrator (100) includes first and second secondary integrators (100_I, 100_Q) and first and second coupling circuits (30, 40) for coupling the first and second secondary integrators. - 特許庁

従来のイメージリジェクションミキサを用いたTV放送受信装置の構成に加え、2つの複素フィルタ10、11とIFスイッチ回路12を新たに設ける。例文帳に追加

The semiconductor integrated circuit is newly provided with two complex filters 10, 11 and an IF switch circuit 12 in addition to a conventional configuration of a TV broadcast receiver employing an image rejection mixer. - 特許庁

受信信号S2は、遅延回路11により、有効OFDMシンボルS長分遅延され、この遅延信号S11が複素掛算手段12へ出力される。例文帳に追加

A receiving signal S2 is delayed by a length of an effective OFDM symbol through a delay circuit 11, and a delay signal S11 thereof is output to a complex multiplying means 12. - 特許庁

例文

複素線形演算回路108には、M本の有効キャリアの番号を要素とする集合{k_p}、サンプル番号0乃至M-1を要素とする集合{n_q}について、q行p列がexp(2πjk_pn_q/N)である行列の逆行列が記憶されている。例文帳に追加

A complex linear operation circuit 108 stores the inverse matrix of a matrix consisting of q rows and p columns of exp(2πjk_pn_q/N) about a set {k_p} using the carrier numbers of M effective carriers as elements and a set {n_q} using sample numbers 0 to M-1 as elements. - 特許庁


例文

また、非線形歪補償部106でデジタルの複素積を用いて非線形歪の補償を行うことで、アナログ回路の影響を低く抑えることができる。例文帳に追加

Furthermore, by compensating the nonlinear distortion in the nonlinear distortion compensating part 106, while using a digital complex product, the influence of an analog circuit can be suppressed low. - 特許庁

3.Bのシンボル内時間変動推定器11の構成のように、直交復調部1から出力されたデジタル複素信号は、遅延回路111と、位相変動推定部112と、短区間振幅変動推定部113に入力される。例文帳に追加

As a configuration of an intra-symbol temporal variation estimator of 3.B, a digital complex signal outputted from an orthogonal demodulation unit 1 is inputted to a delay circuit 111, a phase variation estimation unit 112, and a short block amplitude variation estimation unit 113. - 特許庁

本発明は、多次元複素信号空間内へ混合され、変調された信号を、特にQAM受信機で受信する際に、回路配置を同期化するための方法に関するものであり、決定器により受信信号を複素座標空間内で制御パラメタ使用の下に記号が決定され、制御パラメタのうち少なくとも1つがその後の決定について適合する。例文帳に追加

To determine a symbol while using control parameters in a complex coordinate space for a received signal by a determinator, and to suite at least one of the control parameters with regard to following determinations in a method for synchronization of a circuit when receiving a signal that is mixed into a multi-dimensional complex signal space and modulated, particularly by a QAM receiver. - 特許庁

ここでプリディストータ204は複素平面を分割したそれぞれの領域の代表点における歪情報を記憶した記憶回路を備えており、複素ベースバンド信号203の対応する領域の歪情報とその領域内の位置に基づく情報からその位置の歪情報を求めて付加する歪の量を演算するようになっている。例文帳に追加

The predistorter 204 is provided with a storage circuit storing distortion information at the representative point of each area obtained by dividing the complex plane, calculates distortion information at a position from the distortion information of an area where the signal 203 corresponds and information based on the position in the area and calculates distortion quantity to be attached. - 特許庁

例文

同期ワードとの相関がなされると予測される所定の期間においてのみ、受信信号と同期ワードとの複素相関値の記憶及び走査を行い、記憶された複素相関値の最大値のタイミングを記憶部における最大値アドレスとして検出し、フレーム周期における最大値アドレスのタイミングで繰り返しフレーム同期再生信号を出力するオフライン型のフレーム同期回路である。例文帳に追加

Only in a prescribed period, in which correlation with a synchronizing word is predicted, will the off-line type frame synchronizing circuit store and scan complex correlation value between a received signal and the synchronizing word, detects the timing of the maximum value of the stored complex correlation value as the maximum value address in a storage part and outputs a frame synchronizing signal repeatedly with the timing of the maximum value address in frame synchronizing. - 特許庁

例文

準同期検波回路10から出力されたベースバンド信号に対し、マッチドフィルタ31にて、1シンボル内を複数に分割したブロック毎のブロック相関ベクトルを出力するようにし、複素共役演算器32、複素乗算器33を用いて、周波数誤差ベクトルを求め、それを積分器34で積分する。例文帳に追加

For the base-band signal outputted by a semisynchronous detecting circuit 10, a matched filter 31 outputs block correlative vectors by blocks divided in one symbol, and a complex conjugate computing element 32 and a complex multiplier 33 are used to find a frequency error vector, which is integrated by an integrator 34. - 特許庁

複素ベースバンド信号の下位側ビットのみを軟判定データに変換してQPSK用ビタビ復号回路22でビタビ復号し、複素ベースバンド信号の上位側ビットは判定部24にて硬判定を行うため、すべてのビットについてビタビ復号を行う場合に比べて、計算処理時間を大幅に短縮できる。例文帳に追加

Since only the lower-order bits of a complex baseband signal are converted into soft decision data and a QPSK Viterbi decoding circuit 22 viterbi-decodes the data and a discrimination section 24 applies hard decision to the upper-order bits of the complex baseband signal, the calculation processing time can remarkably be reduced as compared with a case to apply Viterbi decoding to all the bits. - 特許庁

位相回転量検出器10は、位相補正演算回路4から出力されるパイロットシンボルの各キャリアの複素信号などに基づき、そのパイロットシンボルの各キャリアの位相回転量を求め、その求めた位相回転量が所定値以上の場合に、伝送路特性更新回路8に更新指令を出力する。例文帳に追加

A phase rotation quantity detector 10 finds a phase rotation quantity of each carrier of a pilot symbol outputted from a phase-correcting arithmetic circuit 4 on the basis of the complex signals of the carriers of the pilot symbol or the like and when the found phase rotation quantity is a predetermined value or more, an updating command is outputted to a transmission line characteristic updating circuit 8. - 特許庁

既知信号復調回路108は、OFDM復調処理して復調信号Srを出力し、除算器109は、復調信号Srを、サブキャリア(1…n)毎に、データベース111の既知信号Soのデータ部分で複素除算を行う。例文帳に追加

A known signal demodulation circuit 108 applies OFDM demodulation processing to the output of an equalizer 105 to output a demodulation signal Sr, and a divider 109 applies complex division to a data part of a known signal So of a database 111. - 特許庁

本発明は、集積回路プロセシングにおける化学機械平坦化処理後の、銅配線を有するウェハーに使用される水性洗浄組成物に関し、該組成物は0.1〜15重量%の含窒素複素環有機塩基と、0.1〜35重量%のアルコールアミンと、水とを含む。例文帳に追加

The aqueous washing composition is used for the wafer having copper wiring after the treatment by the chemical mechanical planarization in integrated circuit processing and the composition comprises 0.1-15 wt.% nitrogen-containing heterocyclic organic base, 0.1-35 wt.% alcoholamine and water. - 特許庁

プロセッサ20がデータ通信前に特定信号を交換するイニシャライズ手順を実行し、複素演算回路35がサブキャリア単位で用意されたゲイン補償データ及び位相角補償データを同一サブキャリアの送信データに対して乗算する。例文帳に追加

A processor 20 carries out an initialization procedure for exchanging specific signals before data communication is performed, and a complex arithmetic circuit 35 multiplies the transmission data of the same carrier by gain compensation data and phase angle compensation data which are prepared for each sub-carrier. - 特許庁

受信回路30は、送信信号を二次コイル22によって受信信号として受信し、発振信号を用いて受信信号を複数のベースバンド信号に復調し、符号信号を所定の遅延時間だけ遅延させた遅延符号信号と各ベースバンド信号との間の複素相関値をそれぞれ算出する。例文帳に追加

A reception circuit 30 receives the transmission signal as a reception signal by means of the secondary coil 22, demodulates the transmission signal to a plurality of baseband signals, and calculates complex correlation values between a delay code signal produced by delaying the code signal by a predetermined delay time and respective baseband signals. - 特許庁

本発明は、Ni−Znフェライトの複素透磁率と体積抵抗率を制御することにより電子回路に貼付したときに10MHzから1GHzにおいて反射量が少なく、吸収量が大きいノイズ抑制シートを提供するものである。例文帳に追加

To provide a noise suppressing sheet which can achieve a small amount of reflection and a large amount of absorption between 10 MHz and 1 GHz when attached to an electronic circuit, by controlling complex permeability and volume resistivity of Ni-Zn ferrite. - 特許庁

このように再符号化された誤り訂正後の情報ビット列は、伝搬路推定・補償回路104に送られこの再符号化情報ビットを既知信号として用い、FFT演算された信号と複素乗算することにより伝搬路推定を行い、伝搬路推定値を求める。例文帳に追加

This re-encoded error corrected information bit stream is sent to the propagation path estimating/compensating circuit 104, a propagation path is estimated by performing complex multiplication with a fast Fourier transform(FFT) operated signal while using this re-encoded information bit as a known signal, and the propagation path estimate value is found. - 特許庁

共役信号乗算器52は、実数信号ラインRL1と虚数信号ラインIL1の一組の信号で表される原信号(入力信号)と、共役信号生成部51が生成した3次歪信号の共役複素数とを乗算し、判定用積分回路53に出力する。例文帳に追加

The conjugation signal multiplier 52 multiplies the original signal (input signal) which is indicated as a pair of signals of a real number signal line RL1 and an imaginary signal line IL1 by a conjunction complex number of the third order distortion signal produced by the conjugation signal producing unit 51, then outputs to an integrating circuit 53 for determination. - 特許庁

選択複素演算回路21は、絶対位相化部14が絶対位相化したI信号ADI1とQ信号ADQ1が示す信号点の位相を、第1から第3のフィルタ18〜20がフィルタリングした位相誤差信号に応じた位相だけ変移させる。例文帳に追加

A selection complex arithmetic circuit 21 deviates the phases of signal points shown by I signal ADI1 and Q signal ADQ1 which are turned into absolute phases by an absolute phase production part 14 by an extent equivalent to the phase error signal that is filtered by the 1st-3rd filters 18-20. - 特許庁

V結線インバータ回路(3)の4個のスイッチング素子(3a〜3d)の動作によって得られる電圧ベクトルVpを用いて、磁束ベクトルλpの軌跡が複素平面上で円形に近い軌跡となるように、該スイッチング素子(3a〜3d)の動作を制御する。例文帳に追加

Operation of switching elements (3a-3d) is controlled with voltage vectors Vp obtained by operating four switching elements (3a-3d) in the V-connection inverter circuit (3) so as to make the locus of the magnetic flux vector λp close to a circular shape on the complex plane. - 特許庁

ディジタル変調された信号を送受信する無線通信装置において、直交検波および直交変調における複素信号のI信号、Q信号それぞれに増幅器、フィルタなどのアナログ信号処理が必要であり回路規模が大きい。例文帳に追加

To solve the problem in the conventional wireless communication unit transceiving a digitally modulated signal that it needs a large circuit scale because each of I, Q signals of a complex signal in quadrature detection and quadrature modulation requires analog signal processing such as processing employing amplifiers and filters. - 特許庁

このように硬判定された情報シンボルは、伝搬路推定・補償回路104に送られこの硬判定情報シンボルを既知信号として用い、FFT演算された信号と複素乗算することにより伝搬路推定を行い、伝搬路推定値を求める。例文帳に追加

This hard decision information symbol is sent to the propagation path estimating/compensating circuit 104, a propagation path is estimated by performing complex multiplication with a fast Fourier transform(FFT) operated signal using this hard decision information symbol as a known signal, and a propagation path estimation value is found. - 特許庁

また、チャネライゼーションコードをオフ(乗算のスルー)、スクランブリングコードをオフ(複素乗算をスルー)、或いは両者ともオフすることにより、各種テストに必要な演算結果を回路外部に出力でき、各種テスト検証を容易に行うことができる。例文帳に追加

By turning off (multiplication is through) a channelization code, by turning off (complex multiplication is through) scrambling code or by turning off both sides, a calculation result necessary for many kinds of tests can be generated outside the circuit, and verification for many kinds of tests can be carried out easily. - 特許庁

アンテナ1で信号を受信し、受信された信号を高周波回路21、バンドパスフィルタ22、自動利得制御(AGC)増幅器23、準同期検波器25と通過させて、受信信号の同相および直交成分をそれぞれ実部および虚部に対応させた複素ベースバンド信号を得る。例文帳に追加

An antenna 1 receives a signal, and the received signal passes through a high frequency circuit 21, a band-pass filter 22, an automatic gain control(AGC) amplifier 23, a quasi-synchronous detector 25 to obtain a complex base-band signal of which the in-phase and quadrature components of the received signal respectively correspond to a real part and an imaginary part. - 特許庁

複素数表示される2次元信号を、位相回転された信号へ変換する回路に用いる位相角度回転方法において、sinθ、cosθをそれぞれsinθ=θ、cosθ=1の値に近似して置換した所定の位相角度回転計算を用いて処理する。例文帳に追加

In a phase angle rotation method used in a circuit for transforming a two-dimensional signal expressed in terms of a complex number into a phase-rotated signal, the transformation is processed by using a specified phase angle rotation calculation in which sinθ and cosθ are approximately substituted by sinθ =θ and cosθ = 1. - 特許庁

同期信号は、同期符号をOFDM変調で得られた複素数の変調データのうち、実数部あるいは虚数部の何れかを用いて形成されるので、受信側では小規模で簡単な相関演算回路で同期信号を検出できる。例文帳に追加

Since the synchronizing signals are formed by using a real part or an imaginary part in the complex modulation data obtained by OFDM modulation of synchronizing codes, the synchronizing signals are detected in a small-scaled and simple correlation computing circuit on the reception side. - 特許庁

複素相互相関演算部20−iにおいては、相関信号∫R_iS^*dtに比例するように重みw_i'を決定することで、図2のようなダイバーシチ回路200は、n本のアンテナRX−iで受信された信号の、フィードバックによるダイバーシチ合成がなされる。例文帳に追加

The complex multipliers 21-i decides the weights wi' in proportion to a correlation signalRiS*dt so as to allow the diversity circuit 200 in the figure to conduct diversity synthesis of signals received by n-sets of the antennas RX-i by feedback. - 特許庁

送信すべき入力信号に歪補償テーブル1−1から読み出した歪補償係数を複素乗算器1−2により乗じてプリディストーションを与え、電力増幅器1−4等の非線型回路部を通して出力する。例文帳に追加

A complex multiplier 1-2 multiplies a distortion compensation coefficient read from a distortion compensation table 1-1 with an input signal to be sent to provide a pre-distortion to the input signal and the result is outputted through a nonlinear circuit section such as a power amplifier 1-4. - 特許庁

IF信号帯の映像/音声信号を一括してベースバンド周波数変換する複素周波数変換部と、可変帯域制限フィルタと、映像/音声分離フィルタと、VSB(残留側波帯)フィルタとを備えるデジタル復調回路部を備える。例文帳に追加

The analog television broadcast signal receiving apparatus is provided with a digital demodulation circuit section which includes: complex frequency converting part which collectively carries out baseband frequency translation of video/audio signal of IF signal band; a variable band limiting filter; a video/audio separation filter; and a VSB (vestigial sideband) filter. - 特許庁

本発明は、直交信号対と結合した信号を受信する際に記号を決定するための方法および回路配置に関するもので、少なくとも1つの受信点から少なくとも1つの設定点までの距離の解析によって決定が複素空間内で捉えられる。例文帳に追加

To provide a method and a circuit arrangement for deciding a symbol at receiving a signal combined with an orthogonal signal pair and for capturing a decision in a complex space by analyzing a distance from at least one receiving point to at least one setting point. - 特許庁

N点離散フーリエ変換器400の出力である各キャリアの複素信号I_k及びQ_kから、キャリアパワー(振幅)I_k^2+Q_k^2を算出比較し、ヌルシンボルの乗ったキャリアの番号kをM/2+m+1からN−M/2−mまでと判定するキャリアパワー比較判定回路101を有する。例文帳に追加

This device has a comparative carrier power discriminating circuit 101 for discriminating the number (k) of a carrier, on which a null symbol rides, to be from M/2+m+1 to N-M/2-m by comparatively calculating a carrier power (amplitude) Lk2+Qk2 from complex signals Ik and Qk of respective carriers outputted from an N-point discrete Fourier transformer 400. - 特許庁

支持基板上に絶縁樹脂層と配線層とを有する多層回路基板の製造方法において、密着剤を用いて銅箔を絶縁樹脂層に密着させ、銅箔の自由表面を、複素環を含む化合物で処理し、レーザにより、銅箔を貫通し絶縁樹脂層内に至るビアホールを形成する。例文帳に追加

In a method for manufacturing the multi-layer circuit board having an insulating resin layer and a wiring layer on a support substrate, a copper foil is stuck to the insulating resin layer using an adhesive agent, the free surface of the copper foil is processed with compound containing heterocycle, a via hole penetrating the copper foil to reach in the insulating resin layer is formed by a laser. - 特許庁

例文

互いに90度位相の異なる2つの差動信号を入力とし、90度位相の異なる2つの差動信号を出力とする3次以上の次数を有する高次複素エリプティックフィルタにおいて、内部に結合器(ジャイレータ)と直列接続される容量を含む回路ブロックを少なくても2つ以上有する。例文帳に追加

A high-order complex elliptic filter circuit of third order or higher inputs two mutually 90°-out-of-phase differential signals and outputs two 90°-out-of-phase differential signals, and the high-order complex elliptic filter has at least two circuit blocks internally having capacitors which are connected to couplers (gyrator) in series. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS