1016万例文収録!

「noninverted」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > noninvertedに関連した英語例文

セーフサーチ:オフ

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

noninvertedを含む例文一覧と使い方

該当件数 : 37



例文

NONINVERTED AMPLIFIER CIRCUIT PROVIDED WITH TRAPEZOIDAL WAVEFORM OUTPUT FUNCTION例文帳に追加

台形波形出力機能を有する非反転増幅回路 - 特許庁

A balanced output terminal 10 includes a first output terminal 11A for outputting a signal obtained by adding the noninverted-inverted signal s01 and the inverted-noninverted signal s10, and a second output terminal 11B for outputting a signal obtained by adding the noninverted-noninverted signal s00 and the inverted-inverted signal s11.例文帳に追加

平衡出力端子10は、非反転−反転信号s01と反転−非反転信号s10とを足し合わせた信号を出力する第1出力端子11Aと、非反転−非反転信号s00と反転−反転信号s11とを足し合わせた信号を出力する第2出力端子11Bとを有する。 - 特許庁

At the time, reference signals Vp are impressed to the noninverted input terminal of the operational amplifier circuit 25.例文帳に追加

このとき、演算増幅回路25の非反転入力端子には、基準信号Vp が印加される。 - 特許庁

A voltage of a high-voltage power terminal T2 is inputted into a noninverted input of the comparator CP2 as a reference voltage, and a voltage of a second terminal LT2 is inputted into a noninverted input terminal.例文帳に追加

高圧電源端子T2の電圧が参照電圧としてコンパレータCP2の非反転入力へ入力され、第2端子LT2の電圧が反転入力端子へ入力される。 - 特許庁

例文

A same polarity clock and a reversed polarity clock which polarity is in noninverted and inverted relation to an external clock, respectively, are generated.例文帳に追加

外部クロックに対して極性がそれぞれ非反転及び反転の関係にある同極性クロック及び逆極性クロックを生成する。 - 特許庁


例文

Output voltage from the driver amplifier 2 has the waveform of an analog voltage based on a reference voltage (Vref) applied to a noninverted input terminal.例文帳に追加

ドライバアンプ2の出力電圧は、非反転入力端子に印加されている基準電圧(Vref)に基づいたアナログ電圧の波形となる。 - 特許庁

The output of the CR circuits 24 and 25 is passed through an XOR element and an integrator and is amplified in a noninverted amplifier A.例文帳に追加

CR回路24、25の出力は、XOR素子と積分器を経て、非反転増幅器Aで増幅される。 - 特許庁

The dummy wiring LD is provided between noninverted side signal wiring L1 and inverted side signal wiring L2 for which a potential difference can not be provided.例文帳に追加

さらに、ダミー配線LDは、電位差を設けることができない非反転側信号配線L1と反転側信号配線L2との間に設けられる。 - 特許庁

The output of the noninverted amplifier A is inputted to a differential amplifier B and the analog input terminal of a CPU.例文帳に追加

非反転増幅器Aの出力は、差動増幅器BとCPUのアナログ入力端子に入力される。 - 特許庁

例文

Voltage, which is a divided voltage the output signal voltage to the load 3 side divided with the resistors R21 and R22 is input in a noninverted input terminal of the operational amplifier 22.例文帳に追加

オペアンプ22の非反転入力端子には、負荷3側への出力信号電圧を抵抗R21,R22で分圧した電圧が入力される。 - 特許庁

例文

In steps 124 and 126, processing for unifying the number of '0s' to an even number is performed in the case of a noninverted data row and also in the case there are '0s' in differential data.例文帳に追加

ステップ124,126で、無反転データ列で、かつ差分データに「0」がある場合に、「0」の個数を偶数に統一する処理を行う。 - 特許庁

Thermal head type printer sections 2 and 3 are arranged on the circumferential surface at the inverted curved surface portion of the conveyance path, and a laminating section 4 is arranged on the noninverted curved surface portion.例文帳に追加

搬送路の反転曲面部の周面にサーマルヘッド型プリンタ部2,3を配置し、非反転曲面部上にラミネート処理部4を配置する。 - 特許庁

The noninverted signal V13b is input to the base of a transistor 14e via a capacitor 14c to be inverted and output from its collector.例文帳に追加

非反転信号V13bはコンデンサ14cを介してトランジスタ14eのベースに入力され、コレクタから反転して出力される。 - 特許庁

When the subject image is displayed as a noninverted image, the back light unit 24 is mounted in the first space area 14.例文帳に追加

被写体像を非反転像として表示させる場合、バックライトユニット24を第1の空間領域14に装着させる。 - 特許庁

An input signal is supplied to a noninverted input terminal of the operational amplifier Q41I through a resistor R41, and a capacitor C41 for feedback is connected between the inverted input terminal and the noninverted input terminal of the operational amplifier Q41I to constitute an active filter.例文帳に追加

入力信号を抵抗器R41を通じてオペアンプQ41Iの非反転入力端に供給するとともに、オペアンプQ41Iの反転出力端と非反転入力端との間に、帰還用のコンデンサC41を接続してアクティブフィルタを構成する。 - 特許庁

Furthermore, a feedback resistor Rf1 is connected to an inverting output terminal of the differential amplifier 1 and a switch SW1, that connects the other terminal of the charge capacitive element C1 to the feedback resistor Rf1 or a noninverted input terminal which receives a noninverted input level Vin+ is provided between the charge capacitive element C1 and the feedback resistor Rf1.例文帳に追加

また、差動増幅器1の反転出力端に帰還抵抗Rf1が接続され、チャージ容量素子C1の他端の接続相手を帰還抵抗Rf1又は正転入力電位Vin^+が入力される正転入力端子に切換えるスイッチSW1が設けられている。 - 特許庁

If one of signal lines between a noninverted clock signal and an inverted clock signal is disconnected or if the signal line is short-circuited to a ground potential VSS of a logical value Low, logical values outputted from the second and third comparators become equal for a long period of time within one cycle of the noninverted clock signal or inverted clock signal.例文帳に追加

非反転クロック信号または反転クロック信号のいずれかの信号線が、断線している、あるいは、論理値Lowの接地電位VSSに短絡している場合には、第2及び第3比較器の出力する論理値が非反転クロック信号または反転クロック信号の一周期内において長期間等しくなる。 - 特許庁

A first comparator for comparing a noninverted clock signal inputted from a PADI with an inverted clock signal inputted from a PADR, a second comparator for comparing the noninverted clock signal with reference voltage Vref, and a third comparator for comparing the inverted clock signal with the reference voltage Vref are provided in a differential buffer part DB 1, and their outputs are defined as Y, YI and YR, respectively.例文帳に追加

差動バッファ部DB1内に、PADIから入力される非反転クロック信号及びPADRから入力される反転クロック信号を比較する第1比較器、非反転クロック信号と参照電位Vrefとを比較する第2比較器、反転クロック信号と参照電位Vrefとを比較する第3比較器とを設け、それぞれの出力をY、YI、YRとする。 - 特許庁

To selectively switch in-phase amplification for obtaining a noninverted amplification output in phase with an input signal and opposite-phase amplification for obtaining an inverted amplification output opposite in phase from the input signal without generating noise nor distortion at the switching time.例文帳に追加

入力信号と同相の非反転増幅出力を得る同相増幅と、入力信号と逆相の反転増幅出力を得る逆相増幅とを、切替え時のノイズ及び歪の発生なしに、選択的に切り替える。 - 特許庁

An input signal in is input to the base of a transistor 13a, an inverted signal V13a is output from its collector, and a noninverted signal V13b is output from its emitter.例文帳に追加

入力信号inはトランジスタ13aのベースに入力され、コレクタから反転信号V13aが出力され、エミッタから非反転信号V13bが出力される。 - 特許庁

The CPU decides a bias value, based on the output of the noninverted amplifier A and outputs bias signals from an output terminal, and the bias signals are passed through a ladder-type D/A converter and inputted to the differential amplifier B.例文帳に追加

CPUは非反転増幅器Aの出力に基づいてバイアス値を決定し、出力端子からバイアス信号を出力、当該バイアス信号はラダー型D/A変換器を経て、差動増幅器Bに入力される。 - 特許庁

A folded cascode differential amplifier 1 amplifies the differential output of a signal inputted to an inverted input terminal IN2 and a noninverted input terminal IN1 and outputs it to a complementary output circuit 2.例文帳に追加

フォールデッドカスコード型差動増幅器1は、反転入力端子IN2と非反転入力端子IN1に入力する信号の差動出力を増幅してコンプリメンタリー出力回路2に出力する。 - 特許庁

A fluctuation signal RPL generated in a fluctuation detection terminal 121 is given to an inverted input terminal of a differential amplifier 131 of a noninverted amplifier circuit 13.例文帳に追加

変動検出端子121に生じた変動信号RPLは、非反転増幅回路13の差動増幅器131の反転入力端子に与えられる。 - 特許庁

Since the voltage of VCC is applied to noninverted input terminals of operational amplifiers 9, 10 and the voltage of 1/2 of VCC is applied to inverted input terminals of them, the output of the COMMON and outputs of R, G, B become constants of 1/2 of VCC.例文帳に追加

オペアンプ9、10の非反転入力端子には、VCCの電圧が印加され、反転入力端子には、1/2VCCの電圧が印加されるので、COMMON出力とRGB出力は、一定の1/2VCCとなる。 - 特許庁

The noninverted amplifier circuit 13 inverts the fluctuation signal RPL to mix the fluctuation signal RPL with an input signal e_S and amplifies them to give them to the PWM circuit 14.例文帳に追加

非反転増幅回路13は変動信号RPLを反転して入力信号e_Sに混入し、これらを増幅してPWM回路14に与える。 - 特許庁

A current reference signal IOUTM and a reference signal based on a limit current signal IDAC are input to the noninverted input terminal of the error amplifier 43.例文帳に追加

エラー増幅器43の非反転入力端子には電流基準信号IOUTM及び制限電流信号IDAC に基づく基準信号が入力されている。 - 特許庁

An operational amplifier OP is provided whose terminals between the transistor M1 and the dummy load DL are an inverted input terminal B1, and a noninverted input terminal A1 which has a voltage lowered by a voltage Vd from the power supply voltage VCC.例文帳に追加

このトランジスタM1とダミー負荷DLとの間の端子を反転入力端子B1、電源電圧VCCから電圧Vdだけ下がった非反転入力端子A1とするオペアンプOPを設ける。 - 特許庁

In the operational amplifier 30, a noninverted input terminal 30b is connected to the input terminal 20, an inverted input terminal 30a is connected to the connection point 26, and an output terminal 30c is connected to the diode 32.例文帳に追加

オペアンプ30は、非反転入力端子30bが入力端子20に接続され、反転入力端子30aが接続点26に接続され、出力端子30cがダイオード32に接続される。 - 特許庁

A differential amplifier (AMP) has a first input terminal (inverted input terminal) being set with the voltage of a noise signal of a solid state image sensor (PC1), and a second input terminal (noninverted input terminal) being set with a temporary data signal superposed with the noise signal of the solid state image sensor.例文帳に追加

差動増幅器(AMP)は、固体撮像素子(PC1)の雑音信号の電圧が第1入力端子(反転入力端子)に設定されるとともに、固体撮像素子の雑音信号が重畳された仮データ信号の電圧が第2入力端子(非反転入力端子)に設定される。 - 特許庁

Also, one of the terminals of the twelfth resistor R12 is connected to the positive terminal of the battery BT, the other terminal is connected to a cathode of the Zener diode ZD1, and an anode of the Zener ZD1 is connected to a noninverted input terminal of a second comparator CP2.例文帳に追加

また、第12の抵抗R12の一方の端子がバッテリBTの正極端子に接続され、他方の端子がツェナーダイオードZD1のカソードに接続され、ツェナーダイオードZD1のアノードは、第2の比較器CP2の非反転入力端子に接続される。 - 特許庁

Furthermore, between the noninverted phase side delay circuit 2 and the inverted phase side delay circuit 3 constituting the delay circuit, two non-delay signal wires 13 from the amplifier 1 to the comparator 4 are inserted and disposed approximately linearly in parallel with each other and ground pattern 18 are disposed among the respective wires.例文帳に追加

また、増幅器1から比較器4に至る2本の非遅延信号配線13が遅延回路を構成する正相側の遅延回路2と逆相の遅延回路3の間に略直線かつ平行に引き通されて配置されるとともに、それぞれの配線間にグランドパターン18が配置される。 - 特許庁

Differential amplifiers 12A and 12B control currents Ix and Ix/b, flowing through resistors R and b*R, such that the potential Vx at the inverted input end is equalized to potentials Vya and Vyb at the noninverted input end in each of operational amplifiers 12a, 12a.例文帳に追加

差動アンプ12A,12Bでは、各オペアンプ12a,12aの、反転入力端の電位Vxと非反転入力端の電位Vya,Vybとが等しくなるように、それぞれ、抵抗R,b*Rに流れる電流Ix,Ix/bを制御する。 - 特許庁

In an operational amplifier 41a, an electrical signal which is detected by a light-receiving surface 30a which is provided in a photodetector 20a is received by an inverted input terminal, an electrical signal which is detected by a light-receiving surface 30b is received by a noninverted input terminal, and a tracking error signal TE1 is generated.例文帳に追加

オペアンプ41aは、フォトディテクタ20aが備える受光面30aが検出した電気信号を反転入力端に受け、受光面30bが検出した電気信号を非反転入力端に受けて、トラッキングエラー信号TE1を生成する。 - 特許庁

Based on the difference between voltages inputted from an inverted input terminal (a) and a noninverted input terminal (b), currents flow from the drain of a transistor Tr8 to the drain of a transistor Tr9 and from the drain of a transistor Tr10 to the drain of a transistor Tr11.例文帳に追加

反転入力端子a及び非反転入力端子bより入力された電圧差に基づいて、トランジスタTr8のドレインからトランジスタTr9のドレインへ電流が流れ、また、トランジスタTr10のドレインからトランジスタTr11のドレインへ電流が流れる。 - 特許庁

Drain and source potentials of a transistor M4 are inputted, respectively, to the noninverted input terminal (+) and the inverted input terminal (-) of a comparator 32 constituting a back gate switching control circuit 31 and then compared and detected, and a detection signal is inputted to one input end of an NAND circuit 33 constituting the back gate switching control circuit 31.例文帳に追加

トランジスタM4のドレインおよびソース電位は、バックゲート切換制御回路31を構成する比較器32の非反転入力端(+)および反転入力端(−)にそれぞれ入力され比較検出され、その検出信号がバックゲート切換制御回路31を構成するNAND回路33の一方の入力端に入力される。 - 特許庁

The level holding circuit is provided with a buffer amplifier circuit 1 wherein signals are inputted to a noninverted input terminal 5, and two holding circuit parts 2 and 3 whose input terminal is connected to the output terminal 7 of the buffer amplifier circuit 1 and which hold the maximum value or minimum value of signals outputted from the output terminal 7.例文帳に追加

レベル・ホールド回路は、非反転入力端子5に信号が入力されるバッファアンプ回路1と、入力端子がバッファアンプ回路1の出力端子7に接続され、この出力端子7から出力された信号の最大値又は最小値を保持する2つのホールド回路部2,3とを有する。 - 特許庁

例文

An error amplifier 3 generates current Id corresponding to difference between charging voltage V (Cref) up to the charging time termination of capacitance Cref supplied to an inverted input terminal through a peak hold circuit 1 and the voltage Vbg of a voltage source Vbg supplied to a noninverted input terminal and supplies the current Id to an LC oscillation circuit 5 and the upper part of a switch element SW1.例文帳に追加

誤差アンプ3は、ピークホールド回路1を介して、反転入力端に供給される容量Crefの充電時間終了時までの充電電圧V(Cref)と、非反転入力端に供給される電圧源Vbgの電圧Vbgとの差に応じた電流Idを生成し、LC発振回路5と、スイッチ素子SW1上方に供給する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS