1016万例文収録!

「ロックレイ」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > ロックレイに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

ロックレイを含む例文一覧と使い方

該当件数 : 22



例文

ロックレイアウトシステム、及びクロックレイアウト方法例文帳に追加

CLOCK LAYOUT SYSTEM AND METHOD - 特許庁

クロック配線、クロックレイアウトシステム及びクロックレイアウト方法例文帳に追加

CLOCK WIRING, CLOCK LAYOUT SYSTEM AND CLOCK LAYOUT METHOD - 特許庁

画像ブロックレイアウト方法及び画像ブロックレイアウトシステム例文帳に追加

METHOD AND SYSTEM FOR LAYING OUT IMAGE BLOCK - 特許庁

画像ブロックレイアウト方法、並びに画像ブロックレイアウトシステム例文帳に追加

IMAGE BLOCK LAYOUT METHOD AND IMAGE BLOCK LAYOUT SYSTEM - 特許庁

例文

画像部品ブロックレイアウト装置、画像部品ブロックレイアウト方法、および記録媒体ならびにプログラム例文帳に追加

DEVICE/METHOD FOR LAYOUT OF IMAGE PART BLOCK, RECORDING MEDIUM AND PROGRAM - 特許庁


例文

画像部品ブロックレイアウト装置における索引作成装置、画像部品ブロックレイアウト方法における索引作成方法、および記録媒体例文帳に追加

INDEX GENERATING DEVICE OF IMAGE COMPONENT BLOCK LAYOUT DEVICE, INDEX GENERATING METHOD OF IMAGE COMPONENT BLOCK LAYOUT METHOD, AND RECORDING MEDIUM - 特許庁

ビットプレーンマクロブロックレイヤ復号部103は、記憶部102に記憶された中間データに対して、マクロブロックレイヤで差分復元を行ってビットプレーンデコード結果bを得、このビットプレーンデコード結果bをマクロブロックレイヤ復号部530に出力する。例文帳に追加

A bit plane macro block layer decoder 103 performs, to intermediate data stored in the storage unit 102, differential decoding in a macro block layer to obtain a bit plane decoded result b and then outputs the bit plane decoded result b to a macro block layer decoder 530. - 特許庁

これによって、11a,11bよりのクロックレイテンシが小さくなり、高速化が可能になる。例文帳に追加

Consequently, clock latency from the clock pulse generators 11a, 11b is reduced and acceleration can be attained. - 特許庁

さらに、シンクロナスメモリ300は、書き込み処理の間にクロックレイテンシを必要としない。例文帳に追加

Further, the memory device 300 does not require any clock latency during a write operation. - 特許庁

例文

ローカルエリアの数が多い場合にも、エレクトロマイグレーションの制約を守りつつ、高集積密度かつ低消費電力でゼロスキューを実現できるクロックレイアウトシステム、及びクロックレイアウト方法を提供する。例文帳に追加

To provide a clock layout system and method capable of achieving zero skew with a high packaging density and low power consumption while complying with restrictions on electromigration even if the number of local areas is large. - 特許庁

例文

バッファ挿入による混雑度を評価したレイアウトが設計でき、F/Fが均等に配置されるクロックレイアウトシステム及びクロックレイアウト方法を提供する。例文帳に追加

To provide a clock layout system and method capable of designing layout while evaluating the level of congestion due to buffer insertion, so that flip-flops are evenly placed. - 特許庁

そして、入出力セル100の配置が決まった後、配置領域103間をビルディングブロックレイアウト方式にてレイアウトする。例文帳に追加

After determining the layout of the input/output cell 100, the layout between layout regions 103 is performed by a building block layout method. - 特許庁

ロックレイテンシを最小にする条件下において、クロックスキュー及びバッファ数を比較的少なくする。例文帳に追加

To make a clock skew and the number of buffers relatively small under a condition for minimization of clock latency. - 特許庁

集積電子回路の出力信号をテストする際の、不確定的に(non-deterministic)発生するクロックレイテンシ(latency)の影響を除去すること。例文帳に追加

To remove an effect of clock latency non-deterministically generated when an output signal of an integrated electronic circuit is tested. - 特許庁

オペレータの編集効率を低下させることなく、また索引作成について冊子に対する該博な知識を必要とすることもなく、さらに、複数の内容が関連した索引をも作成することが可能な、画像部品ブロックレイアウト装置における索引作成装置、画像部品ブロックレイアウト方法における索引作成方法、および記録媒体を提供することを目的とする。例文帳に追加

To provide an index generating device of an image component block layout device, an index generating method of an image component block layout method, and a recording medium which can generate indexes of relative contents without decreasing the editing efficiency of an operator nor requiring a wide knowledge of booklets as to the index generation. - 特許庁

PAS部7は、HSLD部6によるレイテンシ制御の結果、クロックレイテンシ分布においてシンク数に閾値以上のピークが残る場合、HSLD部6による再計算後のタイミング情報により、タイミング違反を起こさない範囲で、フリップフロップのクロックレイテンシをスムージングする。例文帳に追加

As a result of latency control by the HSLD unit 6, when a peak which is equal to or greater than a threshold remains in the number of sinks in the clock latency distribution, a PAS unit 7 smooths the clock latency of flip-flop within the range not causing the timing violation, based on timing information after recalculation by the HSLD unit 6. - 特許庁

HSLD部6は、算出したセットアップスラックに基づいて、タイミング違反を起こさない範囲で、フリップフロップのクロックレイテンシを現在の設計値よりも早める方向に調整する。例文帳に追加

An HSLD unit 6 adjusts the clock latency of flip-flop so as to make it earlier than the current design value within a range not causing a timing violation, based on the calculated setup slack. - 特許庁

1つのテストパターンを複数ブロックに分割して展開し、記録媒体のサイズに応じて最適なブロックレイアウトを行い、テストパターンを展開する例文帳に追加

One test pattern is divided into a plurality of blocks and deployed, optimal block layout is performed in accordance with a size of a recording medium, and the test pattern is deployed. - 特許庁

また、ブロックレイアウト案におけるピンの配置が設計時における仮配置したピンの配置の許容範囲に納まっている場合においては、ブロックの形状に基づいて配線長を補正してより精度の高い配線長見積りを行なう。例文帳に追加

As the side is longer, as the movement distance of the temporarily arranged pins becomes larger, a coefficient (a) is made to the same value against the whole blocks. - 特許庁

ストライカベース26をフードロックレインフォースメント22にスポット溶接する溶接点36は車幅方向右側及び左側に3箇所ずつ、合計で6箇所設定される。例文帳に追加

Welding points 36 for performing a spot welding of a striker base 26 to a hood lock reinforcement 22 are set at six locations in total, three at a right side and three at a left side in a vehicle width direction, respectively. - 特許庁

STA部5は、フリップフロップのクロックレイテンシの現在の設計値に基づいて、フリップフロップのセットアップ時間のマージンであるセットアップスラックを算出する。例文帳に追加

An STA unit 5 calculates a setup slack that is a margin of setup time of flip-flop, based on a current design value of clock latency of flip-flop. - 特許庁

例文

入力された第1画面符号化信号からスライスヘッダまで復号する第1復号部1100と、この復号された信号から切り出し領域を設定する切り出し領域設定部1200と、前記設定された切り出し領域にしたがって信号を抽出する切り出し領域データ抽出部1300と、前記抽出された信号からブロックレイヤまで復号する第2復号部1400と、を備えて、抽出された領域のみをブロックレイヤまで復号することにより、復号処理効率がよく、復号処理速度の向上、処理装置の負担軽減を行う。例文帳に追加

By decoding only an extracted area up to the block layer, the decoding processing speed is improved with high decoding processing efficiency and the burden on processor is reduced. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS