1016万例文収録!

「位相補正回路」に関連した英語例文の一覧と使い方(4ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 位相補正回路に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

位相補正回路の部分一致の例文一覧と使い方

該当件数 : 364



例文

FPD20の補正回路により、複数の縞画像の画像データから、第1及び第2の吸収型格子21、22のX線透過率の面内ばらつきを補正し、位相コントラスト画像生成部25により、補正後の複数の画像データから位相コントラスト画像を生成する。例文帳に追加

The in-plane variation of the X-ray transmittance of the first and second absorption gratings 21 and 22 is corrected from the image data of the plurality of fringe images by the correction circuit of the FPD 20, and phase contrast images are generated from the two or more pieces of image data after correction by a phase contrast image generator 25. - 特許庁

これら2つのフィルタ(16,18)の出力信号の帯域境界付近の位相を合わせ、イコライザ回路20で補正した出力信号を得る。例文帳に追加

Phases in the vicinities of the band boundaries of the output signals of the filters (16 and 18) are matched, and corrected output signals are obtained with an equalizer circuit 20. - 特許庁

本発明はリング発振器出力波形間の位相オフセットを補正するための回路およびその方法を提供する。例文帳に追加

To provide a circuit and a method for correcting phase offset between ring oscillator output waveforms. - 特許庁

この直流電圧はバリキャップダイオードD1を有する位相補正量制御回路9に入力される。例文帳に追加

This DC voltage is given to a phase correction amount control circuit 9 having a variable capacitance diode D1. - 特許庁

例文

加算器26は、位相制御回路20からの信号に、この補正信号を加算した信号を制御用フェーズシフタ14に出力する。例文帳に追加

An adder 26 outputs, to a control-purpose phase shifter 14, a signal formed by adding the correction signal to a signal from a phase control circuit 20. - 特許庁


例文

クロックの位相をそのクロックの1/2周期よりも細かい単位で補正する回路を提供する。例文帳に追加

To provide a clock correction circuit that corrects a phase of a clock signal in the finer unit than a 1/2 period of the clock. - 特許庁

Δf補正回路116は、推定されたΔfに基づいて受信複素ベースバンド信号に対して位相回転量を補償する。例文帳に追加

The Δf correction circuit 116 compensates a phase rotation amount to the reception complex base band signals on the basis of the estimated Δf. - 特許庁

Δf補正回路62は、推定されたΔfに基づいて、基地局への送信複素ベースバンド信号に対して位相回転量を補償する。例文帳に追加

The Δf correction circuit 62 compensates the phase rotation amount to transmission complex base band signals to the base station on the basis of the estimated Δf. - 特許庁

入力、出力データを止めることなく入出力タイミングの位相差を補正するエラスティックストア回路を提供する。例文帳に追加

To provide an elastic store circuit capable of correcting phase difference between input and output timings without stopping input data or output data. - 特許庁

例文

PLL回路の変動特性を有しつつも、位相の進みや遅れ等の誤差を補正でき、クロックの精度を上げることができるようにする。例文帳に追加

To correct errors such as phase advance and delay to thereby improve the accuracy of a clock while having fluctuating characteristics of a PLL circuit. - 特許庁

例文

位相差の補正後、送信時刻計算回路14はネットワーク側への送信時刻を計算し、ユーザデータ送信処理部へ引き渡す。例文帳に追加

After the correction of the phase difference, a transmission time calculation circuit 14 calculates a transmission time to a network side and gives the transmission time to a user data transmission processing section. - 特許庁

ディジタルLCRメータなどの回路素子定数測定装置において、位相誤差を同期整流処理時に補正する。例文帳に追加

To correct a phase difference during synchronization and rectification in a device for measuring circuit element constant such as a digital LCR meter. - 特許庁

内部回路での時間差(位相差)の補正のために、第2の送受信機2000と同一特性の第3の送受信機3000を用意しておく。例文帳に追加

The third transmitter/receiver 3000 having the same characteristic as the second transmitter/receiver 2000 is prepared in order to correct the time difference (phase difference) in an internal circuit. - 特許庁

タイミング校正方法及びこのタイミング校正方法を用いて校正動作する位相補正回路を搭載したIC試験装置例文帳に追加

TIMING CALIBRATING METHOD AND IC TEST DEVICE TO WHICH PHASE CORRECTING CIRCUIT TO OPERATE FOR CALIBRATION THROUGH THE USE OF THE SAME IS MOUNTED - 特許庁

フィードフォワードAPC回路100によって、色差信号Cb/Cr2の位相誤差がフィードフォワード制御によって補正される。例文帳に追加

The feedforward APC circuit 100 applies feedforward control to a color difference signal Cb/Cr2 to correct its phase error. - 特許庁

そして、FIRフィルタ回路14は、位相回転が補正された新たなフィルタ係数W’(k)を用いて、等化を行う。例文帳に追加

An FIR filter circuit 14 uses a new filter coefficient W'(k), where the phase rotation has been corrected, to perform equalization. - 特許庁

送信信号の位相を、その変化量が一定の許容範囲内に収まるように補正可能な通信回路を提供する。例文帳に追加

To provide a communication circuit which can correct the phase of a transmission signal in such a manner that the variation of phase falls within a predetermined range. - 特許庁

位相比較器31の出力Δtpはループフィルタ及びVCO32に与えられると共に、偏向補正回路22に与えられる。例文帳に追加

The output Δtp of a phase comparator 31 is given to a loop filter and a voltage-controlled oscillator(VCO) 32, and is simultaneously given to a deflection correction circuit 22. - 特許庁

回路規模が大きくなることを抑え、かつ位相補正を高精度で行う追尾受信機を提供することを目的とする。例文帳に追加

To provide a tailing receiver suppressing increase of circuit scale and accurately compensating the phase. - 特許庁

予備側の基準周波数発生装置52は、補正用信号に基づいて、PLL回路22bの出力信号の位相を調整する。例文帳に追加

A spare-side reference frequency generator 52 adjusts the phase of the output signal of the PLL circuit 22b, based on the signal for correction. - 特許庁

位相補正値の検出を、回路に過負荷を与えることなく安定して行うことができる無線機を提供する。例文帳に追加

To provide a wireless device which reliably detects phase correction values without overloading to circuits. - 特許庁

補正された電圧の位相において電流検出手段24で検出された電流によりインバータ回路12を帰還制御する。例文帳に追加

The inverter circuit 12 is feedback-controlled by the current detected by the current detecting means 24 regarding the compensated voltage phase. - 特許庁

送信時には符号が反転され加算器66で送受信回路のブランチ間の位相バラツキを補正して移相器10が設定される。例文帳に追加

Dispersion in phases between branches of a transmission reception circuit is corrected by an adder 66 through an inverted sign in the case of transmission to set a state of a phase shifter 10. - 特許庁

安定した高周波信号を発振する発振器および位相同期回路のループ帯域補正方法を実現する。例文帳に追加

To implement an oscillator that oscillates a stable high-frequency signal and a method of correcting a loop bandwidth of a phase-locked circuit. - 特許庁

さらに他の回路上の一定時間の遅れもマップにより回転速度に対応した遅れ位相として補正する。例文帳に追加

Furthermore, a delay of a certain time on a circuit is also corrected by the map as a delay phase that corresponds to the rotation speed. - 特許庁

フィードバック制御装置100において、位相補償部13は、入力されるアナログ信号をデジタルデータに変換する時間A/D変換回路11、および、デジタルデータを適宜補正するデジタル信号補正部12において生じる位相遅れ量に応じて位相補償する。例文帳に追加

In a feedback control device 100, a phase compensation unit 13 performs a phase compensation in accordance with an amount of phase delay occurring in an A/D converter circuit 11 for converting an inputted analog signal into digital data and a digital signal compensation unit 12 for properly compensating the digital data. - 特許庁

PCから送られて来るR,G,B信号をケーブルを通じて受信し表示する表示装置において、信号を伝送する間に生じる各信号間の位相差を補正する場合、位相補正量を小さくして簡単な回路構成で自動的に位相調整できるようにする。例文帳に追加

To automatically make phase adjustments with simple circuit constitution by making a phase correction quantity small when a display device which receives and displays R, G, and B signals sent from a PC through a cable corrects phase differences among the signals which are generated during the transmission of the signals. - 特許庁

メモリ237は、送信回路211と受信回路212からなる無線部と、送信回路221と信回路222からなる無線部との伝送特性の差を示す相対的な補正値を保持し、補正制御部239は、位相器240及び増幅器241において相対的な補正値を用いて送信信号を補正する。例文帳に追加

A memory 237 holds a relative correction value showing the difference between the transmission characteristics of a radio section composed of a transmitting circuit 211 and a receiving circuit 212 and another radio section composed of a transmitting circuit 221 and a receiving circuit 222 and a correction control section 239 corrects transmitted signals by using the relative correction value in a phase shifter 240 and an amplifier 241. - 特許庁

無線通信装置に設けられた直交変復調装置では、直交変調誤差検出回路31により直交変調信号に発生する位相誤差や振幅誤差に関する情報を検出し、当該検出結果に基づいて直交変調誤差補正回路12により位相誤差や振幅誤差を補正する。例文帳に追加

The orthogonal modulation/demodulation device arranged in radio communication equipment detects information on a phase error and an amplitude error, which occur in the orthogonal modulation signal, by an orthogonal modulation error detection circuit 31, and corrects the phase error and the amplitude error by an orthogonal modulation error correction circuit 12 based on a detected result. - 特許庁

この補正値には、データの記録位置と目標位置とのずれの要因であるウォブル信号から記録用クロック信号を検出する回路での位相遅れ及びアドレス情報を検出する回路での位相遅れがそれぞれ含まれることとなり、精度良い補正値を求めることができる。例文帳に追加

The above correction value contains a phase delay in a circuit for detecting a recording clock signal from a wobbling signal which causes the deviation of a data recording position from a target position and a phase delay in a circuit for detecting address information, then, the highly accurate correction value is obtained. - 特許庁

センサ信号補正回路11にて、位置センサ1から出力された1相のセンサ信号により得られるセンサ位相情報と、逆起電圧検出回路9から出力された前記相に対する逆起電圧より得られる逆起電圧位相情報とに基づいて補正位置信号を演算する。例文帳に追加

A sensor signal correcting circuit 11 calculates a correction position signal, based on the sensor phase information obtained by a one-phase sensor signal outputted from a positional sensor 1 and the counter electromotive voltage phase information obtained by the counter electromotive voltage to the above phase outputted from a counter electromotive voltage detecting circuit 9. - 特許庁

位相補正部11は、サンプリング回路10からのN点の入力データの位相を変化させてm組(mは2以上の整数)のN点の位相補正データを生成し、フーリエ変換部12は、各組の位相補正データにフーリエ変換を並列に施すことでm組のN点の変換データを生成する。例文帳に追加

The phase correction part 11 generates phase correction data of N points of m groups (m is an integer of ≥2) by changing phases of input data of N points from the sampling circuit 10 and the Fourier transformation part 12 generates transformation data of N points of m groups by applying Fourier transformation to the phase correction data of respective groups in parallel. - 特許庁

そして、その周波数誤差ベクトルを積分器18で積分した後、周波数誤差検出回路19で周波数誤差ベクトルの位相角を求め、周波数補正値決定回路20で補正値を決定して、発振器11における搬送波の周波数補正を行う。例文帳に追加

After the frequency error vector is integrated by the integrator 18, a frequency error detecting circuit 19 finds the phase angle of the frequency error vector and a frequency correction value determining circuit 20 determines a correction value to correct the frequency of the carrier of an oscillator 11. - 特許庁

そして、積分器34から出力される周波数誤差ベクトルに基づき、周波数誤差検出回路19で周波数誤差ベクトルの位相角を求め、周波数補正値決定回路20で補正値を決定して、発振器11における搬送波の周波数補正を行う。例文帳に追加

According to the frequency error vector outputted by the integrator 34, a frequency error detecting circuit 19 finds the phase angle of the frequency error vector and a frequency correction value determining circuit 20 determines a correction value to correct the frequency of the carrier of an oscillator 11. - 特許庁

同期信号制御回路1は、表示同期信号と入力同期信号との位相差を検出する位相検出部12と、同期補償期間を設定するための設定値と、検出した位相差とを加算する加算回路24及び25と、入力同期信号の位相を加算回路24及び25の出力信号に基づいて補正する加算回路31とを有する。例文帳に追加

A synchronous signal control circuit 1 has a phase detecting section 12 for detecting the phase difference between the display synchronous signal and the input synchronous signal; adding circuits 24 and 25 for adding a set value for setting a synchronization compensation period to the detected phase difference; and an adding circuit 31 for correcting the phase of the input synchronous signal based on the output signals of the adding circuits 24 and 25. - 特許庁

直交検波器1による直交検波後の信号に対して、位相回転部2により位相回転処理を施して搬送波ずれを抑制する準同期検波復調回路であって、位相回転処理前の信号に対して該位相回転処理とは逆の位相回転処理を施した誤差信号を用いて振幅補正を行う補正手段を備えている。例文帳に追加

The quasi-synchronous detecting demodulation circuit subjects a signal after orthogonal detection in an orthogonal detection circuit 1 to phase rotation processing by a phase rotation part 2 to suppress the carrier deviation and is provided with a correcting means which performs amplitude correction by using an error signal obtained by subjecting a signal before phase rotation processing to phase rotation processing opposite to the phase rotation processing. - 特許庁

位相データ格納回路12は、分周回路10が半導体装置から出力された測定信号をn分周して生成した分周信号の波形立ち上がり/立ち下がり時の位相クロック信号の信号状態を検出し、位相補正データとして格納する。例文帳に追加

A phase data storage circuit 12 detects the signal conditions of a phase clock signal, when the waveform of a frequency- divided signal generated by dividing the frequency of the measuring signal outputted from the semiconductor device into (n) by the use of a frequency divider circuit 10, rises/falls, and stores the conditions as phase correcting data. - 特許庁

伝送路特性更新回路8は、位相回転量検出器10からの更新指令がある場合に、その推定された伝送路特性Hnを、予め用意してある位相回転特性Hn’を用いて更新し、位相補正演算回路4に出力する。例文帳に追加

When there is the updating command from the phase rotation quantity detector 10, the transmission line characteristic updating circuit 8 uses prepared phase rotation characteristics Hn' to update the estimated transmission line characteristics Hn and outputs the result to the phase-correcting arithmetic circuit 4. - 特許庁

周波数変調方式及び位相変調方式を採用する通信システムの受信において、小規模な回路構成で搬送波周波数誤差を補正する復調回路集積の半導体集積回路を提供すること。例文帳に追加

To provide a semiconductor integrated circuit of demodulation circuit integration for correcting a carrier frequency error in small-scale circuit constitution in the reception of a communication system adopting a frequency modulation system and a phase modulation system. - 特許庁

振幅位相補正回路14は、中間周波信号SIFA、SIFBをそれぞれ所定の割り合いで加算する加算回路と、その加算出力の振幅をそれぞれ制御する振幅制御回路とから構成する。例文帳に追加

The amplitude/phase correction circuit 14 comprises a circuit for adding the intermediate frequency signals SIFA and SIFB at a predetermined ratio, respectively, and a circuit for controlling the amplitude of addition output, respectively. - 特許庁

差動復調回路301は、OFDM周波数領域信号を差動復調し、差動復調結果をパイロット相関演算回路305−1乃至305−2nの位相補正回路331−1乃至331−2nにそれぞれ供給する。例文帳に追加

A differential demodulation circuit 301 performs differential demodulation to an OFDM frequency domain signal and supplies differential modulation results to phase correction circuits 331-1 to 331-2n of pilot correlation operation circuits 305-1 to 305-2n. - 特許庁

少なくとも外部からのクロック信号入力部はクロック信号位相補正回路500を介してデータ線駆動回路101または走査線駆動回路104に接続されている。例文帳に追加

At least an external clock signal input section is connected to a data line driving circuit 101 or a scanning line driving circuit 104 through the clock signal phase difference correcting circuit 500. - 特許庁

データ線駆動回路101を構成するシフトレジスタ51、位相補正回路108及び論理回路52の夫々を互いに異なる電源である電源VDDX1〜3及びVSSX1〜3によって駆動する。例文帳に追加

A shift register 51, a phase difference correcting circuit 108, and a logic circuit 52 constituting a data line driving circuit 101 are driven by power sources VDDX1 to VDDX3, and VSSX1 to VSSX3 which are mutually different power sources. - 特許庁

ミキサ回路13A、13Bと、ミキサ回路13A、13Bからの中間周波信号SIFA、SIFBが供給される振幅位相補正回路14とを設ける。例文帳に追加

The receiver comprises mixer circuits 13A and 13B, and an amplitude/phase correction circuit 14 being supplied with intermediate frequency signals SIFA and SIFB from the mixer circuits 13A and 13B. - 特許庁

一方、低域通過フィルタ3から出力された輝度信号Y2に基づいて、位相補正回路8、微分回路9、VMドライブ回路10およびVMコイル11により水平走査速度の変調を行う。例文帳に追加

A phase correction circuit 8, a differentiation circuit 9, a VM drive circuit 10 and a VM coil 11 modulate horizontal scanning speed based on the luminance signal Y2 outputted from the low-pass filter 3. - 特許庁

実動作回路であるVCO回路11中の補正対象キャパシタと同一構造のキャパシタを含むダミー回路3により,基準信号frefに対し位相の異なる出力信号fref'を得る。例文帳に追加

An output signal fref' having a different phase in terms of a reference signal fref is obtained through a dummy circuit 13 which includes a capacitor having the same structure as that of a capacitor subjected to correction in a VCO circuit 11, a working circuit. - 特許庁

PLL回路やDLL回路における位相比較の結果、VCOを制御する電位を一定に、または所望の範囲内に抑えるチャージポンプ電流補正回路を提供することにある。例文帳に追加

To provide a charge pump current correction circuit for suppressing the potential for controlling a VCO to a constant value within a desired range as a result of phase comparison in a PLL circuit and a DLL circuit. - 特許庁

周波数選択性マルチパスフェージングの環境下などでの急激な位相変動が起きた場合でも位相誤差の影響を適応的に補正することが可能な位相同期ループ回路及びこれを用いたマルチキャリアCDMA方式受信機並びに位相同期方法を提供する。例文帳に追加

To provide a phase-locked loop circuit capable of adaptively correcting an influence of a phase error even in the case of an abrupt phase shift in an environment of frequency selective multipath phasing, a multicarrier CDMA system receiver using the same, and a phase locking method. - 特許庁

また、ボーレート単位の変化量(位相差)を求める位相差検出部(DDET)16を備え、この位相差信号を自動周波数制御回路(AFC)19に与えて位相基準信号の生成に必要な基準クロックの周波数誤差を検出し、補正を行う。例文帳に追加

The detector is also provided with a phase difference detection section (DDET) 16 that obtains a change (phase difference) in the unit of baud rate and gives this phase difference signal to an automatic frequency control circuit(AFC) 19, which detects a frequency error of a reference clock required to generate a phase reference signal and to correct the frequency error. - 特許庁

例文

位相制御部19は、最大値Dmaxの位相の変化に対する立ち上がり遷移の中心に相当する位相でサンプリングされたサンプリング信号が、選択部2へ伝えられるように、位相補正回路9およびデータ切換部16を制御する。例文帳に追加

A phase control part 19 controls the phase correcting circuit 9 and the data changeover part 16 so that the sampled sampling signal is transmitted to a selection part 2 in a phase corresponding to the center of a rising transition with respect to the change of the phase of the maximum value Dmax. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS