1016万例文収録!

「a Dither」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > a Ditherの意味・解説 > a Ditherに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

a Ditherの部分一致の例文一覧と使い方

該当件数 : 754



例文

in a dither 例文帳に追加

おろおろして. - 研究社 新英和中辞典

he was in a dither 例文帳に追加

彼はうろたえていた - 日本語WordNet

The dither unit has a dither volume.例文帳に追加

ディザユニットは、ディザボリュームを備える。 - 特許庁

I'm all in a dither about the concert.例文帳に追加

演奏会がとても不安だ。 - Tatoeba例文

例文

I'm all in a dither about the concert. 例文帳に追加

演奏会がとても不安だ。 - Tanaka Corpus


例文

A dither signal generation circuit 3 generates a dither signal of 2-row × 1 column.例文帳に追加

ディザ信号生成回路3は2行×1列のディザ信号を生成する。 - 特許庁

The dither width setting means 62 increases a pulse width of the dither signal, thereby increasing the dither width of the dither current.例文帳に追加

ディザ幅設定手段62は、ディザ信号のパルス幅を増加させることによってディザ電流のディザ幅を増加させる。 - 特許庁

In this case, the dither pattern storage section 32 stores a dither pattern with low resolution as a yellow (Y) dither pattern and stores a dither pattern with high resolution as dither patterns other than the yellow (Y) dither pattern.例文帳に追加

この場合、ディザパターンバッファ32にはイエロー(Y)のディザパターンとして低解像度のディザパターンが記憶され、イエロー(Y)以外のディザパターンとして高解像度のディザパターンが記憶されている。 - 特許庁

A dither signal generating portion 505 outputs a dither signal (DITHER) which is an alternating current signal, and a reversal dither signal (DITHER_N) of the dither signal.例文帳に追加

ディザ信号発生部505は、交流信号であるディザ信号DITHERとこのディザ信号を反転した反転ディザ信号DITHER_Nを出力する。 - 特許庁

例文

An each dot dither coefficient extracting circuit 13 extracts a dither coefficient corresponding to a dot position from the dither pattern, and synthesizes those extracted dither coefficients for newly generating a dither pattern.例文帳に追加

ドット別ディザ係数抽出回路13は、そのディザパターンより、ドットの位置に対応したディザ係数を抽出し、この抽出されたディザ係数を合成して新たにディザパターンを生成する。 - 特許庁

例文

The dither generation circuit 11 generates dither having such a period that a period for reading a digital signal becomes a multiple of the period of the dither.例文帳に追加

ディザ生成回路11は、デジタル信号を読み出す周期がディザの周期の整数倍となるような周期のディザを生成する。 - 特許庁

A dither processing section 31 conducting pseudo dot processing reads a dither pattern stored in a dither pattern buffer 32 to conduct the pseudo dot processing.例文帳に追加

疑似網点化処理を行うディザ処理部31はディザパターンバッファ32に記憶されたディザパターンを読み出し、疑似網点化処理を行う。 - 特許庁

A dither width setting means 62 increases a dither width of a dither current in accordance with the collected operation times.例文帳に追加

ディザ幅設定手段62は、集計された稼働時間に応じてディザ電流のディザ幅を増加させる。 - 特許庁

The image processor comprises a normal dither matrix and a dither matrix for nonejection wherein the dither matrixes are applied selectively based on the positional information of nonejection.例文帳に追加

通常のディザマトリクスと、不吐用のディザマトリクスをもち、不吐位置情報に基づいて、選択的にディザマトリクスを適用する。 - 特許庁

To provide a dither processing circuit conducting excellent dither processing suppressing the occurrence of a dither pattern.例文帳に追加

ディザパターンの発生を抑制した良好なディザ処理を実施することができるディザ処理回路を提供することを目的とする。 - 特許庁

The gradation reproduction processing section 19 outputs a dither image by applying multi-level dither processing to an input image while using a dither matrix 2.例文帳に追加

階調再現処理部19は、ディザマトリクス2を用いて入力画像に多値ディザ処理を施すことによってディザ画像を出力する。 - 特許庁

A multi-valued dither output part 1 generates the multi-valued dither output of a preliminarily determined pattern in accordance with the set multi-valued dither matrix.例文帳に追加

多値ディザ出力部1は、設定された多値ディザマトリックスに従って、予め決められたパターンの多値ディザ出力を作成する。 - 特許庁

A dither pattern selection unit 312 is provided in a ROM 304 and selects a dither pattern most suitable for a screen pattern among a plurality of dither patterns and a dither processing unit 313 carries out a dither process of designated colors with the dither pattern to generate color data.例文帳に追加

ディザパターン選択部312はROM304に格納され、複数のディザパターンの中から網掛けパターンに最適なディザパターンを選択し、ディザ処理部313は指定された色をディザパターンによりディザ処理しカラーデータを生成する。 - 特許庁

A dither width establishing means 61 increases dither width of dither current based on load information and operation time of an engine.例文帳に追加

ディザ幅設定手段61は、エンジンの負荷情報および稼働時間に基いてディザ電流のディザ幅を増加させる。 - 特許庁

An input dither pattern specifying section 102 divides an input dither image into a plurality of blocks to specify the input dither pattern of each block.例文帳に追加

入力ディザパターン特定部102は、入力ディザ画像を複数のブロックに区分し、各ブロックの入力ディザパターンを特定する。 - 特許庁

A first dither circuit 22 outputs the gradation A, and a second dither circuit 24 outputs the gradation B.例文帳に追加

第1ディザ回路22は階調Aを出力し、第2ディザ回路24は階調Bを出力する。 - 特許庁

This image processor is provided with a dither size detection means 11 for detecting the periodicity of pixels in the dither image and detecting a dither size and a separation means 12 for separating the image area of the dither image on the basis of the dither size detected in the dither size detection means 11.例文帳に追加

ディザ画像中の画素の周期性を検出してディザサイズを検出するディザサイズ検出手段11と、ディザサイズ検出手段11で検出されたディザサイズに基づきディザ画像の像域を分離する分離手段12とを有している。 - 特許庁

A dither pattern generator 123 generates each pattern data constituting a dither pattern.例文帳に追加

ディザパターン発生器123は、ディザパターンを構成する各パターンデータを発生する。 - 特許庁

The dither volume includes a group in which n pieces of thresholds are fixed to each dither cell positions respectively.例文帳に追加

ディザボリュームは、それぞれディザセル位置ごとにn個の閾値の固定された組を含む。 - 特許庁

The dither control part 30 performs actuation control over a dither mechanism based upon the common control parameters.例文帳に追加

ディザ制御部30は共通制御パラメータに基づき、ディザ機構を起動制御する。 - 特許庁

A dither matrix pattern generator 11 generates plural dither matrix patterns.例文帳に追加

ディザマトリクスパターン発生器11は、複数のディザマトリクスパターンを発生する。 - 特許庁

A non-volatile memory 26a stores dither matrix data 26 corresponding to one dither matrix.例文帳に追加

不揮発性メモリー26aは、1つのディザマトリクス分のディザマトリクスデータ26を記憶している。 - 特許庁

Dither matrix threshold data can be written to a dither matrix table storage section 11.例文帳に追加

ディザマトリクステーブル格納部11には、ディザマトリクス閾値データを書き込み可能としてある。 - 特許庁

The dither matrix is applied so that a dither pattern not including isolated dots is generated.例文帳に追加

このディザマトリクスは、孤立ドットを含まないようなディザパターンが生成されるように与えられる。 - 特許庁

The threshold data in a dither matrix table storing section 21 are selected, based on the dither matrix addresses.例文帳に追加

ディザマトリクスアドレスによりディザマトリクステーブル格納部21内の閾値データを選択する。 - 特許庁

To inhibit generation of uneven density of print image by performing a halftone processing using a dither mask.例文帳に追加

印刷画像の濃度ムラの発生を抑制する。 - 特許庁

A color moire score computer 1 selects a combination of four dither matrices (a dither set), from multiple kinds of dither matrices stored in a dither matrix storage 2, and computes a color moire score.例文帳に追加

色モアレスコア計算部1は、ディザマトリクス格納部2に格納された複数種類のディザマトリクスから、4つのディザマトリクスの組み合わせ(ディザセット)を選択して、色モアレスコアを計算する。 - 特許庁

A color moire score calculation section 1 selects a combination of five dither matrices (dither set) from a plurality of dither matrices stored in a dither matrix storage section 2 and calculates color moire score.例文帳に追加

色モアレスコア計算部1は、ディザマトリクス格納部2に格納された複数種類のディザマトリクスから、5つのディザマトリクスの組み合わせ(ディザセット)を選択して、色モアレスコアを計算する。 - 特許庁

Among respective dither thresholds continuous in a main scanning direction of a dither matrix, dither thresholds for one word are written into a first address of an SRAM and dither thresholds exceeding one word are written into a second address.例文帳に追加

ディザマトリクスの主走査方向に連続する各ディザ閾値のうち、1ワード分のディザ閾値をSRAMの第1のアドレスに書き込み、1ワードを超えるディザ閾値を第2のアドレスに書き込む。 - 特許庁

A unique dither pattern is assigned to each node.例文帳に追加

一意のディザパターンが、各ノードに割り当てられる。 - 特許庁

A color "moire" score computing section 1 selects the combination (a dither set) of four dither matrixes from a plurality of kinds of the dither matrixes stored in a dither-matrix storage section 2, and computes the color "moire" scores of the secondary color and the tertiary color.例文帳に追加

色モアレスコア計算部1は、ディザマトリクス格納部2に格納された複数種類のディザマトリクスから、4つのディザマトリクスの組み合わせ(ディザセット)を選択して、2次色、3次色の色モアレスコアを計算する。 - 特許庁

The color subtraction processing is performed by a dither process.例文帳に追加

減色処理はディザ法により行う。 - 特許庁

Two growing points are set in a dither.例文帳に追加

ディザ内に2つの成長点が設定されている。 - 特許庁

The binarization is carried out with the use of a dither matrix group 2f.例文帳に追加

2値化はディザマトリクス群2fを用いて行われる。 - 特許庁

Information of a dither pattern to be used is acquired from a memory in which a plurality of halftone logics are stored in accordance with a plurality of dither patterns, information of the dither patterns and the plurality of dither patterns (S40).例文帳に追加

そのため、サイズが異なる様々なディザパターンに最適な処理を行うことはできず、その結果、ハーフトーン処理を高速に行うことができない。 - 特許庁

To provide a dither matrix optimizing device capable of performing efficient dither matrix correction by using genetic algorithm for optimizing a dither matrix, an image forming device and a dither matrix optimizing method.例文帳に追加

遺伝的アルゴリズムを用いてディザマトリクスの最適化を行ない効率的なディザマトリクス修正が可能なディザマトリクス最適化装置、画像形成装置およびディザマトリクス最適化方法を提供する。 - 特許庁

Dither position number data for designating the element of a threshold matrix to be used for dither conversion processing in accordance with the size and shape of the threshold matrix to be used at a dither conversion table 1 is provided in a dither position conversion table 2.例文帳に追加

ディザ変換テーブル1で用いる閾値マトリックスの大きさ、形状に応じて、ディザ変換処理に用いるべき閾値マトリックスの要素を指定するディザ位置番号データをディザ位置変換テーブル2を設けた。 - 特許庁

In this optimizing device, information of a multi-values dither matrix is inputted from a multi-values dither matrix/gene information conversion part 3 to a multi-valued dither output part 1 as the multi-valued dither matrix and is set as parameters for output.例文帳に追加

多値ディザマトリックスの情報は、多値ディザマトリックスとして多値ディザマトリックス/遺伝子情報変換部3から多値ディザ出力部1に入力され、出力用パラメータとして設定される。 - 特許庁

An in-block dither coefficient resetting circuit 14 resets the value of the dither coefficient constituting the dither pattern, and generates a final dither pattern to be added to a video signal.例文帳に追加

区画内ディザ係数再設定回路14は、ディザパターンを構成するディザ係数の値を再設定して、映像信号に加算する最終的なディザパターンを生成する。 - 特許庁

An 1×1 multivalue dither processing circuit 4 executes an edge area multivalue dither processing (1) and a 2×1 multivalue dither processing circuit 5 executes a non-edge area multivalue dither processing (2).例文帳に追加

1×1多値ディザ処理回路4はエッジ領域用多値ディザ処理(1)を行ない、2×1多値ディザ処理回路5は非エッジ領域用多値ディザ処理(2)を行なう。 - 特許庁

In concrete, the dither width setting means 62 increases a pulse width of the dither signal in accordance with the collected operation times, thereby increasing the dither width of the dither current.例文帳に追加

具体的には、ディザ幅設定手段62は、集計された稼働時間に応じてディザ信号のパルス幅を増加させることにより、ディザ電流のディザ幅を増加させる。 - 特許庁

When difference between an integral multiple of a frequency of a dither current and the engine speed is within a predetermined range, a dither current superposing means 6 changes a dither pattern and set a new dither signal according to the changed dither pattern.例文帳に追加

ディザ電流重畳手段6は、ディザ電流の周波数の整数倍とエンジンの回転数との差が所定範囲内である場合には、ディザパターンを変更し、変更したディザパターンに従ってディザ信号を新たに設定する。 - 特許庁

A dither processing part 304 holds dither matrixes which are different in dither growing direction, selects one of the dither matrixes according to the 2nd random number sequence, and performs dither processing for input image data.例文帳に追加

ディザ処理部304は、ディザ成長方向が互いに異なる複数のディザマトリクスを保持し、前記第2の乱数列に従って前記複数のディザマトリクスのいずれかを順次選択し、入力画像データに対するディザ処理を施す。 - 特許庁

A binarization processor 25 obtains a new dither threshold, based on a dither threshold stored in a dither threshold storage 23 and the amount of fluctuation of dither thresholds determined by the section 28 for determining the amount of fluctuation of dither thresholds, and binarizes the 256 gradation image based on the new dither threshold and a 256 gradation image signal subjected to gamma correction by a gamma correction section 22.例文帳に追加

2値化処理部25は、ディザ閾値記憶部23に記憶されているディザ閾値と、ディザ閾値変動量決定部28によって決定されたディザ閾値変動量とに基づいて新しいディザ閾値求め、この新しいディザ閾値と、ガンマ補正部22によってガンマ補正された256階調画像信号とに基づいて256階調画像を2値化する。 - 特許庁

例文

Further, the image processor is configured to comprise: a dither coefficient output means 104 for outputting processing dither coefficient corresponding to outputted first image data; and a dither circuit 102 as a dither processing means for conducting dither processing by using the first image data and the outputted dither coefficient and outputting second image data converted into a gradation level displayable by a display device 103.例文帳に追加

さらに、出力された第1の画像データに対応して所定のディザ係数を出力するディザ係数出力手段104と、第1の画像データと出力されたディザ係数とを用いてディザ処理を行なうとともに、ディスプレイ装置103で表示可能な階調レベルに変換した第2の画像データを出力するディザ処理手段としてのディザ回路102とを有する構成である。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
Tatoebaのコンテンツは、特に明示されている場合を除いて、次のライセンスに従います:
Creative Commons Attribution (CC-BY) 2.0 France
  
研究社 新英和中辞典
Copyright (c) 1995-2024 Kenkyusha Co., Ltd. All rights reserved.
  
日本語WordNet
日本語ワードネット1.1版 (C) 情報通信研究機構, 2009-2024 License. All rights reserved.
WordNet 3.0 Copyright 2006 by Princeton University. All rights reserved.License
  
Tanaka Corpusのコンテンツは、特に明示されている場合を除いて、次のライセンスに従います:
 Creative Commons Attribution (CC-BY) 2.0 France.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS