1016万例文収録!

「ちとくろーむえふ」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > ちとくろーむえふに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

ちとくろーむえふの部分一致の例文一覧と使い方

該当件数 : 13178



例文

CF_3CF_2CCl_2H、CF_2ClCF_2CClFH等のジクロロペンタフルオロプロパン、CF_3(CF_2)_3OCH_3、(CF_3)_2CFCF_2OCH_3等の(ペルフルオロブチル)メチルエーテル、およびCH_3OH、CH_3CH_2OH、(CH_3)_2CHOH等のアルコール類を含む。例文帳に追加

This solvent composition comprises a dichloropentafluoropropane such as CF3CF2CCl2H, CF2ClCF2CClFH, a perflurobutyl methyl ether such as CF3(CF2)3OCH3, (CF3)2CFCF2OCH3 and alcohols such as CH3OH, CH3CH2OH, (CH3)2CHOH. - 特許庁

デ—タプロセッサ、同期RAM、周辺装置とシステムクロックを含むシステム例文帳に追加

SYSTEM INCLUDING DATA PROCESSOR, SYNCHRONOUS RAM, PERIPHERAL DEVICE AND SYSTEM CLOCK - 特許庁

フローティングゲート3の側面は、対向する第1側面FSS1と第2側面FSS2を含む。例文帳に追加

The side of the floating gate 3 includes a first side FSS1 and a second side FSS2 that face each other. - 特許庁

第1光ファイバ11のモードフィールド径MFD1と、第2光ファイバ12のモードフィールド径MFD2とは、「MFD2>MFD1」,「MFD2≧2.8」および「MFD2≦2.2MFD1−0.04」なる関係式を満たす。例文帳に追加

The mode field diameter MFD1 of the first optical fiber 11 and the mode field diameter MFD2 of the second optical fiber 12 satisfy relational expressions: MFD2>MFD1, MFD2≥2.8 and MFD2≤2.2MFD1-0.04. - 特許庁

例文

RF電力増幅回路は、増幅器Q1と制御部100、101とを含む。例文帳に追加

This RF power amplifier circuit includes an amplifier OP1 and controllers 100 and 101. - 特許庁


例文

フローティングゲート3の上面FUSは、対向する第1辺FE1と第2辺FE2を含む。例文帳に追加

The upper surface FUS of the floating gate 3 includes a first side FE1 and a second side FE2 that face each other. - 特許庁

長尺体100は、RFID1と、ケーブル心線2と、シース101とを含む。例文帳に追加

The long object 100 includes the RFID 1, a cable core line 2, and a sheath 101. - 特許庁

無人プラットフォームは、MACMデコーダ174と、第1CCMデコーダ176と、第2CCMデコーダ178とを含む。例文帳に追加

The unmanned platform includes an MACM decoder 174, a first CCM decoder 176, and a second CCM decoder 178. - 特許庁

複数の受光素子PD1…PD7と、複数の駆動回路MP1、MN1…MP7、MN7と複数のセンス増幅回路MP12、MN12…MP72、MN72とを含む駆動・センス回路11とが、チップ上に形成される。例文帳に追加

A plurality of photodetectors PD1 to PD 7 and a driving/sense circuit 11 including a plurality of driving circuits MP1, MN1 to MP7 and MN7 and a plurality of sense amplifying circuits MP12, MN12 to MP72 and MN 72 are formed on the chip. - 特許庁

例文

本発明によるIPMモータは,ステータ(11)と,ロータ(12)とを含む。例文帳に追加

The IPM motor is provided with a stator (11) and a rotor (12). - 特許庁

例文

可変利得増幅回路35は、出力ノードOUTp,OUTnと、複数の増幅器Amp1〜Amp18と、検出回路40とを備える。例文帳に追加

A variable gain amplifier circuit 35 comprises output nodes OUTp, OUTn, a plurality of amplifiers Amp1-Amp18 and a detection circuit 40. - 特許庁

ハードディスクレコーダ10は、USBI/F38と、HD装置22と、制御部36とを含む。例文帳に追加

A hard disk recorder 10 includes a USB I/F 38, an HD drive 22, and a control unit 36. - 特許庁

OFDM送信システム100は、基地局13と、送信局7−1と、送信局7−2とを含む。例文帳に追加

The OFDM transmission system 100 of this invention includes a base station 13 and transmission stations 7-1, 7-2. - 特許庁

第1のFETQ10と、第2のFETQ20と、1つのパッケージ1とを含む。例文帳に追加

The semiconductor element includes a 1st FET Q10, a 2nd FET Q20 and one package. - 特許庁

SRAM型FPGA101とSRAM型FPGA102は、同一のコンフィグレーションデータを記憶しており、同一の回路として動作する。例文帳に追加

An SRAM type FPGA 101 and an SRAM type FPGA 102 store the same configuration data, and operates as the same circuit. - 特許庁

MOD00は一方の電源電圧VDD01が供給可能な第1の内部回路BUF00と第1の論理回路MFF00を含み、MOD01は他方の電源電圧VDD00が供給可能な第2の内部回路BUF01と第2の論理回路MFF01を含む。例文帳に追加

The MOD00 includes a first internal circuit BUF00 and a first logical circuit MFF00 capable of supplying one of the power supply voltage VDD01, and the MOD01 includes a second internal circuit BUF01 and a second logical circuit MFF01 capable of supplying the other of the supply voltage VDD00. - 特許庁

励振回路10は、従属接続されたNAND回路L1とインバータL2,L3とを含む。例文帳に追加

The excitation circuit 10 includes an NAND circuit L1 and inverters L2, L3 cascade-connected to each other. - 特許庁

SRAM型FPGA101とSRAM型FPGA102には、SiP基板300を介して同一の信号(データ)が入力される。例文帳に追加

The same signal (data) are input through an SiP substrate 300 to the SRAM type FPGA 101 and the SRAM type FPGA 102. - 特許庁

増幅セル160はNMOS162,164と負荷抵抗166,168と電流源172を有する。例文帳に追加

The amplification cell 160 has NMOSs 162, 164, load resistors 166, 168 and a current source 172. - 特許庁

選択チップ200は、SRAM型FPGA101とSRAM型FPGA102の出力する各信号を個々に比較している。例文帳に追加

The selection chip 200 respectively compares each signal to be output by the SRAM type FPGA 101 and the SRAM type FPGA 102. - 特許庁

画素回路20は、TFT122、124、126、128と、メモリ回路30と、液晶素子150とを含む。例文帳に追加

A pixel circuit 20 includes TFTs 122, 124, 126, 128, a memory circuit 30, and a liquid crystal element 150. - 特許庁

USBFDD装置100を、USBコントローラ101とFIFO102と、CPU104を制御するソフトウェアが書き込まれているファームウエアROM103と、RAM105及びFDC106と、このFDC106に接続したFDD107から構成する。例文帳に追加

A USBFDD unit 100 is constituted of a USB controller 101, a FIFO 102, a firmware ROM 103 in which software controlling CPU 104 is written, a RAM 105, a FDC 106, and a FDD 107 connected to the FDC 106. - 特許庁

治具50は、保持部50Hと反射カップ50Wとを含む。例文帳に追加

The treatment tool 50 includes a holding part 50H and a reflective cup 50W. - 特許庁

選択チップ200には、SRAM型FPGA101とSRAM型FPGA102の出力する信号が入力される。例文帳に追加

A signal to be output by the SRAM type FPGA 101 and the SRAM type FPGA 102 is input to a selection chip 200. - 特許庁

また、APD1としてInGaAs−APDを用いるとともに、APD1とSMF2との結合距離Lを100μm以下とする。例文帳に追加

An InGaAs-APD is used as the APD 1, and a coupling distance L between the APD 1 and the SMF 2 is made 100 μm or less. - 特許庁

リードフレーム50とリードフレーム60とは、重畳されて、リードフレーム50に含まれるアイランド14とリードフレーム60に含まれるリード20E−20Hとで、1つの半導体装置となるユニットが構成される。例文帳に追加

The leadframe 50 and the leadframe 60 are overlapped, and a unit as one semiconductor device is composed of the island 14 included in the leadframe 50 and the leads 20E-20H included in the leadframe 60. - 特許庁

ESLシステム10は、複数のESL14a,14bと、ESLサーバー11とを備えている。例文帳に追加

An ESL system 10 has multiple ESL(electric shelf label) 14a, 14b and an ESL server 11. - 特許庁

マイクロコンピュータ1は、マスクROMであるROM121と機能回路122とを含むROMモジュール12を複数有する。例文帳に追加

This microcomputer 1 comprises a plurality of ROM modules 12 each including a ROM 121 that is a mask ROM and a function circuit 122. - 特許庁

各テストモード回路は、入力信号をデコードする複数のデコード回路AD♯1、…と複数のラッチ回路AL♯1、…とを含む。例文帳に追加

Each test mode circuit includes plural decoding circuits AD#1,... decoding an input signal and plural latch circuits AL#1,.... - 特許庁

リーク電流を評価する半導体装置は、第1のPMOSFET101と、第1の配線102と、電位モニタ回路103と、第1のNMOSFET104と、第3のPMOSFET105と、信号線106と、第2の配線107と、抵抗素子108と、第2のPMOSFET109とを備えている。例文帳に追加

The semiconductor device for evaluating a leakage current includes the first PMOSFET 101, the first wiring 102, a potential monitoring circuit 103, the first NMOSFET 104, the third PMOSFET 105, a signal wire 106, the second wiring 107, the resistance element, and the second PMOSFET 109. - 特許庁

ロードビームブランク50は、製品となるロードビーム31と、ロードビーム31から切り離される製品外のフレーム部50aとを含んでいる。例文帳に追加

The load beam blank 50 includes a load beam 31 to become a product, and a frame portion 50a to be separated from the load beam 31 outside the product. - 特許庁

ロジウム(Rh)と上記鉄(Fe)との比率が質量比で0<Rh/Fe≦0.04を満足する。例文帳に追加

The ratio of rhodium (Rh) to the iron (Fe) satisfies 0<Rh/Fe≤0.04 by a mass ratio. - 特許庁

このとき各通信フレームのCTFの値は00H,01H,02H,…と変化する。例文帳に追加

At the time, the value of the relay control area (CTF) of the respective communication frames is changed to 00H, 01H, 02H, .... - 特許庁

セキュアPC1は、HoAとCoAを含む位置登録メッセージをHA9に対して送出する。例文帳に追加

The secure PC 1 transmits a position registration message including an HoA and the CoA to an HA 9. - 特許庁

ECU1は、マイコン4、フラッシュROM6、EEPROM8等を備える。例文帳に追加

An ECU 1 is provided with a microcomputer 4, a flash ROM 6, and an EEPROM 8 or the like. - 特許庁

エンドフレーム6は、樹脂フレーム部51と、該樹脂フレーム部51とケース2外部側で密着する金属板フレーム部52とからなる。例文帳に追加

An end frame 6 consists of a resin frame part 51, and a metal plate frame part 52 adhered tightly to the resin frame part 51 on an external side of a case 2. - 特許庁

画像形成装置の本体513は、金属製の正面側フレーム601と、この正面側フレーム601とほぼ平行に配置される金属製の背面側フレーム602と、正面側フレーム601と背面側フレーム602とを連結する金属製の側面フレーム603と、を備える。例文帳に追加

The main body 513 of the image forming apparatus includes: a front side frame 601 made of metal; a rear side frame 602 made of metal and disposed almost parallel to the front side frame 601; side frames 603 made of metal and connecting the front and rear side frames 601 and 602. - 特許庁

フリップフロップ回路FF1と組合せ論理回路LOGIC1との間にフリップフロップ回路FF1aを挿入し、セレクタMUX1によりいずれか一方のフリップフロップ回路の出力データ信号を選択可能にする。例文帳に追加

A flip-flop circuit FF1a is inserted between a flip-flop circuit FF1 and a combination logic circuit LOGIC1, and output data signals of either of the flip-flop circuits can be selected by a selector MUX1. - 特許庁

シート10は、着座フレーム31と、シートバックフレーム41と、リトラクタ21と、シートベルト23と、荷重支持部材71とを備えている。例文帳に追加

The seat 10 comprises a seating frame 31, a seatback frame 41, a retractor 21, a seat belt 23, and a load supporting member 71. - 特許庁

複数の画素回路111の各々は、信号電荷を蓄積するフォトダイオードPD1と、フローティングディフュージョンFD1と、フォトダイオードPD1とフローティングディフュージョンFD1との間に接続された転送トランジスタNM1と、増幅トランジスタNM3とを備える。例文帳に追加

Each of the pixel circuits 111 has a photodiode PD1 for storing a signal charge, floating diffusion FD1, a transfer transistor NM1 connected between the photodiode PD1 and the floating diffusion FD1, and an amplification transistor NM3. - 特許庁

本発明は、共用グローバルワード線MRAM構造を供給する装置と方法を含む。例文帳に追加

An apparatus and a method for supplying a shared global word line MRAM structure are provided. - 特許庁

XMLサーバー101と、GUI表示部60を備えたSIP電話機A200と、GUI表示部60を備え、SIP電話機A200に通信ネットワークを介して接続されるSIP電話機B200を含む。例文帳に追加

The system is provided with an XML server 101, a SIP telephone set A200 equipped with a GUI display part 60, and the GUI display part 60, and includes a SIP telephone set B200 connected to the SIP telephone set A200 via a communication network. - 特許庁

レーザ顕微鏡100は、レーザ光源10を含むレーザ光学系1と、白色光源20を含む白色光光学系2を備えている。例文帳に追加

A laser microscope 100 is provided with a laser optical system 1 including a laser light source 10 and a white light optical system 2 including a white light source 20. - 特許庁

RNC104のMobile IPエージェント装置101内のMobile IP FA制御手段103は、ホームアドレス情報を含む位置登録メッセージに基づきMobile IP FA手段102にMobile IPの登録要求メッセージを通知する。例文帳に追加

A mobile IP FA control measure 103 in a mobile IP agent equipment 101 of the RNC 104 notifies a registration request message of the mobile IP to a mobile IP FA measure 102 based on a position registration message including the home address information. - 特許庁

コピーファクシミリ複合機10は、MPU11と、このMPU11と通信するためのUSBインタフェース27を備える。例文帳に追加

A copy-facsimile multifunction machine 10 has an MPU 11 and a USB interface 27 for communication with the MPU 11. - 特許庁

マイクロプロセッサと同期するレイテンシを備えたRAM、及びデ—タプロセッサ、シンクロナスDRAM、周辺装置とシステムクロックを含むシステム例文帳に追加

RAM PROVIDED WITH LATENCY SYNCHRONIZED WITH MICROPROCESSOR AND SYSTEM PROVIDED WITH DATA PROCESSOR, SYNCHRONOUS DRAM, PERIPHERAL DEVICES AND SYSTEM CLOCK - 特許庁

送電側装置704は、送電装置とXYステージ702とを含む。例文帳に追加

The apparatus 704 on the transmission side comprises the transmission equipment and an XY stage 702. - 特許庁

パチンコ機10の表示制御部60は、NAND型フラッシュメモリ660と、ROMインタフェース658と、NAND型フラッシュメモリ660とROMインタフェース658との間のデータ伝送を中継する中継CPU658とを備える。例文帳に追加

A display control part 60 of a pachinko machine 10 includes a NAND flash memory 660, a ROM interface 658 and a relay CPU 658 which relays data transmission between the NAND flash memory 660 and the ROM interface 658. - 特許庁

電圧制御部50−1は、PI制御部54−1と、切替部55−1と、減算部56−1とを含む。例文帳に追加

A voltage control section 50-1 includes a PI control section 54-1, a switching section 55-1, and a subtraction section 56-1. - 特許庁

例文

MOSFETQ6、Q7はフローティングゲート及びコントロールゲートを持ち、ともにチャネルドープ量が等しく設定されている。例文帳に追加

MOSFETs Q6, Q7, having floating gates and control gates are set, both having the same channel doped quantity. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS