1016万例文収録!

「Reed- Solomon decoder」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > Reed- Solomon decoderに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

Reed- Solomon decoderの部分一致の例文一覧と使い方

該当件数 : 44



例文

REED-SOLOMON DECODER例文帳に追加

リードソロモン復号器 - 特許庁

REED SOLOMON DECODER例文帳に追加

リード−ソロモン復号器 - 特許庁

REED SOLOMON ENCODER/DECODER DEVICE例文帳に追加

リ—ドソロモン符号器/復号器装置 - 特許庁

REED SOLOMON CODE DECODER例文帳に追加

リードソロモン符号復号化装置 - 特許庁

例文

REED-SOLOMON DECODER AND RECEPTION APPARATUS例文帳に追加

リードソロモン復号器及び受信装置 - 特許庁


例文

REED SOLOMON DECODER AND ERROR CORRECTION METHOD例文帳に追加

リ—ド・ソロモン復号器及び誤り訂正方法 - 特許庁

DECODING METHOD AND DECODER FOR REED-SOLOMON CODE OR EXPANDED REED-SOLOMON CODE例文帳に追加

リードソロモン符号又は拡大リードソロモン符号の復号方法及び復号器 - 特許庁

The equalized signal is processed by a decoding network including a Reed-Solomon decoder 44.例文帳に追加

等化された信号はReed-Solomonデコーダ44を含む復号化ネットワークによって処理される。 - 特許庁

REED-SOLOMON DECODER CIRCUIT OF A FORWARD DIRECTIONAL CHAIN SEARCH SYSTEM例文帳に追加

順方向のチェンサーチ方式のリードソロモンデコーダ回路 - 特許庁

例文

DECODER FOR REED SOLOMON CODE例文帳に追加

リードソロモン符号の復号装置リードソロモン符号の復号装置 - 特許庁

例文

To provide a Reed Solomon code decoder that decodes a Reed Solomon code at high-speed with a small scale circuit.例文帳に追加

リードソロモン符号の復号を小規模の回路で高速に行うことができるリードソロモン符号復号化装置を提供する - 特許庁

The transmitted signal deinterleaved by a bite de-interleaving circuit 2 is decoded in Reed- Solomon code by a Reed-Solomon decoder 3.例文帳に追加

リード・ソロモン復号器3は、バイトデインタリーブ回路2によってデインタリーブされた伝送信号に対してリード・ソロモン復号を行う。 - 特許庁

A Reed-Solomon error rate processing circuit 6 retrieves the error flag from the Reed-Solomon decoder 3, to calculate a second error rate.例文帳に追加

リード・ソロモン誤り率計算回路6は、リード・ソロモン復号器3から入力されるエラーフラグを入力して第2誤り率を算出する。 - 特許庁

To provide an improved Reed Solomon decoder and a method for Reed-Solomon decoding.例文帳に追加

本発明は、改善されたリード−ソロモン復号器とリード−ソロモン復号の方法を提供することを目的とする。 - 特許庁

REED-SOLOMON DECODER AND DECODING METHOD ALSO PROCESSING m OR 2m-BIT DATA例文帳に追加

mまたは2mビットデータ処理兼用リードソロモン復号器及びその復号方法 - 特許庁

The Reed-Solomon decoder 3 inputs an error flag into an error rate display circuit 7.例文帳に追加

リード・ソロモン復号器3はエラーフラグを誤り率表示回路7に入力する。 - 特許庁

To provide a Reed-Solomon decoder and decoding method for use in digital communication or storage system.例文帳に追加

デジタル通信及び貯蔵システムに使われるリードソロモン復号器及び復号方法を提供する。 - 特許庁

MEMORY DEVICE AND MEMORY ACCESSING METHOD TO BE APPLIED TO REED-SOLOMON DECODER OF FAST BLOCK PIPELINE STRUCTURE AND REED-SOLOMON DECODER PROVIDED WITH THE MEMORY DEVICE例文帳に追加

高速ブロックパイプライン構造のリード−ソロモンデコーダに適用するためのメモリ装置及びメモリアクセス方法並びにそのメモリ装置を備えたリード−ソロモンデコーダ - 特許庁

To provide a memory device and a memory accessing method for being applied to a Reed-Solomon decoder of a fast block pipeline structure, and the Reed-Solomon decoder provided with the memory device.例文帳に追加

高速のブロックパイプライン構造のリード-ソロモンデコーダに適用するためのメモリ装置及びメモリアクセス方法並びにそのメモリ装置を備えたリード-ソロモンデコーダを提供すること。 - 特許庁

According to an embodiment, a Reed-Solomon decoder decodes a data frame including a data part including at least two Reed-Solomon codewords and a header part including information indicating a size of the data part.例文帳に追加

実施形態によれば、リードソロモン復号器は、少なくとも2つのリードソロモン符号語を含むデータ部とデータ部のサイズを示す情報を含むヘッダー部とを含むデータフレームを復号する。 - 特許庁

To provide a BS digital broadcast receiver which decodes a Reed- Solomon code for TMCC(transmission and configuration control) and decodes a Reed-Solomon code of a MPEG2-TS(transport stream) packet of a main signal by one decoder.例文帳に追加

TMCCに対するリードソロモン符号の復号と主信号のMPEG2−TSパケットのリードソロモン符号の復号とを1つの復号器で行なうようにしたBSディジタル放送受信機を提供する。 - 特許庁

To provide the encoding/decoding system of an optical storage device using a common Reed Solomon encoder/decoder.例文帳に追加

共用リードソロモンエンコーダ/デコーダを用いる光記憶装置の符号化/復号化システムを提供する。 - 特許庁

A communication system using a Reed-Solomon error correction coding is provided with an encoder (12) and a decoder (22).例文帳に追加

リード・ソロモン・エラー訂正コーディングを用いた通信システムは、エンコーダ(12)およびデコーダ(22)を備えている。 - 特許庁

The RS decoder 32 accesses the built-in SRAM 33 to execute Reed-Solomon decoding using the some storage data.例文帳に追加

RSデコーダ32が内蔵SRAM33をアクセスして、一部の格納データを使用してリード・ソロモン・デコーディングを実行する。 - 特許庁

This reed Solomon decoder is characterized in provision of a quotient ROM 30 for a division circuit that realizes part of the Euclid algorithm.例文帳に追加

Euclidアルゴリズムにおける割り算回路の部分に商ROM30を設けたことを特徴としている。 - 特許庁

The error correction decoder includes a delay element 12, a soft decision Viterbi decoder 5, a deinterleaver 15, a hard decision Reed-Solomon decoder 10 and interleavers 20a and 20b.例文帳に追加

遅延素子12と、軟判定ビタビ復号器5と、デインターリーバ15と、硬判定リードソロモン復号器10と、インターリーバ20a,20bとを含む。 - 特許庁

To expand the error-correcting ability of an entire receiving/decode system by expanding the correcting ability of a Reed-Solomon decoding circuit by generating an erasure flag from a viterbi decoding circuit for decoding the convolutional code of an inner code, and transmitting this flag to the Reed- Solomon decoder of an outer code.例文帳に追加

内符号である畳み込み符号を復号するビタビ復号回路からイレージャフラグを発生させ、このフラグを外符号であるリードソロモンデコーダに伝えることにより、リードソロモン復号回路の訂正能力を拡大させ、受信・デコードシステム全体の誤り訂正能力を拡大させる。 - 特許庁

An erasure flag addition deciding part 20 decides whether or not the erasure flag should be supplied to a Reed-Solomon decoder in accordance with the number of corrections of the decoder 2 in the prescribed period which is detected by a correction number counter 18.例文帳に追加

イレージャフラグ付加判定部20は、訂正数カウンタ18によって検出された所定時間内のトレリスデコーダ2の訂正数に応じてイレージャフラグをリードソロモンデコーダに供給するか否かを判定する。 - 特許庁

The Reed-Solomon decoder includes an analysis section 101 for calculating a size of the last codeword located at an end of the data part from information included in the header part.例文帳に追加

リードソロモン復号器は、ヘッダー部に含まれる情報を用いて、データ部において末尾に配置される最終符号語のサイズを計算する解析部101を含む。 - 特許庁

The software error correction (ECC) algebra decoder and the associated method decode a Reed-Solomon code by using the information on the binary code and detector side.例文帳に追加

ソフト・エラー訂正(ECC)代数デコーダ及び関連方法が、バイナリ・コード及び検出器側の情報を用いて、リード・ソロモン符号をデコードする。 - 特許庁

To obtain an error correction system that extends a correction capability of Reed-Solomon decoder so as to extend an error correction capability of an entire decode system.例文帳に追加

リードソロモンデコーダの訂正能力を拡大し、受信・デコードシステム全体の誤り訂正能力を拡大することができる誤り訂正システムを得る。 - 特許庁

A microcontroller 60 monitors packet error rate in the decoder 44 and instructs the equalizer 34 to adjust the coefficient step size, so as to reduce the packet error rate.例文帳に追加

マイクロコントローラ60はReed-Solomonデコーダ44におけるパケットエラー率を監視し、チャネルイコライザ34に命令してパケットエラー率を低減するように係数ステップサイズを調整する。 - 特許庁

To actualize the circuit scale and power consumption of a decoder of a disk storage device to nearly the same extent as with a general Reed- Solomon codes, while using plural SYNCs.例文帳に追加

複数のSYNCを利用しながら、ディスク記憶装置の復号器の回路規模並びに消費電力を一般的なリードソロモン符号の復号器と同程度で実現する。 - 特許庁

To provide a receiver and reception quality estimating method, capable of estimating reception quality without depending only on an error detection signal outputted from a Reed-Solomon decoder.例文帳に追加

リードソロモン復号部から出力される誤り検出信号だけによることなく受信品質を推定することのできる受信装置および受信品質推定方法を提供する。 - 特許庁

To provide a reed Solomon decoder where its circuit scale is remarkably miniaturized and its decoding processing speed is considerably increased and to provide an error correction method.例文帳に追加

本発明は、回路規模の大幅な小型化、復号化処理スピードの大幅な高速化を実現するリード・ソロモン復号器及び誤り訂正方法を提供することを課題とする。 - 特許庁

Each syndrome computing unit 2-t provided in a reed solomon decoder has an adder 13 which accumulates values obtained by multiplying exponents of a primitive element of a Galois field and a delayer 11 which stores intermediate steps of accumulation.例文帳に追加

リード・ソロモン復号装置に設けられている各シンドローム演算器2-tは、ガロア体の原始元のべき乗を乗算した値を累積加算する加算器13と、その累積加算の途中経過を格納する遅延器11とを有する。 - 特許庁

The decoder separates the sector data and the first RS parity for cyclic hamming coding, and aligns this parities and corrects the one-bit errors of the parity by Reed-Solomon decoding by the second RS parity, then corrects the one-bit error by cyclic hamming decryption, and further corrects the errors of 2 bits or more by Reed-Solomon decoding by the first RS parity.例文帳に追加

復号器は、セクタデータと第1RSパリティをn分割して巡回ハミング符号化し、このパリティを整列して第2RSパリティによるリードソロモン復号でパリティの1ビットエラーを訂正した後に巡回ハミング復号により1ビットエラーを訂正し、更に第1RSパリティによるリードソロモン復号により2ビット以上のエラーを訂正する。 - 特許庁

A TMCC decoder 47 decodes the TMCC signal from signals outputted from the Viterbi decoder circuit 44 and inputted via a deinterleave circuit 45, a Reed-Solomon decoding circuit 46, extracts transmission control information such as a modulation scheme or encoding rate of the main signal and outputs the extracted information to the demapping circuit 43 and to the Viterbi decoder circuit 44.例文帳に追加

TMCCデコーダ47は、ビタビ復号回路44から出力され、デインターリーブ回路45、リードソロモン復号回路46を介して入力された信号からTMCC信号をデコードし、上記主信号の変調方式や符号化率などの伝送制御情報を抽出し、デマッピング回路43とビタビ復号回路44に出力する。 - 特許庁

The quotient ROM 30 stores in advance results of quotient calculation required for division of a polynomial and replaces a quotient calculation circuit that requires a large circuit scale and has difficulty in a high processing speed, and also contributes to high circuit integration and a high processing speed of the reed Solomon decoder (255, 223).例文帳に追加

商ROM30は、多項式の割り算で必要な商の計算結果が予めメモリに格納されており、回路規模が大きく高速動作が困難な商計算回路に置き換えることができ、かつ、(255,223)リード・ソロモン復号器の高集積化・高速動作を可能としている。 - 特許庁

As for the input signal of a sync frame unit to which an error- correction code is added by the Reed-Solomon code and a synchronizing code is inserted at a fixed symbol interval, when decoded, a SOVA decoder 11 generates the reliability of a symbol comprising the synchronizing code or sync frame.例文帳に追加

リードソロモン符号による誤り訂正符号が付加され、一定のシンボル間隔に同期符号が挿入された、シンクフレーム単位の入力信号に対し、SOVA復号器11は復号時に、同期符号又はシンクフレームを構成するシンボルの信頼度を生成する。 - 特許庁

The Reed-Solomon decoder includes a coefficient calculation section 102 for calculating correction coefficients for correcting coefficients of an error locator polynomial and coefficients of an error value polynomial for the last codeword with the use of the size of the last codeword in accordance with a difference between a base size of Reed-Solomon codewords and the size of the last codeword before error detection starts on the codeword located just before the last codeword in the data part.例文帳に追加

リードソロモン復号器は、データ部において最終符号語の1つ前に配置される符号語に関する誤り検出が開始するよりも前に、リードソロモン符号語のベースサイズと最終符号語のサイズとの差分に応じて最終符号語の誤り位置多項式の係数及び誤り数値多項式の係数を補正するための補正係数を最終符号語のサイズを用いて計算する係数計算部102を含む。 - 特許庁

A method of performing the crossing interleave reed-Solomon sign correction includes a step for inputting a first C1 codeword into a C1 decoder means from a first memory means, a step for outputting a second C1 codeword into a second memory means, from the C1 decoder means, and a step for de-interleaving the second C1 codeword to generate a first C2 codeword in the second memory means.例文帳に追加

本発明は、第1のC1符号語を、第1のメモリ手段からC1復号器手段へ入力するステップと、第2のC1符号語を、C1復号器手段から第2のメモリ手段へ出力するステップと、第2のメモリ手段内に第1のC2符号語を発生するために、第2のC1符号語をデインターリーブするステップと、を有する、クロスインターリーブリード−ソロモン符号訂正を行う方法に関連する。 - 特許庁

A TMCC decoder 47 decodes the TMCC signal from a signal, which is outputted from the Viterbi decoding circuit 44 and inputted through a deinterleave circuit 45 and a Reed-Solomon decoding circuit 46, extracts transmission control information such as the modulating system or encoding rate of the main signal and outputs it to the demapping circuit 43 and the Viterbi decoding circuit 44.例文帳に追加

TMCCデコーダ47は、ビタビ復号回路44から出力され、デインターリーブ回路45、リードソロモン復号回路46を介して入力された信号からTMCC信号をデコードし、上記主信号の変調方式や符号化率などの伝送制御情報を抽出し、デマッピング回路43とビタビ復号回路44に出力する。 - 特許庁

例文

The fast Reed-Solomon decoder comprises a storage section, a section for calculating the error position and error value from data being inputted in units of 2m from the storage section, and a section for controlling the calculating section to output a decoded signal by correcting errors by the input of the calculating section, the error position and the error value.例文帳に追加

高速リードソロモン復号器は貯蔵部、貯蔵部から2mビット単位に入力されるデータからエラー位置とエラー値を計算するための計算部及び計算部入力とエラー位置とエラー値によりエラーを訂正してデコーディングされた信号を出力するよう計算部を制御するための制御部を備える。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS