1153万例文収録!

「bit synchronization」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > bit synchronizationの意味・解説 > bit synchronizationに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

bit synchronizationの部分一致の例文一覧と使い方

該当件数 : 207



例文

BIT SYNCHRONIZATION CIRCUIT例文帳に追加

ビット同期回路 - 特許庁

BIT PHASE SYNCHRONIZATION CIRCUIT例文帳に追加

ビット位相同期回路 - 特許庁

BURST BIT SYNCHRONIZATION CIRCUIT例文帳に追加

バーストビット同期回路 - 特許庁

BIT PHASE SYNCHRONIZATION DEVICE例文帳に追加

ビット位相同期装置 - 特許庁

例文

BIT PATTERN SYNCHRONIZATION CIRCUIT例文帳に追加

ビットパターン同期装置 - 特許庁


例文

BIT SYNCHRONIZATION DEVICE AND ITS METHOD例文帳に追加

ビット同期装置およびその方法 - 特許庁

The switch includes a pulse length discrimination unit and a bit synchronization unit which carries out bit synchronization processing.例文帳に追加

スイッチは、パルス長判定部と、ビット同期処理を行うビット同期部とを有する。 - 特許庁

BIT SYNCHRONIZATION CIRCUIT AND OPTICAL TRANSMISSION SYSTEM STATION SIDE APPARATUS例文帳に追加

ビット同期回路および光伝送システム局側装置 - 特許庁

SELECTIVE RADIO CALL RECEIVER AND ITS BIT SYNCHRONIZATION CONTROL METHOD例文帳に追加

無線選択呼出受信機とそのビット同期制御方法 - 特許庁

例文

PLL SYNCHRONIZATION STABILIZING METHOD FOR BIT FREE CDR例文帳に追加

ビットフリーCDRのPLL同期安定化方法 - 特許庁

例文

METHOD AND SYSTEM FOR BIT DETECTION AND SYNCHRONIZATION例文帳に追加

ビット検出及び同期のための方法及びシステム - 特許庁

TIME-SHIFTED BIT FOR WRITE SYNCHRONIZATION CORRECTION例文帳に追加

書込み同期化修正のための時間シフト・ビット - 特許庁

SYNCHRONIZATION CIRCUIT AND METHOD OF SYNCHRONIZING MULTI-BIT SIGNAL例文帳に追加

同期化回路および多ビット信号の同期化方法 - 特許庁

If synchronization by a bit synchronization system is done, an operation of a load 5 is controlled based on the RSSI signal.例文帳に追加

ビット同期方式による同期がとれると、信号に基づいて負荷5の動作を制御する。 - 特許庁

BIT SYNCHRONIZATION CIRCUIT, POLYPHASE DATA-POLYPHASE CLOCK SIGNAL GENERATING CIRCUIT例文帳に追加

ビット同期回路および多相データ・多相クロック信号発生回路 - 特許庁

PHASE COMPARATOR, PLL CIRCUIT, FLL CIRCUIT, BIT SYNCHRONIZATION CIRCUIT, AND RECEIVER例文帳に追加

位相比較器、PLL回路、FLL回路、ビット同期回路、受信装置 - 特許庁

Thus, synchronization on the occurrence of a missing bit is facilitated.例文帳に追加

これにより、欠落ビット発生時の同期合わせを容易にする。 - 特許庁

To provide an FM multiplex decoder capable of correcting a bit synchronization deviation.例文帳に追加

ビット同期ずれが補正できるFM多重デコーダを提供する。 - 特許庁

Also, the synchronization establishment subordinate control means comprises: a frame synchronization signal transmission part for transmitting frame synchronization signals; a bit synchronization signal transmission part for transmitting bit synchronization signals in a non-signal period constituting a frame; and a transmission phase control part for adjusting the transmission phase.例文帳に追加

また、同期確立従制御手段が、フレーム同期信号を送信するフレーム同期信号送信部と、フレームを構成する無信号期間に、ビット同期信号を送信するビット同期信号送信部と、送信位相を調整する送信位相制御部とを有する。 - 特許庁

If the switch 2 receives the bit pattern, the pulse length discrimination unit discriminates that the time not detecting the edge continues for the first specified time T1 or longer, and afterward the bit synchronization unit starts bit synchronization processing.例文帳に追加

スイッチ2が、このビットパターンを受信すると、パルス長判定部が第1規定時間T1以上の間、エッジを検出しない状態が続いたと判定し、その後、ビット同期部がビット同期処理を開始する。 - 特許庁

To perform frame synchronization processing at a higher bit rate by using an existent integrated circuit dedicated to frame synchronization.例文帳に追加

既存のフレーム同期専用集積回路を使用してさらに高ビットレートのフレーム同期処理を実現する。 - 特許庁

To surely detect wrong synchronization due to a phase change in a frame with a synchronization bit added thereto.例文帳に追加

同期ビットが付加されたフレームの位相変化による誤同期を確実に検出することができるデータ転送装置を提供する。 - 特許庁

The methodology to acquire bit and word synchronization is not specified in FC-PH. 例文帳に追加

ビットおよびワードの同期を獲得する方法論は、FC-PHでは規定されていない。 - コンピューター用語辞典

A bit counter 111 generates frame timing by a frame synchronization signal.例文帳に追加

ビットカウンタ111はフレーム同期信号によりフレームタイミングを生成する。 - 特許庁

A bit counter 112 generates slot timing upon receiving the frame synchronization signal.例文帳に追加

ビットカウンタ112はスロット同期信号を受けてスロットタイミングを生成する。 - 特許庁

To establish the synchronization of bit positions between a transmitter and a receiver only in a circuit in the receiver.例文帳に追加

受信器内の回路だけで送受信器間のビット位置の同期を確立する。 - 特許庁

The received signal is down-converted and demodulated (#3, #4), and bit synchronization is established (#5).例文帳に追加

受信した信号をダウンコンバート、復調し(#3、#4)、ビット同期が確立される(#5)。 - 特許庁

To provide a synchronization circuit capable of synchronizing a multi-bit input signal correctly, and at a high speed.例文帳に追加

多ビットの入力信号を正確かつ高速に同期化することができる同期化回路を提供する。 - 特許庁

To provide a bit synchronization device that reduces a steady-state jitter amount and decreases a time required for jitter suppression.例文帳に追加

定常的なジッタ量を小さくするとともにジッタ抑圧に要する時間を短くすること。 - 特許庁

To highly accurately perform recording timing synchronization to a bit pattern arrangement in a patterned medium.例文帳に追加

パターン媒体におけるビットパターン配列への記録タイミング同期を高精度に行う。 - 特許庁

To accelerate the speed of bit synchronization for exactly receiving a call reception message.例文帳に追加

呼出受信メッセージを正確に受信するためビット同期のスピードを上げることを課題とする。 - 特許庁

After the segment synchronization is established, the synchronization detection apparatus may maintain the synchronization established state until the field synchronization detection fails, and may shift the synchronization detection signal in the temporal direction in accordance with the bit error rate RT when outputting the signal.例文帳に追加

同期検出装置は、セグメント同期が確立した後は、フィールド同期検出に失敗するまで、同期確立状態を維持してもよく、入力信号のビット誤り率RTに基づき、同期検出信号を時間方向にシフトして出力してもよい。 - 特許庁

The thus constituted synchronization signal (6 wobbles per bit) is recorded on a head side of the address information (12 wobbles per bit).例文帳に追加

このように構成された同期信号(ビット当たり6ウォブル)がアドレス情報(ビット当たり12ウォブル)の先頭側に記録される。 - 特許庁

The wake-up bit string is desirably modulated using an ASK system, and the synchronization bit string is desirably modulated using a BPSK system.例文帳に追加

前記ウェイクアップビット列はASK方式で変調され、前記同期ビット列はBPSK方式で変調されることが望ましい。 - 特許庁

To allow bit synchronization to follow the phase change of received data even when distortion in a bit width of the received data is high.例文帳に追加

受信データのビット幅の歪みが大でも、受信データの位相変化にビット同期が追従できる。 - 特許庁

After synchronization is established from a received bit stream, a receiver 3-1 refers to the flag of the header to restore the reversed bit to an original one.例文帳に追加

受信装置3−1は、受信したビットストリームから同期を確立後、ヘッダのフラグを参照して、反転したビットを元のビットに復元する。 - 特許庁

Then, when the frame synchronization of the first bit data is detected, the first bit data are transmitted to a serial/parallel conversion part 21, and when the frame synchronization of the first bit data is not detected and the frame synchronization of the second bit data is detected, the second bit data are transmitted to the serial/ parallel conversion part 21.例文帳に追加

そして、第1のビットデータのフレーム同期を検出したときは、第1のビットデータをシリアル/パラレル変換部21に伝達し、第1のビットデータのフレーム同期を検出せず、かつ、第2のビットデータのフレーム同期を検出したときは第2のビットデータをシリアル/パラレル変換部21に伝達する。 - 特許庁

The synchronization code recovery circuit and method compares an original synchronization pattern with a pattern of a next synchronization candidate recovered at a plurality of synchronization locations when no synchronization code is detected from a received bit stream, produces location information at which the most proper synchronization pattern is obtained on the basis of a result of comparison, and recovers the synchronization code at a location corresponding to the location information.例文帳に追加

入力されるビットストリームから同期コードが検出されなければ複数の同期位置で復旧される次の同期候補のパターンと元の同期パターンとを比較して、比較結果に基づいて得られた最も適した同期パターンが出る位置情報を生じ、この位置情報に対応する位置で同期コードを復旧する。 - 特許庁

Since the bit synchronization deviation is corrected from the block next to the one where the bit synchronization deviation is generated, only a data error within one block remains and frame data relievable in the error correction part 13 are attained.例文帳に追加

ビット同期ずれが発生した次のブロックからこのビット同期ずれを修正するので、1ブロック以内のデータ誤りのみが残り、エラー訂正部13で救済可能なフレームデータになる。 - 特許庁

On detection of a radio wave, bit synchronization is performed using the bit synchronous signal stream 62, and frame synchronization and identification of a transmission destination are performed using the frame synchronous signal stream 63.例文帳に追加

電波を検知したら、ビット同期信号列62を用いてビット同期を行い、フレーム同期信号列63を用いてフレーム同期と送信先特定を行う。 - 特許庁

To realize a bit-synchronization circuit which is compact and low cost, operated at a high speed region of Gb/s or higher, capable of synchroniza tion within 10-bit, with a jitter suppression effect that prevents synchronization error even from a signal, whose SNR is deteriorated.例文帳に追加

小型・低価格で、Gb/s以上の高速領域で動作し、10 bit以内の同期が可能でかつジッタ抑圧効果がありかつSNRが劣化した信号に対しても同期誤りを防ぐビット同期回路を実現する。 - 特許庁

When a quantum key is distributed from a transmitter to a receiver, when a measurement value of the QBER gets worse than the Q_bit, the frame synchronization processing is executed and when the measurement value gets worse than the Q_phase, the phase compensation processing and the frame synchronization processing are executed.例文帳に追加

送信器から受信器へ量子鍵が配布されたとき、QBERの測定値がQ_bitより悪化していればフレーム同期処理を実行し、Q_phaseより悪化していれば位相補正処理およびフレーム同期処理を実行する。 - 特許庁

To solve the following problem; when a bit deviation occurs on a synchronization pattern, a synchronization position is deviated by the bit deviation amount and a correct data cannot be read from an optical disk, and this causes a read error.例文帳に追加

同期パターンにビットずれが生じたとき、ビットずれ量だけ同期位置がずれて、光ディスクから正しいデータ読み出しができずリードエラーを起こしてしまう。 - 特許庁

The bit synchronization in the ADIP is synchronized by the detection of a bit synchronizing pattern and a WBL counter, and the word synchronization of the ADIP is respectively synchronized by the detection of a word synchronizing pattern and a word counter, independently.例文帳に追加

ADIPにおけるビット同期を、ビット同期パターンの検出とWBLカウンタで、ADIPのワード同期を、ワード同期パターンの検出とワードカウンタで、それぞれ独立して同期をとる。 - 特許庁

A transmission circuit 5 detects a rise of the driving voltage V, generates a synchronization signal P1, modulates a transmitted bit sequence by a modulation circuit (54) in synchronization with the synchronization signal P1, and transmits it through the power supply line 3.例文帳に追加

送信回路5は、駆動電圧Vの立上がり時を検出し、同期信号P1を生成し、同期信号P1に同期して、送信すべきビット列を変調回路(54)で変調し電源線3を介して送信する。 - 特許庁

The transmission circuit 8 detects a fall of the driving voltage V, generates a synchronization signal P3, modulates a transmitted bit sequence by a modulation circuit (84) in synchronization with the synchronization signal P3, and transmits it through the power supply line 3.例文帳に追加

一方、送信回路8は、駆動電圧Vの立下がり時を検出し、同期信号P3を生成し、同期信号P3に同期して、送信すべきビット列を変調回路(84)で変調して電源線3を介して送信する。 - 特許庁

Further, the synchronization code recovery circuit and method of this invention applies error correction to the next synchronization candidate recovered at a plurality of synchronization locations, generates the most proper location information of the succeeding synchronization pattern on the basis of the result of error correction and recovers the synchronization code at a location corresponding to the location information when no synchronization code is detected from the received bit stream.例文帳に追加

また本発明は、入力されるビットストリームから同期コードが検出されなければ、複数の同期位置で復旧される次の同期候補に対してエラー訂正を行った後、エラー訂正結果に基づいて最も適した次の同期パターンの位置情報を発生させ、この位置情報に対応する位置で同期コードを復旧する。 - 特許庁

To provide a phase comparator, a PLL circuit, an FLL circuit, a bit synchronization circuit, and a receiver for reducing bit errors and carrying out bit judgement accurately even when a transmission signal has a low S/N ratio.例文帳に追加

伝送信号のS/N比が低い場合であっても正確にビット判定を行うことができて、ビット誤りを低減可能な位相比較器、PLL回路、FLL回路、ビット同期回路、受信装置を提供する。 - 特許庁

To provide a method for synchronizing multi-bit signals, which is not stuck to any conventional regulation that it is necessary to synchronize multi-bit signals with data whose only one bit is changed before and after the synchronization.例文帳に追加

多ビット信号の同期化を、その前後には1ビットしか変化しないようなデータで同期化する必要があるという従来の規制に捕われない同期化の提示。 - 特許庁

例文

To simplify a device configuration for a frame synchronization data transfer method and its transmitting side device and receiving side device without converting a data bit string while preventing a data bit identical to a flag bit string from being generated.例文帳に追加

フレーム同期データ転送方法、その送信側装置及び受信側装置に関し、データビット配列の変換を行うことなく、フラグビット配列と同一のデータビットが発生しないようにし、装置構成を簡素化する。 - 特許庁

索引トップ用語の索引



  
コンピューター用語辞典
Copyright (C) 1994- Nichigai Associates, Inc., All rights reserved.
  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS