1016万例文収録!

「digital phase converter」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > digital phase converterに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

digital phase converterの部分一致の例文一覧と使い方

該当件数 : 96



例文

TIME DIGITAL CONVERTER AND DIGITAL PHASE LOCKED LOOP DEVICE, RECEIVER例文帳に追加

時間デジタル変換装置およびデジタル位相同期ループ装置、受信機 - 特許庁

TIME-TO-DIGITAL CONVERTER, AND DIGITAL PHASE-LOCKED LOOP例文帳に追加

タイム/デジタルコンバーター及びデジタル位相ロックループ - 特許庁

To clock an analog-to-digital converter by using an optimum clock phase.例文帳に追加

最適なクロック位相を用いてアナログ/デジタルコンバータをクロックする。 - 特許庁

A control section 16 processes the signal converted into a digital signal by the reception analog / digital converter section 15 and a phase synchronization circuit establishes the phase synchronization.例文帳に追加

受信部A/D変換部15でディジタル信号に変換された信号は制御部16で処理され、位相同期回路で位相同期が確立される。 - 特許庁

例文

PHASE DETECTION CIRCUIT, RESOLVER/DIGITAL CONVERTER USING IT, AND CONTROL SYSTEM例文帳に追加

位相検出回路及びこれを用いたレゾルバ/デジタル変換器並びに制御システム - 特許庁


例文

A phase comparator 2 at the PLL circuit includes a counter 16 and a time digital converter 13.例文帳に追加

PLL回路の位相比較器2は、カウンタ16と時間デジタル変換器13とを含む。 - 特許庁

The time digital converter includes a frequency divider, a plurality of impedance elements, and a phase difference detecting part.例文帳に追加

前記時間デジタル変換器は、分周器と、複数のインピーダンス素子と、位相差検出部と、を有する。 - 特許庁

A signal processing circuit includes a decimation filter 100, which down-samples over-sampled first three-phase digital signals to obtain second three-phase digital signals, and a converter 200 which subjects the second three-phase digital signals to a three-phase to IQ conversion, and obtains orthogonal digital signals.例文帳に追加

オーバーサンプルされた第1の3相デジタル信号をダウンサンプルし、第2の3相デジタル信号を得るデシメーションフィルタ100と、第2の3相デジタル信号に対して3相−直交変換を施し、直交デジタル信号を得る変換器200とを具備する。 - 特許庁

The A/D converter converts a three-phase analog signal of the optical encoder into a three-phase digital signal.例文帳に追加

A/Dコンバータは、光学エンコーダの三相のアナログ信号を三相のデジタル信号に変換する。 - 特許庁

例文

Also the apparatus has a frequency control apparatus and a phase control apparatus controlling a sampling frequency and a phase of the analog/digital converter.例文帳に追加

アナログデジタル変換器のサンプリング信号周波数と位相を制御する周波数制御装置、位相制御装置を有する。 - 特許庁

例文

This angle calculation device includes an A/D converter, a digital processing circuit (DSP), a phase digitizer and a digital counter.例文帳に追加

角度計算装置は、A/Dコンバータ、デジタル処理回路(DSP)、位相デジタイザおよびデジタル・カウンタを含む。 - 特許庁

The time digital converter generates a third digital signal corresponding to a phase difference between an oscillation signal and a reference signal.例文帳に追加

時間デジタル変換器は、発振信号と参照信号との位相差に対応する第3のデジタル信号を生成する。 - 特許庁

A digital output terminal of the analog/digital converter 21 is connected to a signal processing circuit 23 via a phase correction circuit 22.例文帳に追加

A/Dコンバータ21のデジタル出力端は、位相補正回路22を介して信号処理回路23に接続される。 - 特許庁

DIGITAL FILTER APPARATUS, PHASE DETECTION APPARATUS, POSITION DETECTION APPARATUS, A/D CONVERTER, ZERO-CROSS DETECTION APPARATUS, AND PROGRAM FOR DIGITAL FILTER例文帳に追加

デジタルフィルタ装置、位相検出装置、位置検出装置、AD変換装置、ゼロクロス検出装置及びデジタルフィルタ用プログラム。 - 特許庁

To provide a clock phase adjustment circuit that adjusts the phase of a sampling clock for an analog/digital converter so that a phase deviation between the sampling clock for analog/digital converter and an analog input signal is zeroed and a sampling point comes to the center point of the analog input signal.例文帳に追加

A/D変換のサンプリングクロックとアナログ入力信号との位相ずれが0となるとともに、サンプリング点がアナログ入力信号の中心点となるようにクロックの位相調整を行うクロック位相調整回路を提供すること。 - 特許庁

A phase converter 114 converts a digital signal 112 into a phase information signal 116, which is phase-delay-detected by a phase delay detector 118.例文帳に追加

ディジタル信号112は、位相変換器114により位相情報信号116に変換された後、位相遅延検波器118で位相遅延検波される。 - 特許庁

The CPU 21 outputs a digital quantity corresponding to the phase lag between the stator core and the rotor core to a D-A converter 29, and the digital quantity is converted into a voltage by the D-A converter 29 and then inputted to a motor driver 26.例文帳に追加

CPU21はステータコアとロータコアとの位相のずれ量に対応したデジタル量をD/Aコンバータ29に向けて出力し、D/Aコンバータ29により電圧に変換された後モータドライバ26に入力される。 - 特許庁

In a feedback control device 100, a phase compensation unit 13 performs a phase compensation in accordance with an amount of phase delay occurring in an A/D converter circuit 11 for converting an inputted analog signal into digital data and a digital signal compensation unit 12 for properly compensating the digital data.例文帳に追加

フィードバック制御装置100において、位相補償部13は、入力されるアナログ信号をデジタルデータに変換する時間A/D変換回路11、および、デジタルデータを適宜補正するデジタル信号補正部12において生じる位相遅れ量に応じて位相補償する。 - 特許庁

A phase comparator 113 compares phases of output clocks from two phase locked loop(PLL) circuits 12, 13 and an analog/digital converter 113 converts the result of comparison into a digital signal.例文帳に追加

2つの位相同期ループ回路(PLL)12,13からの出力クロックの位相を位相比較器113で比較し、その結果をアナログ/デジタル変換器112でデジタル変換する。 - 特許庁

For example, a data processing circuit is disclosed which includes an analog-to-digital converter, a digital interpolation circuit, a phase error circuit, and a phase adjustment control circuit.例文帳に追加

たとえば、アナログ−ディジタル変換器と、ディジタル補間回路と、位相誤差回路と、位相調整制御回路とを含むデータ処理回路を開示する。 - 特許庁

ANALOG DELAY FIXED LOOP AND ANALOG PHASE FIXED LOOP EQUIPPED WITH TRACKING ANALOG/DIGITAL CONVERTER例文帳に追加

トラッキングアナログ−デジタル変換器を備えるアナログ遅延固定ループ及びアナログ位相固定ループ - 特許庁

An A/D converter 2 executes digital conversion to an in-phase signal (an I signal) and an orthogonal signal (a Q signal) output from an orthogonal detector 1.例文帳に追加

A/D変換器2は、直交検波器1により出力された同相信号(I信号)及び直交信号(Q信号)をデジタル変換する。 - 特許庁

The A-phase modulated wave Sa is converted into a digital sampling signal SA by an A/D converter 34.例文帳に追加

A相被変調波Saは、A/D変換器34によってデジタルのサンプリング信号SAに変換される。 - 特許庁

To improve the phase characteristic of a filter circuit that is connected to the output of a D/A converter used in a digital audio system.例文帳に追加

デジタルオーディオシステムに用いられるD/A変換器の出力に接続されるフィルタ回路の位相特性を改善すること。 - 特許庁

A reproduced signal is supplied to an analog/digital converter 6 and a phase lock loop means 7 and digitally converted.例文帳に追加

再生信号がアナログデジタル変換器6及び位相ロックループ手段7に供給されて再生信号のデジタル変換が行われる。 - 特許庁

The microcomputer 62 receives digital data of each phase current transmitted in sequence and controls the power converter 60.例文帳に追加

マイクロコンピュータ62は、順次送信される各相電流のデジタルデータを受信し電力変換部60制御する。 - 特許庁

The amplitude signal is outputted to a power supply voltage control section 103 and the phase signal is outputted to a digital-to-analog (D/A) converter 1012.例文帳に追加

振幅信号は電源電圧制御部103へ出力され、位相信号はデジタル−アナログ変換部1012へ出力される。 - 特許庁

The output of a phase comparator 1 is smoothed by a low-pass filter(LPF) 2 and converted to digital data by an A/D converter 3.例文帳に追加

位相比較器1の出力は、LPF2で平滑化され、A/D変換器3によりディジタルデータに変換される。 - 特許庁

A clock data recovery (CDR) circuit 40 comprises a phase detector 1, a serial/parallel converter 2, a digital filter 3, a phase controller 4, a phase interpolator 5, an integrator 6, a multiplexer 7, and a multiplexer 8.例文帳に追加

CDR回路40には、位相検出器1、シリアル−パラレル変換器2、デジタルフィルタ3、位相制御器4、位相補間器5、積分器6、マルチプレクサ7、及びマルチプレクサ8が設けられる。 - 特許庁

To obtain a digital signal accurately indicating whether a phase is a leading or lagging phase without using a charge pump or an A/D converter even if an output pulse of a high-speed Bang-Bang type phase comparator circuit has distortion and/or defect.例文帳に追加

高速動作するBang-Bang型位相比較回路の出力パルスに歪や欠損がある場合であっても、チャージポンプやA/D変換器を用いることなく、進相、遅相のいずれであるかを正確に表すデジタル信号を得る。 - 特許庁

A rectangular wave is supplied to the R phase coil 3 of the resolver/digital converter 10 of 1-phase excitation and 2-phase output as an excitation signal, and output voltage from an A-phase coil 1 and a B-phase coil 2 is sampled by the A/D converter 13 respectively.例文帳に追加

1相励磁2相出力のレゾルバ/デジタル変換装置10のR相巻線3に、励磁信号として矩形波を供給し、A相巻線1およびB相巻線2からの出力電圧をそれぞれA/D変換器13でサンプリングする。 - 特許庁

This control circuit is equipped with a digital phase compensator and a ΣΔ modulator, and the digital phase compensator outputs a digital regulation signal for securing the stable operation of the system, according to differential voltage between the output voltage and the target voltage of the DC/DC converter.例文帳に追加

デジタル位相補償部とΣ△変調部とを備え、デジタル位相補償部により、DC/DCコンバータの出力電圧と目標電圧との誤差電圧に応じて、系の安定動作が確保されたデジタル調整信号を出力する。 - 特許庁

A time-frequency converter 381 converts digital audio signals obtained by the AD converter 37 into an amplitude spectrum and a phase spectrum for every predetermined time width.例文帳に追加

時間−周波数変換部381は、AD変換器37で得られたディジタル音声信号を、所定の時間幅ずつ振幅スペクトルと位相スペクトルに変換する。 - 特許庁

A microcomputer 19 controls the DA1 converter 13 and the DA2 converter 14 so as to select digital values in a reverse-phase relation to each other from the registers.例文帳に追加

マクロコンピュータ19は、DA1変換器13とDA2変換器14とが、互いに逆相の関係にあるデジタル値を対応する前記レジスタから選択するように制御する。 - 特許庁

Moreover, the D/A converter control circuit 15 outputs the digital data, which determines the amplitude value of the drive signal, to a second D/A converter 17, at the rising edge of a rectangular wave B which has a desired phase difference with the rectangular wave A.例文帳に追加

また、D/Aコンバータ制御回路15は、矩形波Aと所望の位相差を有する矩形波Bの立ち上がりのタイミングで、駆動信号の振幅値を決めるデジタルデータを第2のD/Aコンバータ17に出力する。 - 特許庁

In the digital PLL using a phase comparator wherein the difference of two sample points before and after the zero cross point of input data sampled in an AD converter is a phase error, the phase error output of the phase comparator is normalized by the amplitude of the input signals.例文帳に追加

ADコンバータでサンプリングされた入力データのゼロクロス点の前後2点のサンプル点の差分を位相誤差とする位相比較器を用いたディジタルPLLで、位相比較器の位相誤差出力を入力信号の振幅で正規化する。 - 特許庁

The phase shifter comprises a device to generate multiple sampling clock phases and a multiplexer 82 that is connected to multiple phase inputs to select the optimum clock phase, and operates the analog/digital converter by selecting one of the optimum clock phase.例文帳に追加

この位相シフタは、複数のサンプリングクロック位相を生成するための装置と、最適なクロック位相を選択するために複数の位相入力に接続されるマルチプレクサ82とを備え、最適なクロック位相を1つ選択しアナログ/デジタルコンバータを動作させる。 - 特許庁

A CPU 2 monitors fluctuation in the phase difference on the basis of the count outputted from the phase difference counter 1, calculates a control variable for controlling a VCO 4 and outputs the control variable to a digital/analog converter 3.例文帳に追加

CPU2は、位相差カウンタ1の出力するカウント値に基づき位相差の変動を監視してVCO4を制御する制御値を算出しD/A変換器3へ出力する。 - 特許庁

Provided are an information reading unit for reading recorded information from a recording medium, an AD converter (122) for converting an output signal of the information read unit into a digital signal, and a phase error detecting circuit (126) for obtaining a phase error.例文帳に追加

記録媒体の記録情報を読み取る情報読み取り部と、その出力信号をディジタル信号に変換するADコンバータ(122)と、位相誤差を求める位相誤差検出回路(126)とを設ける。 - 特許庁

When the selectors 6 and 7 input the reverse phase sampling clock CLK' to the A/D converter 1 and input the regular phase sampling clock CLK to the A/D converter 2, the selectors 8 and 9 exchange and output the digital signals Sd3 and Sd4.例文帳に追加

セレクタ6,7がA/D変換器1に逆相サンプリングクロックCLK′を入力し、A/D変換器2に正相サンプリングクロックCLKを入力したとき、セレクタ8,9はデジタル信号Sd3,Sd4を入れ替えて出力する。 - 特許庁

When selectors 6 and 7 input a regular phase sampling clock CLK to the A/D converter 1 and input a reverse phase sampling clock CLK' to the A/D converter 2, selectors 8 and 9 output the digital signals Sd3 and Sd4 as they are.例文帳に追加

セレクタ6,7がA/D変換器1に正相サンプリングクロックCLKを入力し、A/D変換器2に逆相サンプリングクロックCLK′を入力したとき、セレクタ8,9はデジタル信号Sd3,Sd4をそのまま出力する。 - 特許庁

An analog-to-digital converter 12 converts the picture signal into digital by using a sampling clock wherein a phase of the sampling clock from the PLL circuit 7 is slightly shifted via a delay circuit 11.例文帳に追加

A/D変換器12は前記映像信号を、前記PLL回路からのサンプリングクロックを、遅延回路11を介して、わずかに位相をずらしたサンプリングクロックによりデジタル変換する。 - 特許庁

An analog/digital converter means 1 subjects a base and reception signal to analog/digital conversion processing, an inverse spread means 2 conducts demodulation through accumulation of spread codes, and gives its demodulation signal to a phase signal strength detection means 5.例文帳に追加

A/D変換手段1はベースバンド受信信号1をアナログディジタル変換し、逆拡散手段2は、拡散符号との累積加算による復調を行い、その復調信号は、位相・信号強度検出手段5に供給される。 - 特許庁

The analog-to-digital converter samples an analog data input at a sampling phase governed at least in part by a coarse control, and provides a series of digital samples.例文帳に追加

アナログ−ディジタル変換器は、少なくとも部分的に粗制御によって調節されるサンプリング位相でアナログ・データ入力をサンプリングし、一連のディジタル・サンプルを提供する。 - 特許庁

SYSTEM-ON-CHIP INCLUDING TIME DIFFERENCE ADDER, SYSTEM-ON-CHIP INCLUDING TIME DIFFERENCE ACCUMULATOR, SIGMA-DELTA TIME DIGITAL CONVERTER, DIGITAL PHASE-LOCKED LOOP, TEMPERATURE SENSOR, AND SYSTEM-ON-CHIP例文帳に追加

時間差加算器を含むシステムオンチップ、時間差累算器を含むシステムオンチップ、シグマ−デルタタイムデジタル変換器、デジタル位相ロックループ、温度センサ、及びシステムオンチップ - 特許庁

Measured data are converted into digital signals by an analog/digital converter 10 to acquire waveform values of a plurality of phase points of repetitive waveforms while adding up waveform values of same phase points of a prescribed number of sample waveforms to latch addition data into latch circuits 13a to 13g.例文帳に追加

本発明はアナログ/デジタル変換器10によって、測定データをデジタル信号に変換し、繰り返し波形の複数の位相点の波形値を取得すると共に、所定個のサンプル波形の同一位相点の波形値を加算し、加算データをラッチ回路13a〜13gにラッチする。 - 特許庁

The adaptive spectral line enhancers 31A and 31B are input with the digital signals A1 and B1 of A phase and B phase output from A/D converter 20A and 20B, and eliminate the white noise component contained in the digital signals A1 and B1.例文帳に追加

適応線スペクトル強調器31A,31Bは、A/D変換器20A,20Bから出力されるA相及びB相のディジタル信号A1,B1をそれぞれ入力し、ディジタル信号A1,B1に含まれる白色雑音成分を抑圧する。 - 特許庁

In a transmitting unit 110, a modulated wave signal generation unit 1a outputs a digital in-phase signal I and a digital orthogonal signal Q which have been RZ-SSB modulated, which are then converted to an analog in-phase signal I and an analog orthogonal signal Q by a D/A converter 6a.例文帳に追加

送信部110にて、変調波信号生成部1aがRZ−SSB変調を行ったデジタル同相信号I及びデジタル直交信号Qを出力し、D/A変換器6aでアナログ同相信号I及びアナログ直交信号Qに変換される。 - 特許庁

A system 100 includes a phase sensor 108 and a signal input 102 for receiving a phase signal 104 of a moving part 106 of a machine, an analog/digital converter 120 for converting the phase signal 104 to a digital signal 122, and a storage system 126 for storing the digital signal 122 when an abnormality occurs during the operation of the machine.例文帳に追加

システム100は、機械の可動部106の位相信号104を受信する位相センサ108、信号入力102と、位相信号104をデジタル信号122に変換するアナログ/デジタル変換器120と、機械の運転中の異常発生時にデジタル信号122を保存する記憶システム126とを含む。 - 特許庁

例文

The digital fractional phase detector 200 uses a time-to-digital converter 201 that represents a time difference as a digital word for use by the frequency synthesizer so as to accommodate a quantization scheme for measurement of a fractional difference between a significant edge of the output clock 110 of the VCO and a reference clock.例文帳に追加

デジタル小位相検出器200は、周波数合成器が使用する時間差をデジタル語として表す時間デジタル変換器201を使用し、VCOの出力クロック110の有意なエッジと基準クロック間の遅れの小差を測定する量子化方式に対応する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS