例文 (999件) |
ダミーのの部分一致の例文一覧と使い方
該当件数 : 5639件
ダミーパターンの配置方法及びダミーパターンを備えた半導体装置例文帳に追加
METHOD OF ARRANGING DUMMY PATTERN, AND SEMICONDUCTOR DEVICE INCLUDING DUMMY PATTERN - 特許庁
ダミー配線9,21,25の間がダミープラグ22,26で接続されている。例文帳に追加
The dummy wiring 9, 21 and 25 is connected by dummy plugs 22 and 26. - 特許庁
ポインタをダミー更新することでダミーデータの転送制御を行う。例文帳に追加
A pointer is dummy-updated to control the transfer of dummy data. - 特許庁
ダミーフレーム部12と、ダミーアウターリード13と、ダミーインナーリード外周部14aを有するダミーインナーリード14と、ダミー吊りリード15と、ダミーダイパッド16と、ダミーインデックス孔17とが設けられ、ダミーインナーリード外周部14aとダミーダイパッド16との間の領域には、簡易パターン18が設けられた疑似パターンを有するダミーリードフレーム11。例文帳に追加
The dummy frame 11 has a dummy pattern provided with a dummy frame portion 12, dummy outer leads 13, dummy inner leads 14 having dummy inner lead outer peripheral portions 14a, dummy suspension leads 15, dummy die pads 16, and dummy index holes 17, simplified patterns 18 being provided in regions between the dummy inner lead outer peripheral portions 14a and dummy die pads 16. - 特許庁
大きいサイズのダミーと小さいサイズのダミーとがオーバーラップする部分があるように、大きいサイズのダミーと小さいサイズのダミーのダミー構成要素を用意する(S1)。例文帳に追加
(S1) Dummy constituents of dummies of a large size and a small size are prepared for providing a part wherein a dummy of a large size and a dummy of a small size overlap each other. - 特許庁
セラミックス基板1のダミー部分割溝3の端部もしくはその延長上のみにダミー溝5もしくは、ダミー孔6を形成する。例文帳に追加
A dummy groove 5 or dummy hole 6 is formed on the edge or the extension of the groove 3 on the dummy part of the ceramic substrate 1. - 特許庁
ダミーゲートパターン220は、複数の第1のダミーゲート電極222と、第2のダミーゲート電極224を備えている。例文帳に追加
A dummy gate pattern 220 comprises a plurality of first dummy gate electrodes 222 and a second dummy gate electrode 224. - 特許庁
ダミーパターンの設計方法、ダミーパターンの設計装置、ダミーパターンを有する半導体装置及びその製造方法例文帳に追加
METHOD AND DEVICE FOR DESIGNING DUMMY PATTERN, SEMICONDUCTOR DEVICE COMPRISING DUMMY PATTERN, AND MANUFACTURE THEREOF - 特許庁
さらにダミーA,ダミーBの杭を打設し、このダミーの杭をクランプ2で把持して杭打抜機本体1を支持する。例文帳に追加
Further, piles as dummies A and B are placed and a pile driver and drawer body 1 is supported as the dummy piles are clamped by means of clamps 2. - 特許庁
このダミーワード線5には、ダミーロウアレイ4を構成する複数のダミーメモリセルRDCが接続されている。例文帳に追加
A plurality of dummy memory cells RDC constituting the dummy row array 4 are connected to the dummy word line 5. - 特許庁
小さいサイズのダミーでダミー禁止領域との演算を行い、重なった領域があるダミーを消去する(S4)。例文帳に追加
(S4) An operation to the dummy forbidden region is carried out in the dummy of a small size, and the dummy having an overlapping region is erased. - 特許庁
そして、ダミーワークの上面位置が計測され、ダミーワークの高さを基準にして、ダミーワークに対する研削量が設定される。例文帳に追加
The upper face position of the dummy workpiece is measured, and a grinding amount for the dummy workpiece is set using a height of the dummy workpiece as a reference. - 特許庁
大きいサイズのダミーでダミー禁止領域との演算を行い、重なった領域があるダミーを消去する(S3)。例文帳に追加
(S3) An operation to dummy forbidden region is carried out in the dummy of a large size, and the dummy having an overlapping region is erased. - 特許庁
複数のダミー画素電極16は、第1ダミー画素電極22と、第2ダミー画素電極24と、を含む。例文帳に追加
The plurality of dummy pixel electrodes 16 include first dummy pixel electrodes 22 and second dummy pixel electrodes 24. - 特許庁
ダミークロック生成回路(120/220)は、ダミー負荷回路(142/242)を駆動するためのダミークロック信号(DCLK)を生成する。例文帳に追加
The dummy clock generation circuit (120/220) generates a dummy clock signal (DCLK) for driving the dummy load circuit (142/242). - 特許庁
ダミーワード線DWLは、ダミーセルには接続されておらず、このため、ダミーセルに中間電位などをストアする回路が不要となる。例文帳に追加
The dummy word line DWL is not connected to dummy cells so that a circuit for storing a midpoint potential in the dummy cell is not needed. - 特許庁
ダミートレンチ16の内部には、ダミーゲート絶縁膜17を介してダミーゲート電極18が設けられている。例文帳に追加
In the dummy trench 16, a dummy gate electrode 18 is provided via a dummy gate insulating film 17. - 特許庁
半導体装置のダミーパターン配置方法、ダミーパターン配置プログラム及びダミーパターン配置装置例文帳に追加
DUMMY PATTERN ARRANGING METHOD OF SEMICONDUCTOR DEVICE, DUMMY PATTERN ARRANGING PROGRAM, AND DUMMY PATTERN ARRANGING UNIT - 特許庁
多重化処理部21は、ダミー文字列データが記憶された位置(第1のダミーポイント)をダミーポイント記憶部24に記憶する。例文帳に追加
The multiplexing processing section 21 stores a position (first dummy point) where dummy character string data are stored, in a dummy point storage section 24. - 特許庁
ダミーの臀部の下面に加重がかからない形でダミーを保管及び移送でき、ダミーと装置との接触を最小限に抑えた形でダミーを保管及び移送でき、さらに、様々な大きさのダミーに汎用に使える、ダミーの保管及び移送装置を提供することである。例文帳に追加
To store and transfer a dummy in a form wherein an under face of a shoulder part in the dummy is prevented from being applied with a load, to store and transfer the dummy in a form wherein the dummy is brought into contact with a device to the minimum, and to allow versatile use for various sizes of the dummies. - 特許庁
回路部301は、第1のダミー線303または第2のダミー線305の断線を検出する。例文帳に追加
A circuit part 301 detects the disconnection of the first dummy line 303 or the second dummy line 305. - 特許庁
メモリアレイの相補ビット線に対応した第1ダミー線と第2ダミー線と、スタティック型メモリセルと同じ形態で形成され、書き込み電流経路が上記第1ダミー線と第2ダミー線との間に接続された複数の第1ダミーセルとで書き込みダミービットを構成する。例文帳に追加
A write dummy bit is constituted of a first dummy line and a second dummy line corresponding to complementary bit lines of a memory array and a plurality of first dummy cells which are formed in the same form as a static type memory cell and a write current path is connected between the first dummy line and the second dummy line. - 特許庁
ダミーオブジェクトのダミー作成関連情報をデータベース115に登録するダミー登録部111−1と、前記ダミーオブジェクトの実体作成関連情報を前記データベースに登録するダミー変更部111−3とを含むダミー管理モジュール111を備える。例文帳に追加
The document management system includes a dummy management module 111, which includes a dummy registration unit 111-1 for registering the dummy creation related information of a dummy object in a database 115 and a dummy changing unit 111-3 for registering the entity creation related information of the dummy object in the database. - 特許庁
SRAM10には、ダミー回路として、ダミーワード線DWLと、該ダミーワード線DWLに接続される複数のダミーセル22と、ダミーセル22aからデータを読み出すためのダミービット線DBL,XDBLとが設けられている。例文帳に追加
As dummy circuits, the SRAM10 is provided with dummy word lines DWL and a plurality of dummy cells 22 connected to the dummy word lines DWL and dummy bit lines DBL and XDBL which are used to read data from a dummy cell 22a. - 特許庁
このダミー登録情報ではダミーシンボルとダミー部品番号(ダミーパート)と、ダミーフットプリントが対応されているため、ダミーシンボルを配することで、仮に回路図データを完成させることができ、つまりこの時点で回路図データを基板レイアウト工程に出図することができるようにする。例文帳に追加
In this dummy registration information, the dummy symbol and a dummy component number (dummy part) are made to correspond to a dummy footprint, so circuit diagram data can be completed by arranging the dummy symbol, so that the circuit drawing data can be supplied to a substrate layout process at this point of time. - 特許庁
所定数のワード線毎に、複数のダミーセルを有するダミー回路(1a−1c)を設ける。例文帳に追加
Dummy circuits (1a to 1c) having a plurality of dummy cells are provided for each of the prescribed number of word lines. - 特許庁
ダミーワード線及びダミービット線の少なくとも1つはメモリセルアレイの外部に配置される。例文帳に追加
At least one of the dummy word line and the dummy bit line is disposed outside the memory cell array. - 特許庁
まず、半導体基板の領域全体に、アクティブ領域のダミーとなるダミー領域を配置する。例文帳に追加
In the whole region of a semiconductor substrate, dummy regions as dummies of the active region are arranged first. - 特許庁
ダミー構造物16を形成し、ダミー構造物16の側面のみに側壁膜17を形成する。例文帳に追加
A dummy structure 16 is formed, and sidewall films 17 are formed only on side surfaces of the dummy structure 16. - 特許庁
同時にダミー電極9を形成するとともに、このダミー電極9をシール部4を通して延在する。例文帳に追加
Simultaneously, dummy electrodes 9 are formed and extended through the seal part 4. - 特許庁
同時に、ダミー電極8を形成するとともに、このダミー電極8をシール部4を通して延在する。例文帳に追加
Simultaneously, dummy electrodes 8 are formed and extended through a seal part 4. - 特許庁
半導体チップ上に第1ダミー配線、層間絶縁膜及び第2ダミー配線がこの順に積層され、前記第1ダミー配線と第2ダミー配線との間の層間絶縁膜に複数のダミービアホールが形成されてなる半導体装置において、1つの第1ダミー配線又は第2ダミー配線が複数のダミービアホールと接続されてなる半導体装置。例文帳に追加
In the semiconductor device formed by laminating first dummy wirings, a layer insulation film and second dummy wirings in this order on a semiconductor chip and forming a plurality of dummy vias into the layer insulation film between the first and second dummy wirings, one of the first dummy wirings or the second dummy wirings is connected to the plurality of dummy vias. - 特許庁
それぞれ固定ダミーセル21A,21B及びダミービット線13A,13Bを有する2組のダミーセル列と、各ダミーセル列の各々の固定ダミーセル21A,21Bをそれぞれアクセスする2組のダミーワード線12A,12Bと、ダミーワード線12A,12Bの選択を行うダミーセル制御回路9とを備える。例文帳に追加
This device is provided with two groups of dummy cell columns having respectively fixed dummy cells 21A, 21B and dummy bit lines 13A, 13B, two groups of dummy word lines 12A, 12B accessing respectively each fixed dummy cell 21A, 21B of each dummy cell column, and a dummy cell control circuit 9 selecting dummy word line 12A, 12B. - 特許庁
第1ダミー電極と第2ダミー電極との境界部分は、遮光膜により遮光する。例文帳に追加
The boundary portion between the first dummy electrodes and the second dummy electrodes is light shielded by a light shielding film. - 特許庁
パターンダミーを持つ半導体素子及びパターンダミーを用いた半導体素子の製造方法例文帳に追加
SEMICONDUCTOR DEVICE HAVING PATTERN-DUMMY AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE USING PATTERN-DUMMY - 特許庁
ダミーデータ追加部131は、決定された量のダミーデータをフレームに追加する。例文帳に追加
A dummy data adding part 131 adds the determined amount of dummy data to the frame. - 特許庁
また、ダミーセル(1、21)は、基板に形成されるダミー拡散層(3、4)を備えるものとする。例文帳に追加
Also, the dummy cells (1, 21) have dummy diffusing layers (3, 4) formed on the substrate. - 特許庁
ダミー発光管1は、ダミー管10に蓄光材フィルム20を巻き付けたものである。例文帳に追加
This dummy arc tube 1 is composed by winding a luminous material film 20 around a dummy tube 10. - 特許庁
一例として、ダミー層と、ダミー層の側壁に沿ったスペーサを形成するステップを含む。例文帳に追加
An embodiment comprises a step of forming dummy layers and spacers along the sidewalls of the dummy layer. - 特許庁
ダミー品の製造方法およびダミー品、見本帳ないし見本帳ファイル例文帳に追加
METHOD OF MANUFACTURING DUMMY PRODUCT, DUMMY PRODUCT, AND SAMPLE BOOK OR SAMPLE BOOK FILE - 特許庁
ダミースイッチDSは、スイッチSWのアクチュエータ62に対応するダミー操作箇所を有する。例文帳に追加
The dummy switch DS includes a dummy operation place in accordance with an actuator of the switch WS. - 特許庁
続いて、ダミーゲートの側壁にサイドウォールを形成した後、ダミーゲートを除去する。例文帳に追加
Successively, after a sidewall is formed on a sidewall of the dummy gate, the dummy gate is removed. - 特許庁
従来の高価なダミー・リードフレームに代えて、経済的なダミー・リードフレームを提供する。例文帳に追加
To provide an economical dummy lead frame in place of a conventional expensive dummy lead frame. - 特許庁
第1ダミーユニット18aは、第2ダミーユニット18bよりも多くのユニット数に設定される。例文帳に追加
The number of first dummy units 18a is set to be larger than that of second dummy units 18b. - 特許庁
例文 (999件) |
Copyright © Japan Patent office. All Rights Reserved. |
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。 |
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |