1016万例文収録!

「LOOP counter」に関連した英語例文の一覧と使い方(2ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > LOOP counterの意味・解説 > LOOP counterに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

LOOP counterの部分一致の例文一覧と使い方

該当件数 : 71



例文

For shutting off direct sunlight and the like, a screen body 10 is pulled out from the inside of the case 9, and a hook-and-loop fastener 20 arranged in the screen 10 is pressed to be fixed to a counter-part side fastener arranged on a dashboard.例文帳に追加

直射日光等を遮光する際には、幕体10をケース9内から引き出し、幕体10に設けられた面ファスナー20をダッシュボード上に設けた相手側ファスナーに押接固定すればよい。 - 特許庁

To cold start by getting out from loop condition repeating hot start by determination of a CPU itself by arranging a counter counting the number of times of the hot start.例文帳に追加

ホットスタートの回数をカウントするカウンタを設け、CPUが自身の判断でホットスタートを繰り返すループ状態を抜け出して、コールドスタートできるようにする。 - 特許庁

In the alteration of the setting, the counts of the loop counter are set to match the prescribed value and then, the operations are conducted in the sequence of turning off the power source switch, turning on the key switch and turning on the power switch.例文帳に追加

設定変更を行う際に、ループカウンタのカウント値と所定値を一致させてから、電源スイッチをオフ、キースイッチをオン、電源スイッチをオンの順序で操作を行う。 - 特許庁

To provide a liquid crystal panel driving system capable of reducing a programmable counter in a PLL loop by narrowing the frequency setting range of VCO 1, and to provide a liquid crystal display device using the same.例文帳に追加

VCO1の周波数設定範囲を狭くし、PLLループ内のプログラマブルカウンタの削減ができる液晶パネル駆動システムとそれを用いた液晶表示装置を提供することを目的とする。 - 特許庁

例文

The present invention comprises: a counter unit which receives an external clock and a delay locked loop clock and starts counting the number of toggles of each of the clocks from a set value; and a comparison control unit which compares the external clock count value with the delay locked loop count value in response to an on-die termination instruction signal and controls the operation of on-die termination in accordance with the values.例文帳に追加

外部クロック及び遅延固定ループクロックを受信して、それぞれのクロックがトグルされる数を設定された値からカウントするカウンタ部と、オンダイターミネーション命令信号に応答し、前記外部クロックカウント値と前記遅延固定ループカウント値とを比較し、その値に応じてオンダイターミネーションの動作を制御する比較制御部とを備える。 - 特許庁


例文

While performing coarse adjustment of a local oscillation frequency by a first lock loop using an up/down counter 5, and making operation to load or pump electric charge to a capacitor according to phase difference unnecessary by performing fine tuning of the local oscillation frequency by a second lock loop using a S/H circuit 11; it becomes possible to omit a LPF which uses a large size capacitor from a frequency synthesizer.例文帳に追加

アップ/ダウンカウンタ5を用いた第1のロックループによって局部発振周波数の粗調整を行うとともに、S/H回路11を用いた第2のロックループによって局部発振周波数の微調整を行うことにより、位相差に応じてコンデンサに電荷をチャージしたりポンプしたりする動作を不要とし、大容量のコンデンサを用いるLPFを周波数シンセサイザから省略できるようにする。 - 特許庁

Each lamp current is converted into detection PWM after being faintly smoothed, and the detection PWM is digitalized by a pulse width counter, which is subtracted from a target value, and is outputted as an input error signal after addition of non-linear characteristics, which is then integrated by a loop filter 62 to have a control signal generated by a steady-state closed loop.例文帳に追加

各ランプ電流は、弱平滑された後コンパレータで検出PWM化され、検出PWMはパルス幅カウンタで数値化された後、目標値から減算され、非線形特性付加後、入力誤差信号として出力され、ループフィルタ62によって積分され、定常時の閉ループによる制御信号が生成される。 - 特許庁

This invention provides a first compensation loop CL1 including a fourth arithmetic unit 21 which adds the feedback value from the incremental or absolute encoder and the speed instruction value to the input side of the deviation counter and provides to the deviation counter.例文帳に追加

本発明では、前記偏差カウンタの入力側に、インクリメンタル、またはアブソリュートエンコーダからの速度フィードバック値と速度指令値とを加算して前記偏差カウンタに供給する第4の演算器21を含む第1の補正ループCL1を、外乱に対して位相を修正するためのループとして設けている。 - 特許庁

Then, the phase comparator 13 is connected to the DLL loop by the switching circuit 15 at a timing of rise edge of the input clock CLK1, the number of steps of delay cells of the first variable delay circuit 11 is set at the number of steps corresponding to a counter value of the counter 14, and a usual DLL locking operation is performed.例文帳に追加

そして、入力クロックCLK1の立上りエッジのタイミングで、切換回路15により位相比較器13をDLLループに接続するとともに、カウンタ14のカウンタ値に相当する段数に、第1可変遅延回路11の遅延セル段数を設定してから、通常のDLLロック動作を行わせる。 - 特許庁

例文

Warning:There is a subtlety when the sequence is being modified by the loop (this can only occur for mutable sequences, i.e. lists).An internal counter is used to keep track of which item is used next,and this is incremented on each iteration.例文帳に追加

警告:ループ中のシーケンスの変更には微妙な問題があります (これは変更可能なシーケンス、すなわちリストで起こります)。 どの要素が次に使われるかを追跡するために、内部的なカウンタが使われており、このカウンタは反復処理を行うごとに加算されます。 - Python

例文

In this system, the read timing generation counter 42 is initialized according to information denoting a fault in a clock system, power-on clear, Loop Back On signal, and a fault in write/read phase of the elastic stores 43, 44 or the like caused in the package.例文帳に追加

この方式ではパッケージ内で発生したクロック系異常、パワーオンクリア、Loop Back On信号及びエラスティックストア43,44の書込み、読出しフレーム位相異常等の情報で読出しタイミング生成カウンタ42を初期化している。 - 特許庁

On a down- and up-link optical transmission lines, measured values (total delay times of the up and down links) of a loop-backed delay quantity measuring counter are multiplied by fixed scale factors with taking account that the difference between the optical transmission speeds of optical signals of different wavelengths are known.例文帳に追加

下りおよび上りの光伝送路において、波長の異なる光信号の光伝送速度の相違が既知であることを考慮した一定の倍率を、折り返された遅延量測定カウンタの測定値(下り上り合計遅延時間)にかける。 - 特許庁

A high frequency clock VCLK is generated from a reference clock by a phase lock loop constituted of a phase comparator circuit 201, a low-pass filter 202, a voltage control oscillation circuit 203 and a programmable counter 204, and is frequency-divided by a 1/8 frequency divider circuit 206 so as to generate a pixel clock.例文帳に追加

位相比較回路201,ローパスフィルタ202,電圧制御発振回路203,プログラマブルカウンタ204によって構成する位相ロックループによって基準クロックから高周波クロックVCLKを生成し、これを1/8分周回路206によって分周して画素クロックを生成する。 - 特許庁

The receive phase difference is detected from the difference between the count values of a loop counter 94 at the detected timing of the peak value of transmit signals outputted by an oscillation amplifier 73 to control the ultrasonic transmitter 61, and the detected timing of the peak value of the receive signals.例文帳に追加

発振増幅器73が出力する超音波送信機61を制御する送信信号送信信号のピーク値が検出されたタイミングと、受信信号のピーク値が検出されたタイミングにおけるループカウンタ94のカウント値の差から、両者の受信位相差が検出される。 - 特許庁

In one embodiment, a method for discriminatingly regenerating an optical signal comprises a step for counter-propagating an input signal and a regenerating signal within an all-optical signal regenerator based on free-space optics, where the all-optical signal regenerator based on free-space optics comprises a step for preparing a Sagnac loop interferometer, and a step for extracting a regenerated output signal from the Sagnac loop interferometer.例文帳に追加

例示の一実施形態では、光信号を識別再生するための方法は、自由空間光通信に基づいて、全光信号識別再生装置内で入力信号と識別再生信号を対向伝送させるステップであって、自由空間光通信に基づく全光信号識別再生装置が、サニャック・ループ干渉計を備えるステップと、サニャック・ループ干渉計から識別再生された出力信号を抽出するステップとを含む。 - 特許庁

A phase comparator 13 is disconnected from a DLL loop by a switching circuit 15, a counter 14 starts counting by a rise edge of an output clock CLK2 of a first variable delay circuit 11, and the counting is stopped by an edge of a rise clock of an input clock CLK1 into the first variable delay circuit 11.例文帳に追加

切換回路15によって位相比較器13をDLLループから切り放しておき、第1可変遅延回路11の出力クロックCLK2の立上りエッジによってカウンタ14のカウントを開始し、第1可変遅延回路11への入力クロックCLK1の立上りクロックのエッジによってそのカウントを停止させる。 - 特許庁

The exhaled breath sample injected into the glucose oxidase is placed in a loop of a phase modulation system optical fiber gyroscope, and a plurality of counter polarization conversion collimator optical systems facing each other, whose space conveyance part is placed in parallel, are connected in concatenation to an optical fiber for multipass so that detection sensitivity is significantly improved.例文帳に追加

グルコース酸化酵素に注入した呼気検体を位相変調方式光ファイバジャイロのループの中に置き対向する複数の対向偏光変換コリメータ光学系をその空間伝送部が並列に配置され光ファイバを縦続に接続することによってマルチパス化し検出感度を大幅に改善したことにある。 - 特許庁

A phase synchronization circuit 100 has an output frequency available by multiplying the frequency of reference signal with X, and includes a reference signal source 180, a voltage control oscillator 110, a phase comparator 120, a first charge pump 130, a loop filter 150, a counter 161, a second charge pump 170, and a control circuit 164.例文帳に追加

位相同期回路100は、基準信号の周波数にXを乗じて得られる出力周波数を有し、基準信号源180と、電圧制御発振器110と、位相比較器120と、第1チャージポンプ130と、ループフィルタ150と、カウンタ161と、第2チャージポンプ170と、制御回路164とを備える。 - 特許庁

In the demapping method, a virtual data amount counter 15 is provided, the virtual data amount of client data estimated to be stored in the demapping FIFO 12 is counted from the frame interval of received line data and the data amount of the period, and the phase comparison signals being the phase reference in the phase locked loop are generated on the basis of the count value.例文帳に追加

仮想データ量カウンタ15を設け、受信したラインデータのフレーム間隔とその期間のデータ量とからデマッピングFIFO12に蓄積されていると推定されるクライアントデータの仮想データ量を計数し、その計数値に基づいて、位相同期ループにおける位相基準となる位相比較信号を生成する。 - 特許庁

When the control machine 322 draws a lost big win random number (105), the lost big win random number is deleted from a big win random number loop counter range so that, as respective game machines under the control of the control machine 322 more frequently perform lost processings, the probability for the control device 322 of drawing the big win random number is more heightened.例文帳に追加

管理装置322においてはずれの大当たり乱数が抽選された場合(105)、そのはずれの大当たり乱数が大当たり乱数ループカウンタレンジから消去されるので、管理装置322の管理下にある各遊技機がはずれ処理を行えば行うほど、その管理装置322が大当たりの大当たり乱数を抽選する確率が上がっていく。 - 特許庁

例文

Further, the oscillation frequency of a high-frequency oscillation machine 12 for supplying a sinusoidal high-frequency voltage to the counter electrodes 2 is made to follow up the resonance frequency of a load side resonance circuit by a PLL (Phase Locked Loop) circuit 15 to prevent the distortion of the supply voltage and to suppress the generation of the microarcs by a steep noise component, thereby continuously forming the stable plasma.例文帳に追加

さらに、対向電極2に正弦波高周波電圧を供給する高周波発振機12の発振周波数を、PLL回路15によって負荷側共振回路の共振周波数に追従させ、供給電圧の歪を防止し、急峻なノイズ成分によるマイクロアークの発生を抑止し、安定したプラズマを継続的に生成する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright 2001-2004 Python Software Foundation.All rights reserved.
Copyright 2000 BeOpen.com.All rights reserved.
Copyright 1995-2000 Corporation for National Research Initiatives.All rights reserved.
Copyright 1991-1995 Stichting Mathematisch Centrum.All rights reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS