1153万例文収録!

「galois field」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > galois fieldの意味・解説 > galois fieldに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

galois fieldの部分一致の例文一覧と使い方

該当件数 : 57



例文

GALOIS FIELD MULTIPLIER AND GALOIS FIELD DIVIDER例文帳に追加

ガロア体乗算器およびガロア体除算器 - 特許庁

INVERSE ELEMENT OPERATION CIRCUIT OF GALOIS FIELD例文帳に追加

ガロア体の逆元演算回路 - 特許庁

GALOIS FIELD OPERATION PROCESSOR例文帳に追加

ガロア体演算プロセッサ - 特許庁

GALOIS FIELD MULTIPLYING CIRCUIT AND GALOIS FIELD INVERSE ELEMENT ARITHMETIC CIRCUIT例文帳に追加

ガロア体乗算回路およびガロア体逆元演算回路 - 特許庁

例文

COMPOUND GALOIS FIELD ENGINE AND GALOIS FIELD DIVIDER AND SQUARE ROOT ENGINE AND METHOD例文帳に追加

複合ガロア体エンジンおよびガロア体除算器および平方根エンジンおよび方法 - 特許庁


例文

To provide a Galois field multiplier for multiplying a Galois field using a CRC coder.例文帳に追加

CRC符号器を用いたガロア体の掛け算を行うガロア体掛け算器を提供する。 - 特許庁

To perform a Galois field product computation at high speed when generating parity data using a Galois field.例文帳に追加

ガロア体を用いてパリテイデータを生成する際に、高速にガロア体の積演算を実行する。 - 特許庁

α MULTIPLICATION CIRCUIT AND ARITHMETIC CIRCUIT OF GALOIS FIELD例文帳に追加

ガロア体のα乗算回路および演算回路 - 特許庁

RAID SYSTEM AND GALOIS FIELD PRODUCT COMPUTATION METHOD例文帳に追加

RAID装置及びガロア体の積演算処理方法 - 特許庁

例文

GALOIS FIELD MULTIPLIER AND COMMUNICATION DEVICE例文帳に追加

ガロア体掛け算器及び通信装置 - 特許庁

例文

RAID DEVICE AND PRODUCT OF GALOIS FIELD ARITHMETIC PROCESSING METHOD例文帳に追加

RAID装置及びガロア体の積演算処理方法 - 特許庁

ORIGINAL DIVISION ARITHMETIC CIRCUIT ON GALOIS FIELD例文帳に追加

ガロア体上の元の除算演算回路 - 特許庁

DEVICE FOR REALIZING CALCULATION ON GALOIS FIELD GF(p)例文帳に追加

ガロア体GF(p)上の演算を実現する装置 - 特許庁

To achieve multiplication in a Galois extension field by a small circuit scale.例文帳に追加

ガロア拡大体における乗算を小さな回路規模で実現する。 - 特許庁

RAID SYSTEM AND DATA RECOVERY APPARATUS USING GALOIS FIELD例文帳に追加

RAID装置及びガロア体を用いたデータ復元装置 - 特許庁

DIVISION CALCULATING METHOD AND DIVISION CALCULATING CIRCUIT FOR ELEMENT ON GALOIS FIELD例文帳に追加

ガロア体上の元の除算演算方法および除算演算回路 - 特許庁

DISK ARRAY APPARATUS, RAID PARITY DATA GENERATION CIRCUIT, AND GALOIS FIELD MULTIPLYING CIRCUIT例文帳に追加

ディスクアレイ装置,RAID用パリティデータ生成回路およびガロア体乗算回路 - 特許庁

The method includes the generation of the first number sequence contained in a Galois field GF[M].例文帳に追加

この方法は、ガロア体GF[M]に含まれる第1数列を生成することを含む。 - 特許庁

METHOD FOR MULTIPLYING TWO FACTORS FROM GALOIS FIELD AND MULTIPLIER FOR PERFORMING THE SAME例文帳に追加

ガロア体からの二つの係数を乗算するための方法及びこの方法を遂行するための乗算器 - 特許庁

To provide a Galois field multiplier capable of shortening the operation time without requiring any operation clock.例文帳に追加

動作クロックを必要とせず、演算時間の短縮化を図り得るガロア体乗算器を提供する。 - 特許庁

To speed up multiplicative inverse element operation processing of a Galois extension field GF(2^m).例文帳に追加

ガロア拡大体GF(2^m)の乗法逆元演算処理において、高速化を実現する。 - 特許庁

In a broader sense, the invention includes a compound Galois field engine for performing a succession of Galois field linear transforms on a succession of polynomial inputs to obtain an ultimate output.例文帳に追加

より広い意味で、一連の多項式入力上で一連のガロア体線形変換を実行して、最終的な出力を得るための複合ガロア体エンジンを含んでいる。 - 特許庁

A bit string Di of a Galois field element as the CRC value of data D3 of k1 to k2 bytes is found (ST11).例文帳に追加

k1〜k2バイトまでのデータD3のCRC値としてガロア体の要素からなるビット列Diを求める(ST11)。 - 特許庁

BCH decoding of tps data carriers is achieved with minimal resources with an arrangement that includes a small Galois field multiplier.例文帳に追加

小型のガロア体乗算器を含む構成を伴う最小の資源により、tpsデータキャリアのBCH復号化が達成される。 - 特許庁

METHOD AND APPARATUS FOR MULTIPLICATION IN GALOIS FIELD FOR PREVENTING INFORMATION LEAKAGE ATTACK, INVERSE TRANSFORMATION DEVICE, AND APPARATUS FOR AES BYTE SUBSTITUTION OPERATION例文帳に追加

情報漏れ攻撃を防止するためのガロア体上の乗算方法及び装置、逆変換装置、そしてAESバイト置換演算装置 - 特許庁

DEVICE AND METHOD FOR OPERATING GROUP CALCULATIONS OF JACOBI VARIETY OF HYPERELLIPTIC CURVE DEFINED ON GALOIS FIELD WITH TWO CHARACTERISTICS例文帳に追加

標数2のガロア体上で定義される超楕円曲線のヤコビ多様体の群演算を実施する装置及び方法 - 特許庁

Thus, it becomes possible to efficiently calculate the number of digits, and generate a hyperelliptic curve on a Galois field having a larger prime number as a characteristic.例文帳に追加

これにより効率的な位数計算と,より大きな素数を標数に持つ有限体上の超楕円曲線生成が可能となる。 - 特許庁

To provide a Euclidean algorithm arithmetic unit for a polynomial in a Galois field, that can reduce circuit scale, especially a memory space, without causing increase in the processing time.例文帳に追加

ガロア体における多項式のユークリッド互除演算に関して処理時間の増大を招くことなく回路規模、特にメモリスペースを低減する。 - 特許庁

Sixteen sets of syndrome calculation circuits calculating a syndrome of one code word of octuple error correction Reed-Solomon codes in this data error correction device consist of Galois field adders 140-155, flip-flop circuits 160-175 and 1st constant multipliers for Galois field sources 180-195.例文帳に追加

ガロア体の加算器140〜155、フリップフロップ回路160〜175、およびガロア体の元の第1定数乗算器180〜195により、8重誤り訂正リードソロモン符号の1符号語のシンドロームを計算する16個のシンドローム計算回路が構成される。 - 特許庁

In S-BOX operation or in reverse S-BOX operation in the hardware encryption/decryption apparatus, the inverse element of multiplication of elements on a Galois Field GF(2^8) is calculated by using the operation on a Galois Field GF(((2^2)^2)^2), and the vectors to be inputted are replaced by other vectors by using this calculation result.例文帳に追加

ハードウェア暗号化/復号化装置のS−BOX演算または逆S−BOX演算は、ガロアフィールドGF(2^8)上の元素の乗算の逆元を、ガロアフィールドGF(((2^2)^2)^2)上の演算を用いて計算し、この計算結果を用いて入力されるベクトルを他のベクトルに置換する。 - 特許庁

To provide a system wherein block cryptography such as AES having an arithmetic operation on a Galois field (finite field) can be processed at high speed and with a smaller storage capacity than in a conventional system.例文帳に追加

AESのような、ガロア体(有限体)上の演算処理を有するブロック暗号において、処理速度が高速であり、かつ従来方式よりも少ない記憶容量で処理可能な方式を提案する。 - 特許庁

Multipliers corresponding to 1st inputs of 1st to 4th Galois field product sum circuits 134 are coefficients of 0-to 3rd order of a generating polynomial G(x).例文帳に追加

第1のガロア体積和回路131から第4のガロア体積和回路134の第1の入力に対応する乗数は、生成多項式G(x) の0次から3次の係数である。 - 特許庁

Multipliers corresponding to 3rd inputs of the 1st to 4th Galois field product sum circuits 131 to 134 are coefficients of 0-to 3rd order of a polynomial of the residue obtained by dividing x6 by the generating polynomial G(x).例文帳に追加

第1のガロア体積和回路131から第4のガロア体積和回路134の第3の入力に対応する乗数は、x^6 を生成多項式G(x)によって割ったあまりの多項式の0次から3次の係数である。 - 特許庁

Multipliers corresponding to 2nd inputs of the 1st to 4th Galois field product sum circuits 131 to 134 are coefficients of 0-to 3rd order of a polynomial of the residue obtained by dividing x5 by the generating polynomial G(x).例文帳に追加

第1のガロア体積和回路131から第4のガロア体積和回路134の第2の入力に対応する乗数は、x^5 を生成多項式G(x) によって割ったあまりの多項式の0次から3次の係数である。 - 特許庁

Coefficients of polynomials R_i(z) and B_i(z) are stored in registers 10 and 20 and Galois field arithmetic is performed thereon by an arithmetic unit 30.例文帳に追加

レジスタ10、及びレジスタ20に多項式R_i(z)とB_i(z)の係数を格納し、それらに対し演算ユニット30でガロア体演算を行う。 - 特許庁

The RAID controller uses the primitive polynomial of Galois extension field for generating the redundancy data and the same polynomial as the generation polynomial of a redundancy code.例文帳に追加

RAIDコントローラは、冗長データを生成するためのガロア拡大体の原始多項式と、冗長符号の生成多項式に同一の多項式を用いる。 - 特許庁

To shorten a time to be spent on the calculation of a redundancy code in redundancy data in a disk array device for giving a patrol code as a redundancy code to redundancy data calculated by Galois extension field.例文帳に追加

ガロア拡大体によって計算された冗長データに冗長符号として巡回符号を付与するディスクアレイ装置において、冗長データについての冗長符号の計算に要する時間を短縮する。 - 特許庁

As shown by (B) in Fig.17, as a first processing, an addition of each row (third row and fourth row) which have a non-zero element on the noticeable column (eighth column) is made on a Galois field.例文帳に追加

図17のBに示されるように、第1の処理として、着目する列(8列)に非0要素を持つ行(3行と4行)同士のガロア体上の加算が行われる。 - 特許庁

To provide a method for controlling a Galois field multiplier which can perform logical exclusive OR operation with a small number of instruction cycles, while eliminating the need for expanding a circuit scale.例文帳に追加

回路規模を拡張することなく排他的論理和演算処理を少ない命令サイクル数で行なうことができガロア体掛け算器の制御方法を提供する。 - 特許庁

Each syndrome computing unit 2-t provided in a reed solomon decoder has an adder 13 which accumulates values obtained by multiplying exponents of a primitive element of a Galois field and a delayer 11 which stores intermediate steps of accumulation.例文帳に追加

リード・ソロモン復号装置に設けられている各シンドローム演算器2-tは、ガロア体の原始元のべき乗を乗算した値を累積加算する加算器13と、その累積加算の途中経過を格納する遅延器11とを有する。 - 特許庁

To provide a method and an apparatus for multiplication in a Galois field for preventing an information leakage attack, an inverse transformation device, and an apparatus for an AES byte substitution operation.例文帳に追加

情報漏れ攻撃を防止するためのガロア体上の乗算方法及び装置、逆変換装置そしてAESバイト置換演算装置が開示される。 - 特許庁

To provide a remainder computing element, etc., on the best Galois field for a remainder operation and a power remainder operation which operates with a relatively slow clock and is used for elliptic curve ciphering, etc.例文帳に追加

比較的低速のクロックで動作し、かつ、楕円曲線暗号等で用いる剰余演算、べき乗剰余演算に最適なガロア体上の剰余演算器等を提供する。 - 特許庁

A logic AND of a maximum value of the mask with a correction value is computed, and an exclusive OR (XOR) of the result with the shifted data is computed to thereby obtain a result by product computation based on the Galois field.例文帳に追加

そして、マスクの最大値と補正値との論理積を演算し、演算結果とシフトされたデータとの排他的論理和(XOR)を演算して、データをガロア体の元で積演算した結果を得る。 - 特許庁

An error position polynomial σ(x) is calculated based on syndromes S_0, S_1 to S_2t-1 and pieces of disappearance position information Er_0, Er_1 to Er_2t-1 as the Galois field expression of a disappearance position.例文帳に追加

シンドロームS_0、S_1、・・・、S_2t−1と消失位置のガロア体表現である消失位置情報Er_0、Er_1、・・・、Er_2t−1に基づいて誤り位置多項式σ(x)を計算する。 - 特許庁

To avoid unnecessary power consumption by actively removing hazard occurrence even when an input signal to a combinational logic circuit composed of a multi-stage logic gate such a Galois field inverse element calculating circuit has an excessive transition.例文帳に追加

ガロア体逆元計算回路などの多段論理ゲートで構成される組合せ論理回路への入力信号に過渡的な遷移が発生する場合でも、ハザードの発生を能動的に除去し、無駄な電力消費を回避する。 - 特許庁

The connection information generating device 1 produces an addition table and a multiplication table of a Galois field using a value obtained by subtracting one from the number of the second transfer devices connected to one first transfer device as a characteristic.例文帳に追加

この接続情報生成装置1は、1つの第1転送装置に接続する第2転送装置の数から1を減算した値を標数とするガロア体の加法表と乗法表とを作成する。 - 特許庁

To provide an inverse element computing device in which circuit scale and circuit delay are suppressed further when the inverse element computing algorithm in a Galois field of a characteristic two is made into VLSI.例文帳に追加

標数2のガロア体での逆元計算アルゴリズムをVLSI化した際、回路規模や回路遅延をより小さく抑えられる逆元計算装置を提供すること。 - 特許庁

N (= four) pieces of communication equipment P1 to P4 trying to share a common key share a prime number q' satisfying 'q'=2q+1' about a prime number q and a primitive element α of a Galois field GF (q').例文帳に追加

共通鍵を共有しようとするn(=4)個の通信装置P1〜P4は、素数qについて「q’=2q+1」を満たす素数q’と、ガロア体GF(q’)の原始元αとを共有している。 - 特許庁

An extension Galois field GF (PP) where the same prime P is taken as a characteristic P, and an extension degree m is used in a extension GF (P^m) to realize quick processing.例文帳に追加

ガロア拡大体GF(P^m )において、標数Pと拡大次数mを同一の素数Pとした拡大体GF(P^P )を用いることにより、課題を解決した。 - 特許庁

例文

The data-ciphering processor performs two or more round operations using a round key, plain text/cipher text, and masking data, and the masking method realized in a Galois field GF, a synthetic field, is applied to a part of the round operations.例文帳に追加

ラウンドキー、プレインテキスト/サイファテキスト及びマスキングデータを利用した複数個のラウンド演算を行い、ラウンド演算のうち一部は、合成フィールドであるガロアフィールドGF(●)で実現されるマスキング方法が適用されたデータ暗号処理装置である。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS