1016万例文収録!

「VCO 2」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オフ

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

VCO 2の部分一致の例文一覧と使い方

該当件数 : 90



例文

The output of the LPF 2 is inputted to the VCO 3.例文帳に追加

低域通過フィルタ2の出力は電圧制御発振器(VCO)3に入力される。 - 特許庁

A signal of a frequency F2 is generated in a VCO(2) 11.例文帳に追加

VCO(2)11では周波数F2の信号が発生する。 - 特許庁

This phase synchronous circuit is composed of a PLL part comprising a phase comparator 1, a charge pump 2, a loop filter 3, the VCO 4, and a frequency divider 5, and a calibration circuit 14 for automatically adjust a frequency range of the VCO.例文帳に追加

位相比較器1、チャージポンプ2、ループフィルタ3、VCO4、分周器5からなるPLL部と、VCOの周波数範囲を自動調整するキャリブレーション回路14で構成する。 - 特許庁

The PLL circuit consists of a data reproducing PLL circuit 1A including a VCO 44, and a frequency synthesizer 2 including a VCO 27 constituted similarly to the VCO 44.例文帳に追加

PLL回路は、VCO44を含むデータ再生用PLL回路1Aと、VCO44と同様に構成されるVCO27を含む周波数シンセサイザ2とからなる。 - 特許庁

例文

An LC-VCO 1 is provided with a negative resistor part 2, an LC circuit part 4 and a negative resistor part 3.例文帳に追加

LC−VCO1に負性抵抗部2、LC回路部4、負性抵抗部3を設ける。 - 特許庁


例文

A first noise removing circuit 8 is provided on a power line 1a connecting a first VCO 2 and a DC power source 1 together and the resonance frequency is set equal to the oscillation frequency of the first VCO 2.例文帳に追加

第1の雑音除去回路8は、第1のVCO2と直流電源1とを接続する電源ライン1aに設けられ、共振周波数が第1のVCO2の発振周波数と等しくなるように設定されている。 - 特許庁

Phase information following the PR (1, 2, 2, 2, 1) formed by a digital VCO (Voltage Controlled Oscillator) 109 is supplied to the data interpolation circuit 104.例文帳に追加

データ補間回路104には、デジタルVCO109によって生成されたPR(1,2,2,2,1)に従う位相情報が供給される。 - 特許庁

To provide a voltage-controlled oscillator VCO that enables practical operation at a center frequency of 2 GHz band, has a sufficient frequency variable width and is made small in size in the VCO whose oscillating element is a piezoelectric bulk vibration element or a surface acoustic wave resonator.例文帳に追加

圧電バルク振動素子または弾性表面波共振器を発振素子として有するVCO(電圧制御発振器)において、中心周波数2GHz帯での実用的な動作を可能とし、かつ、十分な周波数可変幅を実現する。 - 特許庁

A phase difference detection controller 2 detects a phase difference between a received data signal and the clock for synchronization, converts this value to a voltage, impresses it through an analog switch 3 to a VCO 4 and controls the oscillation frequency of the VCO 4.例文帳に追加

位相差検出コントローラ2は受信データ信号と同期用クロックの位相差を検出し、これを電圧に変換してアナログスイッチ3を経てVCO4に印加し、VCO4の発振周波数を制御する。 - 特許庁

例文

The clock oscillating source 10 is provided with an LPF 11 and a VCO 12, and the clock signal outputted from the VCO 12 is fed to the STC counter 41 and a timer 24 in a stream multiplexer circuit 2.例文帳に追加

クロック発信源10には、LPF11及びVCO12が設けられており、VCO12から出力されたクロック信号がSTCカウンタ41及びストリーム多重回路2内のタイマ24に供給される。 - 特許庁

例文

The oscillation frequency control circuit 2 of the VCO includes a plurality of unit control circuits 2_1, 2_2 to 2_N, etc., to which an oscillation control voltage V_TUNE is applied.例文帳に追加

VCOの発振周波数制御回路2は、発振制御電圧V_TUNEが印加される複数の単位制御回路2_1、2_2…2_Nを含む。 - 特許庁

As a result, a modulated signal S3 suppressed noises generated in the D/A converter 6 by the loop filter 2 is supplied to a VCO 3.例文帳に追加

これにより、D/A変換器6で発生するノイズをループフィルタ2で抑圧した変調信号S3をVCO3へ供給する。 - 特許庁

Digitized reception data are sent to an orthogonal separation part 2, operated synchronously with the signal of the oscillation frequency of the VCO 3 and is separated orthogonally.例文帳に追加

ディジタル化された受信データは、VCO3の発振周波数の信号に同期して動作する直交分離部2に送られ直交分離される。 - 特許庁

The TCXO 1, the frequency dividers 2, 4, the VCO 3, the phase comparator 5 and the charge pump 6 configure a PLL circuit.例文帳に追加

TCXO1、分周器2、4、VCO3、位相比較器5およびチャージポンプ6は、PLL回路を構成する。 - 特許庁

The video image switching detection circuit is provided with a PLL circuit having a phase comparator 1, an LPF 2, a VCO 3, and a frequency divider 4.例文帳に追加

映像切替検出回路は、位相比較器1、LPF2、VCO3、分周器4を有してなるPLL回路を備えている。 - 特許庁

A voltage controlled oscillator section(VCO) 1 outputs an oscillation output signal S1, having a fixed frequency f1=2N(f2fm) (N being an integer of 2 or larger).例文帳に追加

電圧制御発振部(VCO)1は、固定周波数f1=2N(f2+△fm)(Nは2以上の整数)の発振出力信号S1を出力する。 - 特許庁

An oscillated signal outputted from a VCO 1 is transmitted through a transmission line 10a, and resonator 2 is coupled to the transmission line 10a thereby.例文帳に追加

VCO1から出力された発振信号が伝送線路10aを伝送することで、共振器2は伝送線路10aに結合する。 - 特許庁

The block 2 consists of a D/A converter type frequency sweeping circuit 31, a VCO 33, and an RF power amplifier 35 or the like.例文帳に追加

ブロック2は、D/Aコンバータ式周波数掃引回路31、VCO33、RFパワーアンプ35等からなる。 - 特許庁

The PLL is formed by an EX-OR type phase comparator 2, a low-pass filter 3, a voltage control oscillator (VCO) 4 and a 1/2 frequency divider 5.例文帳に追加

EX−OR型位相比較器2と、低域フィルタ3と、電圧制御型発振器(VCO)4と、1/2分周器5とでPLLを形成する。 - 特許庁

A PLL circuit consisting of a VCO circuit 2, a frequency dividing circuit 3, a reference frequency circuit 1, a phase comparing circuit 4, and a loop filter circuit 5 is used and an adder circuit 7 inputs a modulating signal to the VCO circuit 2.例文帳に追加

VCO回路2と、分周回路3と、基準周波数回路1と、位相比較回路4と、ループフィルター回路5とから構成されるPLL回路を用い、加算回路7により、変調信号をVCO回路2に入力させるように構成する。 - 特許庁

When the difference of the frequency divider data is not yet within the prescribed range, a difference between the frequency of the VCO 6 and the frequency divider data is found, a charge time Tc 2 is found from the display section and a preceding frequency change in the VCO 6 and then the loop filter 5 is charged for the time Tc 2.例文帳に追加

それでも所定範囲内に入らない場合は、VCO6の周波数と分周データとの差を求め、その差と前回のVCO6の周波数変化量とからチャージ時間Tc2を求めて、ループフィルタ5をチャージする。 - 特許庁

A first PLL synthesizer 3 controls the frequency of local oscillated signals generated from a first VCO 4 by impressing a voltage having the magnitude corresponding to the phase difference between a reference- frequency signal supplied from a crystal oscillator 2 and the local oscillated signals generated from the VCO 4 upon the VCO 4 by referring to the reference- frequency signal, and so on.例文帳に追加

第1のPLLシンセサイザ3は、水晶発振器2から供給された基準周波数信号を参照し、第1のVCO4が生成したローカル発振信号との位相差に対応する大きさの電圧を第1のVCO4に印加するなどして、第1のVCO4が生成するローカル発振信号の周波数を制御する。 - 特許庁

A selection circuit 3 is provided between a 1st VCO 1 and a 4th VCO 4, and a switching signal generation circuit 2 is further provided which detects change of the state of an input frequency f0 and outputs a switching signal to the selection circuit only for a fixed time when detecting the change.例文帳に追加

第1のVCO1と第2のVCO4との間に選択回路3を設け、更に、入力周波数f_0 の状態の変化を検出し、変化を検出すると一定時間だけ切り替え信号を選択回路に出力する切替信号発生回路2を設ける。 - 特許庁

A VCO(voltage-controlled oscillator) 4 oscillates, in response to the voltage of a supplied signal to the VCO and outputs an oscillation signal via a waveform shaping inverter 5 and feeds back a signal to an input terminal of a delay block 1 and one input terminal of an EXOR gate 2.例文帳に追加

VCO4は、供給された信号の電圧値に応じた周波数で発振し、発振信号を波形整形用インバータ5を介して出力すると共に、帰還して遅延ブロック1の入力端子とEXORゲート2の一方の入力端子に出力する。 - 特許庁

The control part 13 stops the oscillation of the VCO when a second period (>250 ms) elapses after detecting the power failure, and sequentially changes the frequency of the VCO to frequencies for preheating, starting or lighting control of the lamp 2 during the first period after the recovery of the power failure to output them to the inverter 12.例文帳に追加

また、制御部13は、停電検出後、第2の時間(>250ms)が経過したときに、VCOの発振を停止し、停電の復電後、第1の時間の間に、VCOの周波数を、ランプ2の予熱、始動又は点灯制御用の周波数に順次変更してインバータ12に出力する。 - 特許庁

A VCO 2 supplies the clock signal of a frequency which is proportionate to the voltage of a VCO control signal being the output of the frame phase difference control circuit 5 respectively to a clock output terminal 13, an output frame generating counter 4 and the frequency divider 3 as an output clock.例文帳に追加

VCO2はフレーム位相差制御回路5の出力であるVCO制御信号の電圧に比例した周波数のクロック信号を出力クロックとしてクロック出力端子13と出力フレーム生成カウンタ4と分周器3とに夫々供給する。 - 特許庁

The prescaler (6) subjects the output signal (fv) of the VCO (3) to frequency division processing with a constant modulus {selected from (k+2) integers in accordance with mode signals (S, S1, S2, to Sk)}.例文帳に追加

プリスケーラ(6)はVCO(3)の出力信号(fv)を一定のモジュラス((k+2)個の整数からモード信号(S、S1、S2、…、Sk)に従って選択される)で分周する。 - 特許庁

Horizontal synchronizing signals HSOUT are fed to a phase comparator 2 through an input terminal 1, and the output of the comparator 2 is fed to a VCO 4 through an LPF 3.例文帳に追加

入力端子1を通じて水平同期信号HSOUTが位相比較器2に供給され、この比較出力がLPF3を通じてVCO4に供給される。 - 特許庁

Further, each of the delay circuits is composed of a delay line 2 to which a plurality of delay elements are connected, and a PLL circuit 3, a VCO 3 and the delay line 2 in the PLL circuit are composed of the same delay element, and the same control voltage is supplied.例文帳に追加

さらに各遅延回路を、複数の遅延素子を接続したディレイライン2とPLL回路3で構成し、PLL回路中のVCO3とディレイライン2とを同一の遅延素子で構成し、同一の制御電圧を供給する。 - 特許庁

An oscillation frequency (fv) is adjusted by a VCO (3) in accordance with control signals (Vf) generated by a phase comparator (1), a charge pump (5), and an LPF (2) corresponding to a phase difference between a reference signal (fr) and a comparison signal (fd).例文帳に追加

位相比較器(1)、チャージポンプ(5)、及びLPF(2)により基準信号(fr)と比較信号(fd)との間の位相差に応じて生成される制御信号(Vf)に従い、VCO(3)は発振周波数(fv)を調整する。 - 特許庁

The amplification unit 3 is provided between a VCO 5 and the amplitude modulation unit 2, amplifies a signal level of a local input signal in accordance with the input current level of the current source GEN2, and outputs this signal to the amplitude modulation unit 2.例文帳に追加

増幅部3は、VCO5と振幅変調部2の間に設けられ、電流源GEN2の入力電流レベルに応じてローカル入力信号の信号レベルを増幅し、この信号を振幅変調部2に出力する。 - 特許庁

A phase comparing unit 2 compares the phase of the output signal OUT 2 of the frequency divider 18 with the phase of the reference clock REF and outputs a voltage corresponding to the phase difference as a control voltage Vcnt to the VCO 16.例文帳に追加

位相比較部2は、分周器18の出力信号OUT2と、基準クロックREFの位相を比較し、位相差に応じた電圧を制御電圧VcntとしてVCO16に出力する。 - 特許庁

A CDR circuit includes: a frequency control circuit; a first VCO 2 which generates a reproduction clock whose oscillation frequency is controlled according to control voltage and whose oscillation phase is controlled by input data; an FF 1 which performs data identification of the input data by the reproduction clock; and a second VCO 3 whose oscillation frequency is controlled according to control voltage.例文帳に追加

CDR回路は、周波数制御回路と、制御電圧に応じて発振周波数が制御されかつ入力データにより発振位相が制御される再生クロックを生成する第1のVCO2と、再生クロックによって入力データのデータ識別を行うFF1と、制御電圧に応じて発振周波数が制御される第2のVCO3とを備える。 - 特許庁

A reproducing speed detection circuit 6 detects a reproducing speed, a limit circuit 7 compares reproduction speed information with an upper limit setting value and with a lower limit setting value, controls an output of a phase comparator 1 and a speed comparator 2 and accurately sets the oscillating frequency range of the VCO 4, independently of the oscillation characteristics of the VCO 4.例文帳に追加

再生速度検出回路6により再生速度を検出し、リミット回路7により再生速度情報と上限設定値および下限設定値を比較して位相比較器1および速度比較器2の出力を制御してVCO4の発振特性にかかわらず、正確にVCO4の発振周波数範囲を設定する。 - 特許庁

The PLL circuit is provided with a generating means 2 that generates reference signals, variable frequency dividers 4, 8 that apply frequency division to an output signal of a voltage controlled oscillator VCO and output each feedback signal, and a phase comparator 13 that compares the phases of the reference signals with each other and the PLL circuit is configured not to reflect the error signal onto the voltage controlled oscillator VCO.例文帳に追加

複数の基準信号を発生する発生手段2と、電圧制御発振器VCOの出力信号を分周し、各帰還信号を出力する複数の可変分周器4,8と、各帰還信号と各基準信号を位相比較する位相比較器13とを備え、電圧制御発振器VCOに対し、誤差信号を反映させない様に構成した。 - 特許庁

A high frequency signal switching circuit 17 at the inspection of reception switches connection to connect an input terminal of a gain variable high frequency amplifier 2 and an output terminal of a local oscillator VCO 1, and the local oscillator VCO 1 provided in advance to provide a local signal to mixer circuits 7, 8 is selected as a test signal source.例文帳に追加

受信の検査の時に、高周波信号切り替え回路17はゲイン可変高周波アンプ2の入力端子と局部発振器VCO1の出力端子とを接続するように接続の切り替えを行い、ミキサ回路7・8にローカル信号を与えるために予め設けられた局部発振器VCO1を、テスト信号源として選択する。 - 特許庁

The delay circuit 4 is composed of a replica circuit 40 as a delay circuit having the same constitution with the gating circuit 2 and a replica circuit 41 as a delay circuit having the same constitution with the gated VCO 3.例文帳に追加

遅延回路4は、ゲーティング回路2と同じ構成の遅延回路であるレプリカ回路40と、ゲーテッドVCO3と同じ構成の遅延回路であるレプリカ回路41とから構成される。 - 特許庁

This testing device of the PLL circuit having a phase comparator 1, a loop filter 2, a VCO 3 and a prescaler 4 is equipped with the first switch 11 and the second switch 12.例文帳に追加

この発明は、位相比較器1、ループフィルタ2、VCO3、およびプリスケーラ4を有するPLL回路のテスト装置であって、第1スイッチ11と、第2スイッチ12とを備えている。 - 特許庁

The circuit 46 limits the output current of the V-I converter 45 by using a bias current the VCO 27 included in the synthesizer 2.例文帳に追加

電流制限回路46は、V−I変換器45の出力電流を、周波数シンセサイザ2に含まれるICO27からのバイアス電流を用いて制限するようになっている。 - 特許庁

The PLL circuit is provided with a phase comparator 1, a charge pump 2, a loop filter 3, and an input signal mask circuit 5 in the input side of the phase comparator 1 in addition to VCO(voltage control oscillator) 4.例文帳に追加

この発明は、位相比較器1と、チャージポンプ2と、ループフィルタ3と、VCO(電圧制御発振器)4の他に、さらに位相比較器1の入力側に入力信号マスク回路5を備えている。 - 特許庁

Thus, the phase difference of the reception data D and the output signals Vco becomes zero in the operation of the phase comparator 2 regardless of the timing of the control signals CS.例文帳に追加

よって、制御信号CSのタイミングに関わらず位相比較器2の動作時には受信データDと出力信号Vcoとの位相差が零となる。 - 特許庁

The voltage control oscillator (VCO) 4 generates an output clock CLK by controlling frequency according to output of the EX-OR type phase comparator 2.例文帳に追加

電圧制御型発振器(VCO)4は、EX−OR型位相比較器2の出力に応じて周波数を制御して出力クロックCLKを生成する。 - 特許庁

A filter 3 outputs a control signal corresponding to the output signals of frequency comparator 1 and phase comparator 2, the VCO 4 changes an oscillation frequency corresponding to this output signal, and the clock signals CLK1 and CLK2 are outputted.例文帳に追加

フィルタ3は周波数比較器1及び位相比較器2の出力信号に応じて制御信号を出力し、この出力信号に応じてVCO4は発振周波数を変化させ、クロック信号CLK1、CLK2を出力する。 - 特許庁

The oscillated frequency and the level of the RF signal have a relation uniquely decided by setting the resonance frequency of the resonator 2 to a frequency higher than that within an oscillated frequency modulation range of the VCO 1.例文帳に追加

ここで、共振器2の共振周波数をVCO1の発振周波数変調範囲よりも高い周波数に設定することにより、発振周波数とRF信号レベルとは一意に定まる関係となる。 - 特許庁

A base/emitter voltage Vbe of the transistor Q1 is added to a tuning voltage VT outputted by the tuning voltage output step 2 and becomes a control voltage TV'=VT+Vbe of the VCO.例文帳に追加

チューニング電圧出力段2が出力するチューニング電圧VT にトランジスタQ1のベース・エミッタ間電圧Vbeが加算されてVCOの制御電圧VT'=VT +Vbeとなる。 - 特許庁

Consequently, the lockup time can be shortened by previously matching the frequency of the VCO 2 and phases of input signals of the phase comparator 9.例文帳に追加

以上により予めVCO2の周波数および位相比較器9における入力信号同士の位相を合わせることにより、ロックアップタイムを短縮することができる。 - 特許庁

The selection circuit 17 selects the output clock 4 of the sub-VCO 15 in a period in which at least the input data 1 is absent and selects the reproduction clock 2 in the remaining period.例文帳に追加

選択回路17は、少なくとも入力データ1が無信号である期間においてサブVCO15の出力クロック4を選択し、残りの期間において再生クロック2を選択する。 - 特許庁

A charge pump 28 of the VCO 2 supplies/extracts a current in response to an output voltage VL of the filter section 1 to/from a capacitor 34.例文帳に追加

VCO2のチャージポンプ28は、フィルタ部1の出力電圧VLに応じた電流をコンデンサ34に流し込み、又はコンデンサ34から引き抜く。 - 特許庁

An AM receiver 20 comprises an antenna 1, an RF amplifier 2, an I/Q mixer 3, a VCO 4, a pulse noise detector 5, an interpolator 6, a BPF 7, an IF amplifier 8 and an AM detector 9.例文帳に追加

AM受信機20には、アンテナ1、RFアンプ2、I/Qミキサ3、VCO4、パルス性ノイズ検出器5、補間器6、BPF7、IFアンプ8、及びAM検波器9が設けられている。 - 特許庁

例文

In a demodulator 1, a receiving signal D3 transmitted by a modulator 2 is received by an antenna 11, the received receiving signal D3 is injected to a VCO 13, and a local oscillation signal D6 having a self-running oscillation frequency is oscillated.例文帳に追加

復調器1は、変調器2で送信された受信信号D3をアンテナ11で受信し、この受信した受信信号D3をVCO13に注入して、自走発振周波数を有する局部発振信号D6を発振する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS