1016万例文収録!

「最下位ビット」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 最下位ビットの意味・解説 > 最下位ビットに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

最下位ビットの部分一致の例文一覧と使い方

該当件数 : 157



例文

黒レベル範囲の信号列の最下位ビット最下位ビット抜き取り手段28により抜き出す。例文帳に追加

A least significant bit extraction means 28 extracts the least significant bit of a signal stream within a black level range. - 特許庁

最下位ビットの位置は 1、最上位ビットの位置は例えば 32 や 64 である。例文帳に追加

The least significant bit is position 1 and the most significant position is, for example, 32 or 64.  - JM

\\-lフォントのビット順をLSB(最下位ビット)先頭にセットする。例文帳に追加

Sets the font bit order to LSB (leastsignificant bit) first.  - XFree86

プレーンは最下位ビットをゼロとして数える。例文帳に追加

Planes are numbered with zero being the least significant bit. - XFree86

例文

最下位ビット置換法により、8ビットで表現される音声データの最下位ビットに補助情報を埋め込む。例文帳に追加

A least significant bit substitution method is used to embed the auxiliary information in the least significant bit of sound data represented with a 8-bit. - 特許庁


例文

パリティ検出が施されるビット列のうち、最下位ビットをパリティ検出ビットに置き換える。例文帳に追加

The least significant bit is replaced with a parity detection bit, among the row of bits to which parity detection is executed. - 特許庁

カウンタ2では、ビットが、最下位から順にビット0/ビット1/…と、カウントアップされる。例文帳に追加

In the counter 2, bits are successively counted up from a least significant bit as bit 0/bit 1/ and so forth. - 特許庁

中央局モデムは最下位ビット畳込み符号化方式を含む。例文帳に追加

A modem of a central station includes a least significant bit convolution coding system. - 特許庁

主制御部4は、最下位ビットから最上位ビットまで、各ビット値に応じた点滅表示を行うと、次に所定のインターバルをおいて、再び最下位ビットから最上位ビットまでの点滅表示を繰り返す。例文帳に追加

After flickering bit values on the display at duty ratios corresponding to respective bit values in order from the most significant bit to the least significant bit, the main control part 4 repeats this flickering display from the most significant bit to the least significant bit after a prescribed interval. - 特許庁

例文

生成回路110は、各状態遷移時に、レジスタ120に記憶されている第1ステート値の、最下位ビットのみ、最下位ビットと中央ビット、又は全ビットを反転して、第2ステート値を生成する。例文帳に追加

A generation circuit 110 generates a second state value by reversing the lowest bit, the lowest bit and a center bit, or all bits of a first state value stored in a resistor 120 in every state transition. - 特許庁

例文

前記した比較結果「00」、「01」、「10」はシフトレジスタに格納するが、その上位ビットは前回までの格納値の最下位ビットに加算し、その下位ビット最下位ビットとする内容に更新する。例文帳に追加

the comparison results "00", "01", or "10" are stored in a shift register as contents which have the high-order bits added to the least significant digit bit of the stored value obtained so far and include the low-order digit bits as the least significant bit. - 特許庁

前記32ビットワードの配列状態は、前記グループ化ワードのポインタアドレスの2ビット最下位有効ビット(LSB)によって決定できる。例文帳に追加

The array state of the 32-bit words is determined by the two least significant bits(LSBs) of the pointer address for the grouped words. - 特許庁

この最上位ビットは、入力データ105の最下位ビットから(シフト数データ106−1)ビット目として求められる。例文帳に追加

The uppermost bit is found out from the lowermost bit of the input data 105 as the (shifted number data 106-1)-bit. - 特許庁

該第二方程式はユーザー識別ビットシーケンスとCRCビットシーケンスの最上位ビットまたは最下位ビットで、符号化ビットシーケンスの複数の符号化ビットを計算する。例文帳に追加

The formula comprises a first equation and a second equation, and the second equation calculates a plurality of coded bits of the coded bit sequence according to most significant bits or least significant bits of the user identity sequence and the CRC bit sequence. - 特許庁

関数は、ワード i の中で最初にセットされている(最下位)ビットの位置を返す。例文帳に追加

function returns the position of the first (least significant) bit set in the word i.  - JM

"Plane" "mask"モノクロのディスプレイは1つのプレーンしか持たず、プレーンマスクの最下位ビットしか意味を持たない。例文帳に追加

A monochromedisplay has only one plane and will be the least significant bit of theword.  - XFree86

ファイル中の複数バイトのデータ(寸法やビットマップ等)は、最下位バイトが最初に書かれている。例文帳に追加

All multi-byte data in the file (metrics, bitmaps and everything else) will be written least significant byte first. - XFree86

公開演算装置は、E’(r_0)及びyの最下位ビットy_0を入力として、数1を計算する。例文帳に追加

The public operation device receives E'(r_0) and the lowest order bit y_0 of y as an input and calculates formula (1). - 特許庁

乗数データは、最下位ビットから順に遅延処理部11に入力され、K2、K1、K0とされる。例文帳に追加

Multiplier data are inputted to a delaying process part 11 in order from the lowest bit and are K2, K1, and K0. - 特許庁

疑似ランダム値の分布は、デジタル・データの1最下位ビット以上に広がるか、矩形分布である。例文帳に追加

The pseudo random values are spread to one least significant bit of digital data or more or distributed rectangular. - 特許庁

生成されたデジタルデータは、加算器12により、入力デジタルデータの最下位ビットに加算される。例文帳に追加

An adder 12 adds the generated digital data to the least-significant bit of the received digital data. - 特許庁

アドレス変換手段1bは、最下位ビットのみが異なる2つの基本アドレス毎に、基本アドレスを1ビット右シフトした第1のビット列と、第1のビット列を逆順にした第2のビット列とを生成する。例文帳に追加

An address conversion means 1b generates a first bit string with the basic addresses shifted to the right by one bit, and a second bit string obtained by putting the first bit string in reverse order, for every two basic addresses different only in the lowest bits. - 特許庁

論理積回路141及び142は、反転されないビットに隣接する上位ビットが反転された場合ビット誤り信号を出力し、論理否定回路151は、最下位ビットが反転されない場合ビット誤り信号を出力する。例文帳に追加

AND circuits 141, 142 output a bit error signal when an upper level bit adjacent to a non-reversed bit is reversed and a NOT circuit 151 outputs a bit error signal when the lowest bit is not reversed. - 特許庁

そして、演算回路により、この第1および第2のデジタル出力を平均化して最下位ビットを2ビットで表現する。例文帳に追加

The first and second digital outputs are averaged, and the lowest bit is represented by two bits. - 特許庁

第1の上位ビットラッチ部105は、停止信号が入力されたときにカウンタ部102の出力信号の少なくとも最下位ビットをラッチする。例文帳に追加

A first higher bit latch section 105 latches at least a least significant bit of the output signal of the counter section 102 when the stop signal is input. - 特許庁

部分PONクロックカウンタ補正部24は、最下位ビット211LSBと最下位ビット111LSBとが同じでないときは、部分PONクロックカウンタ211を1回インクリメントまたは1回デクリメントする。例文帳に追加

A partial PON clock counter correction unit 24 performs one-time increment or one-time decrement to a partial PON clock counter 211 when a least significant bit 211 LSB is not equal to a least significant bit 111 LSB. - 特許庁

このキー画像は、パスワードに対応するノイズが最下位ビットに配置された画像であり、媒体画像710’の最下位ビットにのみスクランブルがかけられる。例文帳に追加

The key image is an image to each least significant bit of which a noise corresponding to a password is arranged, and each least significant bit only of the medium image 710' is scrambled. - 特許庁

1群の数値データを選択し(処理ブロック101)、その数値データ中の数値データ値の最下位ビット(LSBs)を、それら数値データに共有される単一の最下位ビットで置き換える(処理ブロック)。例文帳に追加

A group of numerical data is selected (processing block 101), and the least significant bits (LSBs) of numerical data values in the numerical data are substituted by a single least significant bit shared by the numerical data (processing block). - 特許庁

ビットの画像データDataのうち、最下位ビットから数えて4番目のビットD3を判別し、このビットD3が[0]であれば、上位4ビットをそのまま出力する一方、ビットD3が[1]であれば、上位4ビットを「1」だけインクリメントして出力する。例文帳に追加

This picture data processing circuit discriminates the 4th bit D3 counting from the lowest bit of an 8-bit picture data Data, and when this bit D3 is [0], the circuit outputs the higher 4 bits as they are, and when the bit D3 is [1], the circuit outputs the higher 4 bits with an increment of '1'. - 特許庁

ビットプレーン圧縮部は、ハイパス成分画像を拡張レイヤとして、最上位ビット側から最下位ビット側に順にビットプレーン圧縮する。例文帳に追加

A bit plane compression unit performs bit plane compression on the high-pass component image as an extension layer in order from the most significant bit side to the least significant bit side. - 特許庁

このとき、1ワード(転送単位)の画像データを最上位ビットから最下位ビットまでD15からD0とすると、最上位ビットD15(所定ビット)を蓄積メモリ217に転送すべき画像データとして処理する。例文帳に追加

At such a time, when image data, for one word (a transfer unit), are designated as the most significant bit D15 to the least significant bit D0, the most significant bit D15 (a predetermined bit) is processed as the image data to be transferred to the accumulation memory 217. - 特許庁

このとき、1ワード(転送単位)の画像データを最上位ビットから最下位ビットまでD15からD0とすると、最上位ビットD15(所定ビット)をSDカード217に転送すべき画像データとして処理する。例文帳に追加

When one word (a transfer unit) image data is designated as the most significant bit D15 to the least significant bit D0, the most significant bit D15 (a predetermined bit) is processed as the image data to be transferred to the SD card 217. - 特許庁

また、Aパターンの上位ビット側からk−(2^n−1)ビット分のパターンを、第m+1番目の基準クロックで発せさせるパターンの最下位ビットからk−(2^n−1)ビット分のパターンとする。例文帳に追加

Further, a pattern by k-(2^n-1) bits from high-order bits of the A pattern is employed for a pattern by k-(2^n-1) bits from the least significant bit of a pattern generated at the (m+1)th reference clock. - 特許庁

ディジタル映像信号を最上位ビットから最下位ビットまで多数個のビット信号で表記し、各々の隣接ビットを2以上のグループに分離して互いに異なる走査電極を使用して走査させる。例文帳に追加

A digital video signal is inscribed with many pieces of bit signals from the most significant bits to the least significant bits and respective adjacent bits are divided into groups of two or more to be made to be scanned by using scanning electrodes being different with each other. - 特許庁

このとき、1ワード(転送単位)の画像データを最上位ビットから最下位ビットまでD15からD0とすると、最上位ビットD15(所定ビット)を蓄積メモリ217に転送すべき画像データとして処理する。例文帳に追加

At this point, when the image data of one word (transfer unit) are taken as D15 to D0 from the most significant bit to the least significant bit, the most significant bit D15(a designated bit) is processed as image data to be transferred to the storage memory 217. - 特許庁

上位側のビット群の最下位ビットの変化に対応するアナログ値の変化幅を下位側のビット群の全ビットに対応するアナログ値の変化幅よりも小さくするように抵抗R6,R7が設定される。例文帳に追加

Resistors R6, R7 are set to that the range of a change in the analog value corresponding to a change in the least significant bit out of the bit group on the upper side is smaller than the range of a change in the analog value corresponding to all the bits of the bit group on the lower side. - 特許庁

各バーテクスのプレフィクスにおける最長のビット・ストリングと一致するサーチ・プレフィクスのビット・ストリングの最下位ビットに基づいて、サーチ・マスクにビットが設定される。例文帳に追加

A bit is set in a search mask on the basis of a least significant bit of a bit string of search prefixes matching with the longest bit string in prefixes of each vertex. - 特許庁

ビットのデジタル信号を最下位ビットから最上位ビットまでnビット(n≦m/2)毎の単位で区切り、各単位のnビットのデジタル信号を各ビット毎に第1電圧又は第2電圧に変換し、これらの電圧をそれぞれn個の第1コンデンサに印加する。例文帳に追加

An m-bit digital signal is segmented in units of n-bit (n≤m/2) in a range from the least significant bit to the most significant bit, an n-bit digital signal for each unit is converted into a first voltage or a second voltage for each bit, and the voltages are each applied to n first capacitors. - 特許庁

圧縮部130は、デジタル値の最上位ビットから、共通ビット数検出部120により検出された共通ビット数分のビットデータを破棄し、かつ当該デジタル値の最下位ビットから、予め設定された全体破棄ビット数から共通ビット数を減算した下位側破棄ビット数分のビットデータを破棄する。例文帳に追加

A compression section 130 discards bit data by the number of common bits detected by the common bit number detecting section 120 from the most significant bit of digital value, and discards the bit data by the number of least significant discarded bits which is obtained by subtracting the number of common bits from the previously set total number of discarded bits from the least significant bit of the digital value. - 特許庁

このコントローラは、Mビットの入力における遷移点を検出し、これに応答して、Sビットデータの少なくとも1つの最下位ビットに等しい遷移データをSビットデータに加算するとともに、Rビットのデータから遷移データに等しい値を減算する。例文帳に追加

The controller detects a transition point in the M-bit input, and in response to this, adds transition data equal to at least one least significant bit of the S-bit data to the S-bit data and subtracts a value equal to the transition data from the R-bit data. - 特許庁

信号路は、ADC19のnビット出力を入力するための第1の入力と、DCオフセット成分補正値のkビット表現を入力するための第2の入力を有する合計ノード19Aを包含し、ここで、k=n+mであり、mは、前記nビット表現の最下位ビット(LSB)1個より小さい値を表すビット数である。例文帳に追加

A signal path is provided with a first entry for inputting the output of (n) bits from an ADC 19 and a second entry for inputting the expression of (k) bits showing a DC offset component correction value and on the condition of k=n+m, (m) is a number of bits expressing a value smaller than one LSB of n-bit expression. - 特許庁

セレクタ列はクロック周波数の変化を示すクロック選択信号S0により、ウエイト数設定レジスタの全mビット最下位のkビットを除く(m−k)ビットの最上位側に0をkビット加えたmビットかを選択してウエイト制御回路115へ出力する。例文帳に追加

The selector line selectively outputs all m-bits of the weight number setting resistor or the m-bits in which 0 is added by k-bits to the highest-order side of the (m-k) bits except the k-bit of the lowest-order to the weight control circuit 115 according to a clock selection signal S0 showing the change of clock frequency. - 特許庁

16ビット命令実行と32ビット命令実行との間のスイッチングは目標命令が16ビット命令または32ビット命令のどちらであるかを識別するために分岐の目標アドレスの最下位ビット位置を用いる分岐命令によって達成される。例文帳に追加

Switching between execution of the 16-bit instructions and execution of the 32-bit instructions is achieved by a branching instruction to use a position of the least significant bit of a target branching address to discriminate which of the 16-bit instructions or the 32-bit instructions a target instruction is. - 特許庁

マクロBitmapBitOrderLSBFirstかMSBFirstのいずれかを返す。 これらの返り値は、ビットマップがスクリーンに表示されるとき、各ビットの最も左のビットが最上位(LSBFirst)であるか最下位(MSBFirst)であるかを示す。例文帳に追加

The BitmapBitOrdermacro returns LSBFirst or MSBFirst to indicate whether the leftmostbit in the bitmap as displayed on the screen is the least or most significant bit in the unit. - XFree86

リングシフトレジスタを用いることで、最下位ビットから最上位ビットにキャリー(桁上げ)が生じることがなく、バイナリカウンタよりもトグルビット数の最大値を確実に少なくできる。例文帳に追加

The usage of the ring shift register reliably reduces the maximum value of the number of toggle bits compared with a binary counter without generating a carry from the lowest bit to the highest bit. - 特許庁

low選択回路12は、0と検出されたビットの中で最下位ビットに対応するiビットlow拡大回路から出力されるlowを選択する。例文帳に追加

A low selecting circuit 12 selects the low to be outputted to the i-bit low enlarging circuit corresponding to the lowest-order bit among the bits detected to be zero. - 特許庁

また、制御部(103)は、アナログ電圧(Vp,Vn)が互いに漸近するように、最下位ビット値(D0)を除くビット値(D5〜D1)にそれぞれ対応するビット決定期間の各々において比較器(102)の比較結果に応じて供給切替部(100p,100n)を制御する。例文帳に追加

The controller (103) controls the supply changeovers (100p and 100n) in response to the results of the comparison of a comparator (102) for each bit determining period corresponding to bit values (D5 to D1) excepting a lowermost bit value (D0) respectively so that analog voltages (Vp and Vn) successively approximate mutually. - 特許庁

次に、送信変換テーブルによりADPCMデータのnビット中の“1”の数の奇数/偶数に応じて、該nビット中の最下位ビットを設定する。例文帳に追加

Next, the least significant bit in (n) bits of the ADPCM data is set in accordance with the odd number/even number of the number of "1's" in the (n) bits of the ADPCM data by a transmission conversion table. - 特許庁

各物理ゾーンに含まれる物理ブロックの数がM(M=2^n)個であるときは、この変換処理で、PBA'の下位側からn+1ビット目のビット最下位ビットに移動させる。例文帳に追加

When the number of the physical blocks included in each physical zone is M (M=2^n), in the conversion processing, the (n+1)-th bit from the last of the PBA' is moved to the least significant bit. - 特許庁

例文

A/Dコンバータ4で所定のビット数を有するバイナリコードに変換された映像信号Sv は、制御部3において最上位ビット最下位ビットの間で複数に分割される。例文帳に追加

A video signal Sv transformed into a binary code having the prescribed number of bits by an A/D converter 4 is plurally divided between the most significant bit and the least significant bit in a control part 3. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (c) 2001 Robert Kiesling. Copyright (c) 2002, 2003 David Merrill.
The contents of this document are licensed under the GNU Free Documentation License.
Copyright (C) 1999 JM Project All rights reserved.
  
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence
Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS