1016万例文収録!

「"最下位ビット"」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > "最下位ビット"に関連した英語例文

セーフサーチ:オフ

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

"最下位ビット"を含む例文一覧と使い方

該当件数 : 134



例文

黒レベル範囲の信号列の最下位ビット最下位ビット抜き取り手段28により抜き出す。例文帳に追加

A least significant bit extraction means 28 extracts the least significant bit of a signal stream within a black level range. - 特許庁

プレーンは最下位ビットをゼロとして数える。例文帳に追加

Planes are numbered with zero being the least significant bit. - XFree86

最下位ビット置換法により、8ビットで表現される音声データの最下位ビットに補助情報を埋め込む。例文帳に追加

A least significant bit substitution method is used to embed the auxiliary information in the least significant bit of sound data represented with a 8-bit. - 特許庁

最下位ビットの位置は 1、最上位ビットの位置は例えば 32 や 64 である。例文帳に追加

The least significant bit is position 1 and the most significant position is, for example, 32 or 64.  - JM

例文

\\-lフォントのビット順をLSB(最下位ビット)先頭にセットする。例文帳に追加

Sets the font bit order to LSB (leastsignificant bit) first.  - XFree86


例文

中央局モデムは最下位ビット畳込み符号化方式を含む。例文帳に追加

A modem of a central station includes a least significant bit convolution coding system. - 特許庁

関数は、ワード i の中で最初にセットされている(最下位)ビットの位置を返す。例文帳に追加

function returns the position of the first (least significant) bit set in the word i.  - JM

"Plane" "mask"モノクロのディスプレイは1つのプレーンしか持たず、プレーンマスクの最下位ビットしか意味を持たない。例文帳に追加

A monochromedisplay has only one plane and will be the least significant bit of theword.  - XFree86

公開演算装置は、E’(r_0)及びyの最下位ビットy_0を入力として、数1を計算する。例文帳に追加

The public operation device receives E'(r_0) and the lowest order bit y_0 of y as an input and calculates formula (1). - 特許庁

例文

乗数データは、最下位ビットから順に遅延処理部11に入力され、K2、K1、K0とされる。例文帳に追加

Multiplier data are inputted to a delaying process part 11 in order from the lowest bit and are K2, K1, and K0. - 特許庁

例文

疑似ランダム値の分布は、デジタル・データの1最下位ビット以上に広がるか、矩形分布である。例文帳に追加

The pseudo random values are spread to one least significant bit of digital data or more or distributed rectangular. - 特許庁

パリティ検出が施されるビット列のうち、最下位ビットをパリティ検出ビットに置き換える。例文帳に追加

The least significant bit is replaced with a parity detection bit, among the row of bits to which parity detection is executed. - 特許庁

生成されたデジタルデータは、加算器12により、入力デジタルデータの最下位ビットに加算される。例文帳に追加

An adder 12 adds the generated digital data to the least-significant bit of the received digital data. - 特許庁

部分PONクロックカウンタ補正部24は、最下位ビット211LSBと最下位ビット111LSBとが同じでないときは、部分PONクロックカウンタ211を1回インクリメントまたは1回デクリメントする。例文帳に追加

A partial PON clock counter correction unit 24 performs one-time increment or one-time decrement to a partial PON clock counter 211 when a least significant bit 211 LSB is not equal to a least significant bit 111 LSB. - 特許庁

主制御部4は、最下位ビットから最上位ビットまで、各ビット値に応じた点滅表示を行うと、次に所定のインターバルをおいて、再び最下位ビットから最上位ビットまでの点滅表示を繰り返す。例文帳に追加

After flickering bit values on the display at duty ratios corresponding to respective bit values in order from the most significant bit to the least significant bit, the main control part 4 repeats this flickering display from the most significant bit to the least significant bit after a prescribed interval. - 特許庁

このキー画像は、パスワードに対応するノイズが最下位ビットに配置された画像であり、媒体画像710’の最下位ビットにのみスクランブルがかけられる。例文帳に追加

The key image is an image to each least significant bit of which a noise corresponding to a password is arranged, and each least significant bit only of the medium image 710' is scrambled. - 特許庁

生成回路110は、各状態遷移時に、レジスタ120に記憶されている第1ステート値の、最下位ビットのみ、最下位ビットと中央ビット、又は全ビットを反転して、第2ステート値を生成する。例文帳に追加

A generation circuit 110 generates a second state value by reversing the lowest bit, the lowest bit and a center bit, or all bits of a first state value stored in a resistor 120 in every state transition. - 特許庁

1群の数値データを選択し(処理ブロック101)、その数値データ中の数値データ値の最下位ビット(LSBs)を、それら数値データに共有される単一の最下位ビットで置き換える(処理ブロック)。例文帳に追加

A group of numerical data is selected (processing block 101), and the least significant bits (LSBs) of numerical data values in the numerical data are substituted by a single least significant bit shared by the numerical data (processing block). - 特許庁

前記した比較結果「00」、「01」、「10」はシフトレジスタに格納するが、その上位ビットは前回までの格納値の最下位ビットに加算し、その下位ビット最下位ビットとする内容に更新する。例文帳に追加

the comparison results "00", "01", or "10" are stored in a shift register as contents which have the high-order bits added to the least significant digit bit of the stored value obtained so far and include the low-order digit bits as the least significant bit. - 特許庁

入力ビデオレベルを表すデータワードの多数の最下位ビットにおける異なる入力について、異なるディザパターンが設けられる。例文帳に追加

Different dither patterns are provided for different entries in a number of least significant bits of the data word representing the input video level. - 特許庁

そして、演算回路により、この第1および第2のデジタル出力を平均化して最下位ビットを2ビットで表現する。例文帳に追加

The first and second digital outputs are averaged, and the lowest bit is represented by two bits. - 特許庁

各サンプリング点対応のそれぞれの音データのそれぞれの最下位ビットに時系列で付加情報を埋め込む。例文帳に追加

The additional information is embedded in the least significant digit bits of respective pieces of sound data corresponding to respective sampling points in time series. - 特許庁

最下位ビット(LSB)とも呼ばれるブロックB0に対応する期間の長さは、所定の値に設定される。例文帳に追加

The length of time period corresponding to block B0, also called the least significant bit (LSB), is set to a predetermined value. - 特許庁

第1の上位ビットラッチ部105は、停止信号が入力されたときにカウンタ部102の出力信号の少なくとも最下位ビットをラッチする。例文帳に追加

A first higher bit latch section 105 latches at least a least significant bit of the output signal of the counter section 102 when the stop signal is input. - 特許庁

そして、2色符号化部は、代表色C0、C1から、それぞれの最下位ビットを除くC0’、C1’のデータを生成する。例文帳に追加

The two-color encoding section generates the data of C0' and C1' excepting each lowermost-rank bit from the representative colors C0 and C1. - 特許庁

疑似ランダム値が分布されており、この疑似ランダム値の分解能がデジタル・データの最下位ビット未満である。例文帳に追加

The pseudo random value is distributed and a resolution of the pseudo random value is less than a least significant bit of digital data. - 特許庁

送信機1は、読み出した部分PONクロックカウンタの最下位ビット111LSBは暗号とともに受信機2に送信する。例文帳に追加

A transmitter 1 transmits a least significant bit 111 LSB of a read-out partial PON clock counter with an encryption to a receiver 2. - 特許庁

また、最下位ビットAOを時分割制御することによって、赤色,緑色LED22,23の点灯時間(発光輝度)を調整できる。例文帳に追加

Moreover, lighting times (emission luminance) of the red and green LEDs 22 and 23 are adjusted by controlling the least significant bit A0 in the time-division manner. - 特許庁

圧縮データセット中の最下位ビット数を削減し、同時にレート・歪み性能を向上させる。例文帳に追加

To reduce the number of the least significant bits in a compression data set and to improve rate/distortion ability at the same time. - 特許庁

制御偏差φiを積分し、メモリ28に記憶された値の最下位ビットを除いて積分動作成分OUT2として出力する。例文帳に追加

Control deviation ϕi is integrated and outputted as an integral action constituent OUT2 after removing the least-significant bit of the values stored in a memory 28. - 特許庁

相補型MOSFET選択スイッチ47−1と47−2は上位デコーダ部41に入力される最下位ビットデータにより開閉する。例文帳に追加

Complementary MOSFET selection switches 47-1, 47-2 are switched by the lowermost bit data input to the higher decoder part 41. - 特許庁

選択信号発生部547は乗算器546出力の最下位ビットを選択信号SELとして出力する。例文帳に追加

A select signal generating part 547 outputs a least-significant bit in the output of the multiplier 546 as a select signal SEL. - 特許庁

この最上位ビットは、入力データ105の最下位ビットから(シフト数データ106−1)ビット目として求められる。例文帳に追加

The uppermost bit is found out from the lowermost bit of the input data 105 as the (shifted number data 106-1)-bit. - 特許庁

メインローデコーダの最下位ビットの状態変化を検出し、この最下位ビットの状態が変わるときのみメインワードラインがアクティブ又はフリチャージされるようにした半導体メモリ素子のメインローデコーダを提供する。例文帳に追加

To provide a main row decoder of a semiconductor memory device which detects the state change of the least significant bit of the main row decoder and makes a main word line active or free-charged only when the state of the least significant bit changes. - 特許庁

読み出しアドレス21の最下位ビット211をカウントアップ信号とし、書き込みアドレス22の最下位ビット221をカウントダウン信号として、アップダウンカウンタ15により両アドレスの距離差をカウンタ値として認識する。例文帳に追加

The least significant bit 211 of a read-out address 21 is made a count-up signal, the least significant bit 221 of a write-in address 22 is made a count-down signal, the difference of the distance between both addresses is recognized as a counter value with a up-down-counter 15. - 特許庁

畳み込み符号の復号を行うビタビ復号装置のパスメモリ部15は、最下位ビットが0の遷移状態についての選択パスを格納する上位RAMと、最下位ビットが1の遷移状態についての選択パスを格納する下位RAMとに分割されている。例文帳に追加

A path memory part 15 of a viterbi decoding device for decoding a superimposition code is divided into an upper RAM for storing a selection path in a transition status where the least significant bit is 0 and a lower RAM for storing a selection path in a transition status where the least significant bit is 1. - 特許庁

2バイト行列形式のインデックスを持つフォントについては、16ビットの値は byte1 メンバが最上位バイトで byte2 が最下位ビットとなるようにしなければならない。例文帳に追加

For 2-byte matrix fonts, the 16-bit value should be formed with the byte1 member in the most significant byte and the byte2 member in the least significant byte. - XFree86

前記優先順位エンコーダは、前記優先順位エンコーダに欠陥がない場合、前記CAMセルアレイのワードラインの最上位ビットアドレスから最下位ビットアドレスまで順次出力する。例文帳に追加

If there are no errors in the priority encoder, the priority encoder sequentially outputs word line addresses of the most-significant bit through the least-significant bit of the CAM cell array. - 特許庁

最長の一致するサブプレフィクスは、サーチ・マスクで設定された最下位ビットに基づいて、サーチ・プレフィクスの最上位ビットのストリングから選択される。例文帳に追加

The longest matching sub prefix is selected from a string of most significant bits of the search prefixes on the basis of the least significant bit set in the search mask. - 特許庁

このとき、アドレスの最下位ビット(ALSB)に従って、内部データバス12上のデータを修飾回路(18)により修飾してメモリアレイ2に再書込する。例文帳に追加

Data on the internal datum bus 12 are modified by a modification circuit 18 according to the lowest position bit of an address and are written on the memory array 2. - 特許庁

第1比較器508はデフォルト・バースト寸法と転送カウントとのうち最小のものを決定し、ユニット502はデフォルト・バースト寸法相当アドレスの最下位ビットの数の2の補数を形成する。例文帳に追加

A first comparator 508 decides the smallest one of the default burst dimension and the transfer count and a unit 502 forms the two' s complement of the least significant bit of an address equivalent to the default burst dimension. - 特許庁

リングシフトレジスタを用いることで、最下位ビットから最上位ビットにキャリー(桁上げ)が生じることがなく、バイナリカウンタよりもトグルビット数の最大値を確実に少なくできる。例文帳に追加

The usage of the ring shift register reliably reduces the maximum value of the number of toggle bits compared with a binary counter without generating a carry from the lowest bit to the highest bit. - 特許庁

ADコンバータの最下位ビットにおいて、サンプルホールド回路により、1クロックのサンプリングクロック内にアナログ入力を順次2回サンプリングし、それぞれ第1および第2のアナログ入力として保持する。例文帳に追加

At the lowest bit of an A/D converter, and analog input is successively sampled twice within one sampling clock by a sample hold circuit, and the sampled analog inputs are held as a first and a second analog input. - 特許庁

モデムの送信側にはエンコーダ28が含まれ、そこでは、畳込みコーダ35_I,35_Qはそれぞれ、位相および振幅変調コンステレーションに供給される各シンボルの1ビット(好ましくは、最下位ビット)を符号化する。例文帳に追加

A transmitter side of the modem includes an encoder, where convolution coders 35I, 35Q respectively encode one bit (preferably, the least significant bit) of each symbol supplied to a phase and amplitude modulation constellation. - 特許庁

ビットプレーン圧縮部は、ハイパス成分画像を拡張レイヤとして、最上位ビット側から最下位ビット側に順にビットプレーン圧縮する。例文帳に追加

A bit plane compression unit performs bit plane compression on the high-pass component image as an extension layer in order from the most significant bit side to the least significant bit side. - 特許庁

横方向移動を最小化するために、複数のサブワード演算の結果は、結果レジスタの対応するサブワードロケーションにおいて、例えば、結果レジスタの対応するサブワードロケーションの最下位ビット位置に格納される。例文帳に追加

In order to minimize the shifting movement, the results of a plurality of subword operations are stored in the least-significant bits of the result-register subword locations in the subword locations corresponding to the result register. - 特許庁

画像データの改ざんが行われても、最下位ビットプレーン以外の画像データから再度計算された改ざん検知用データと埋め込まれたデータを比較することにより、改ざん有りか無しかを検知することができる。例文帳に追加

To provide an image falsification detecting apparatus capable of detecting the presence/absence of falsification by comparing embedded data with falsification detecting data calculated again from image data other than a lowest-order bit plane even when the image data are falsified. - 特許庁

そして、キャラクタ信号が重畳された映像信号をダウンコンバートするにあたり、色差信号の最下位ビットに対しては間引き処理のみを行い、補間フィルタ処理を行わないようにした。例文帳に追加

When performing a down conversion for the video signals on which the character signals are superimposed, the least significant bit of the color difference signals is not subjected to an interpolation filter processing and is subjected to a thinning-out processing alone. - 特許庁

具体的には、ノイズ合成部47は、入力された画像信号のうち、画像の明るさへの影響が大きな緑色用の画像信号(10ビット)に対して、その最下位ビットにノイズを合成する。例文帳に追加

Specifically, the noise composition part 47 composes the noise to the least significant bit of an image signal (10 bits) for green having a great influence on the brightness of the image, among the received image signals. - 特許庁

例文

メモリアレイから2ビットプリフェッチされデータバスによって増幅回路154に伝達されたデータは外部から与えられるスタートアドレスであるコラムアドレスの最下位ビットに応じて順序づけされる。例文帳に追加

Data pre-fetched 2 bits from a memory array and transmitted to an amplifier circuit 154 by a data bus is ordered in accordance with the least significant bit of a column address being a start address externally given. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (c) 2001 Robert Kiesling. Copyright (c) 2002, 2003 David Merrill.
The contents of this document are licensed under the GNU Free Documentation License.
Copyright (C) 1999 JM Project All rights reserved.
  
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence
Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS