1016万例文収録!

「格子回路」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 格子回路に関連した英語例文

セーフサーチ:オフ

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

格子回路の部分一致の例文一覧と使い方

該当件数 : 164



例文

回折格子及び分散補償回路例文帳に追加

DIFFRACTION GRATING AND DISPERSION COMPENSATION CIRCUIT - 特許庁

アレイ導波路格子回路例文帳に追加

ARRAYED WAVEGUIDE GRATING CIRCUIT - 特許庁

アレイ導波路回折格子型光合分波回路例文帳に追加

ARRAY WAVEGUIDE DIFFRACTION GRATING TYPE OPTICAL MULTIPLEXING/DEMULTIPLEXING CIRCUIT - 特許庁

アレイ導波路格子チップおよび平面光波回路例文帳に追加

ARRAY WAVEGUIDE GRATING CHIP AND PLANAR LIGHTWAVE CIRCUIT - 特許庁

例文

アレイ導波路格子型光合分波回路例文帳に追加

ARRAY WAVEGUIDE GRATING TYPE OPTICAL MULTIPLEXING DEMULTIPLEXING CIRCUIT - 特許庁


例文

集積回路上の電力格子配置技術例文帳に追加

POWER GRID LAYOUT TECHNOLOGY ON INTEGRATED CIRCUIT - 特許庁

アレイ導波路格子型光合分波回路例文帳に追加

ARRAYED WAVEGUIDE GRATING OPTICAL MULTIPLEXING AND DEMULTIPLEXING CIRCUIT - 特許庁

アレイ導波路回折格子およびアレイ導波路回折格子を用いた光信号処理回路例文帳に追加

ARRAY WAVEGUIDE DIFFRACTION GRATING AND OPTICAL SIGNAL PROCESSING CIRCUIT USING ARRAY WAVEGUIDE DIFFRACTION GRATING - 特許庁

本発明のアレイ導波路回析格子は、第1の回路Aと第2の回路Bとから構成される。例文帳に追加

The array waveguide diffraction grating is composed of a first circuit A and a second circuit B. - 特許庁

例文

アレイ導波路回折格子型光合分波器および光導波回路例文帳に追加

ARRAY WAVEGUIDE DIFFRACTION GRATING TYPE OPTICAL COUPLING/BRANCHING DEVICE AND OPTICAL WAVEGUIDE CIRCUIT - 特許庁

例文

低分散アレイ導波路回折格子型光合分波回路例文帳に追加

LOW-DISPERSION ARRAYED WAVEGUIDE DIFFRACTION GRATING OPTICAL MULTIPLEXING AND DEMULTIPLEXING CIRCUIT - 特許庁

アレイ導波路格子型波長合分波器を含む集積光回路例文帳に追加

INTEGRATED OPTICAL CIRCUIT INCLUDING ARRAY WAVEGUIDE GRATING TYPE WAVELENGTH MULTIPLEXER DEMULTIPLEXER - 特許庁

格子状通電端子配設半導体装置に用いられる回路基板用樹脂組成物、格子状通電端子配設半導体装置用回路基板及び格子状通電端子配設半導体装置例文帳に追加

CIRCUIT BOARD RESIN COMPOSITION USED FOR SEMICONDUCTOR DEVICE EQUIPPED WITH GRID-LIKE ENERGIZING TERMINAL, CIRCUIT BOARD FOR SEMICONDUCTOR DEVICE EQUIPPED WITH GRID-LIKE ENERGIZING TERMINAL AND SEMICONDUCTOR DEVICE EQUIPPED WITH GRID-LIKE ENERGIZING TERMINAL - 特許庁

光機能導波路、光変調器、アレイ導波路回折格子及び分散補償回路例文帳に追加

OPTICAL FUNCTION WAVEGUIDE, OPTICAL MODULATOR, ARRAY WAVEGUIDE DIFFRACTION GRATING, AND DISPERSION COMPENSATING CIRCUIT - 特許庁

簡単な部品格子、及びその制御回路により、安価で正確な操作パネルを実現すること。例文帳に追加

To provide an inexpensive and accurate control panel which includes a simple parts lattices and its control circuit. - 特許庁

波長分散の小さなアレイ導波路格子型光合分波回路を提供すること。例文帳に追加

To provide an array waveguide grating type optical multiplexing demultiplexing circuit which has small wavelength dispersion. - 特許庁

格子型電源配線構造を持つ論理回路ブロックのレイアウト面積を削減する。例文帳に追加

To reduce the layout surface area of logical circuit blocks having a lattice type power supply wiring structure. - 特許庁

電源配線の格子間隔と論理回路ブロック面積との関係を予め求めておく。例文帳に追加

A relation between a lattice interval of power supply wiring and the surface area of the logical circuit blocks is previously found. - 特許庁

回折格子60は、第1の光回路20の第2の端子20bと第2の光回路40の第2の端子40bとの間に接続される。例文帳に追加

A diffraction grating 60 is connected between the 2nd terminal 20b of the 1st optical circuit 20 and the 2nd terminal 40b of the 2nd optical circuit 40. - 特許庁

次いで、集積回路(600、850)が完成され、集積回路の構成要素(604、872)中に層状超格子材料膜の少なくとも一部が含まれる。例文帳に追加

Next, integrated circuits (600, 850) are completed, and at least a part of the ferroelectric layer super-lattice material film is included in constituent elements (604, 872) of the integrated circuits. - 特許庁

アレイ導波路回折格子型光合分波回路の光チップ、導波路基板及びアレイ導波路回折格子型光合分波回路の光チップの製造方法例文帳に追加

OPTICAL CHIP OF ARRAY WAVEGUIDE DIFFRACTION GRATING TYPE OPTICAL MULTIPLEXING/DEMULTIPLEXING CIRCUIT, WAVEGUIDE SUBSTRATE, AND METHOD OF MANUFACTURING THE OPTICAL CHIP OF ARRAY WAVEGUIDE DIFFRACTION GRATING TYPE OPTICAL MULTIPLEXING/DEMULTIPLEXING CIRCUIT - 特許庁

格子状電極配列型部品を実装したプリント回路板の製造方法、及び格子状電極配列型部品を実装したプリント回路例文帳に追加

METHOD FOR MANUFACTURING PRINTED CIRCUIT BOARD ON WHICH LATTICE SHAPE ELECTRODE ARRAY TYPE COMPONENT IS MOUNTED, AND PRINTED CIRCUIT BOARD ON WHICH LATTICE SHAPE ELECTRODE ARRAY TYPE COMPONENT IS MOUNTED - 特許庁

半導体集積回路格子状に区切り、各格子状の領域ごとに消費電力の指標となる数値を算出し、半導体集積回路を1つ以上の上記格子領域を含むブロック領域に分割し、各ブロック領域を囲むように電源配線の配置を決定する。例文帳に追加

A method for determining the arrangement of the power interconnection comprises a step of delimiting a semiconductor integrated circuit in grid form, calculating a numeric value as an index of the power consumption for every region of each grid form, dividing the semiconductor integrated circuit into a block region including not less than one grid region, and surrounding each block region. - 特許庁

たとえば、チップ1上に格子状に配置された基本計測ユニット11に、それぞれ、抵抗測定回路、容量測定回路、n型MOSトランジスタ測定回路、p型MOSトランジスタ測定回路およびリングオシレータ測定回路を、数十パターンずつ搭載する。例文帳に追加

A resistance measurement circuit, a capacity measurement circuit, an n-type MOS transistor measurement circuit, a p-type MOS transistor measurement circuit, and a ring oscillator measurement circuit are mounted in several tens of patterns, respectively, for example, on a basic measurement unit 11 arranged in the form of a lattice on a chip 1. - 特許庁

半導体基板と光素子との間の格子不整合を解決して、半導体基板上にモノリシックに光素子と光回路部と電子回路部を半導体基板上に集積化した光電子集積回路を実現させる。例文帳に追加

To realize an optoelectronic integrated circuit where an optical element, an optical circuit component and an electronic circuit component are integrated monolithically on a semiconductor substrate, by solving the lattice mismatch between the semiconductor substrate and the optical element. - 特許庁

何れかのバンドギャップ電圧基準回路内のバイポーラ素子に格子欠陥等の不具合が発生しても、基準電流の供給先の回路を安定に動作させることができる電流源回路を得ることを目的とする。例文帳に追加

To provide a current source circuit capable of stably operating a circuit on a reference current supply destination even if a fault, such as a lattice defect, is generated in a bipolar device in any of band gap voltage reference circuits. - 特許庁

この新しいセンサーは,プラスチック製シートに取りつけられた電子回路格子状の電極でできている。例文帳に追加

The new sensors are made of electronic circuits and grid-patterned electrodes placed on a plastic sheet. - 浜島書店 Catch a Wave

この光学式速度計は、発光素子30、回折格子20、2つの受光部31,32および信号処理回路60を備える。例文帳に追加

This optical speed meter consists of a light emitting element 30, a diffraction grating 20, two light receiving parts 31, 32 and a signal processing circuit 60. - 特許庁

この色補正出力値と格子点位置比とを用いて補正回路105で入力画素値に対する色補正出力値を算出する。例文帳に追加

A correction circuit 105 calculates a color correction output value with respect to the input pixel value by using the color correction output value and the grating point position ratio. - 特許庁

回路構成体2のランド部7及びダイパッド部10の表面には、格子状の逃がし溝20,21が形成されている。例文帳に追加

Relief grooves 20, 21 are formed in a grid pattern in the surfaces of a land 7 and a die pad 10 in a circuit structure body 2. - 特許庁

これら格子間隔及び電源配線幅をもとにして、論理回路ブロックの自動レイアウトをコンピュータにより実行する。例文帳に追加

On the basis of the lattice interval and the power supply wiring width, automatic layout of the logical circuit blocks is carried out under control of a computer. - 特許庁

電気的な回路が付設されたブロック部材3は、基板2に格子状に配設された区画部材5の間に配置される。例文帳に追加

The block components 3 to which electric circuits were attached are arranged between zone components 5 which were arranged on a substrate 2 in a lattice pattern. - 特許庁

プリント回路基板(52)、電気コネクタ(70)、およびランド格子配列型デバイス(60)と共に使用するためのばね付き支持板アセンブリ(100)である。例文帳に追加

This is a support plate assembly (100) with a spring in order to use together with a printed circuit board (52), an electric connector (70), and a lattice arrangement land device (60). - 特許庁

回路サイズを増大させずに、製造上の影響を受けにくくかつ損失均一性を改善したアレイ導波路格子を提供する。例文帳に追加

To provide an arrayed waveguide grid which is hardly influenced by a manufacturing process and in which loss uniformity is improved without increasing the size of a circuit. - 特許庁

この関係により、論理回路ブロック面積を最小化し得る格子間隔が存在することが示される。例文帳に追加

From the relation, the presence of a lattice interval capable of minimizing the surface area of the logical circuit blocks is found. - 特許庁

回路素子18は、光導波路72、光導波路27に光学的に結合された回折格子74、および回折格子74に電界を印加するように設けられた電極76a、76bを含む。例文帳に追加

The optical circuit element 18 is provided with the optical waveguide 72, a diffraction grating 74 optically connected with the optical waveguide 74, and electrodes 76a and 76b provided so that an electric field can be applied to the diffraction grating 74. - 特許庁

そして、この平面導波路型光回路に対して、位相格子マスク30を介して紫外レーザ光50を照射して、屈折率変調パターンによる回折格子25をコア層20内に形成する(図1(d))。例文帳に追加

By irradiating the plane waveguide type optical circuit with an ultraviolet laser beam 50 through a phase grating mask 30, the diffraction grating 25 is formed in the core layer 20 (figure 1 (d)) by the refractive index modulation pattern. - 特許庁

回路部は更に、スピン−格子緩和時間と身体内の血糖値との間の相関関係に基づき、測定されたスピン−格子緩和時間から身体内の血糖値を決める。例文帳に追加

On the basis of the correlation between the spin-lattice relaxation time and blood sugar values in bodies, the circuit part determines a blood sugar value in a body on the basis of the measured spin-lattice relaxation time. - 特許庁

電子分析器と、格子パターン平面内で規則的なパターンに配列される接触点の格子パターンとを含むプリント回路基板検査器に関する。例文帳に追加

To provide a printed circuit board inspection device containing an electronic analyzer and a grid pattern of contact points arranged in a regular pattern within a grid pattern plane. - 特許庁

合成回路21は、メインスケールの第1の光学格子とインデックススケールの第2の光学格子の測定軸方向の相対位置の変化に応じて位相が変化する主信号φA,φBを出力する。例文帳に追加

A synthetic circuit 21 outputs main signals ϕA and ϕB corresponding to changes of relative positions in directions of measurement axes of optical gratings of a 1st optical grating of a main scale and a 2nd optical grating of an index scale. - 特許庁

設計支援装置は、実回路レイアウト25から認識したデバイスのレイアウトデータについて、そのデバイスを含む所定領域内の着目パターンのエッジを格子分割し、各格子に含まれるエッジの有効無効を判定する。例文帳に追加

In regard to device layout data recognized from a real circuit layout 25, the design support device divides into grids each aimed pattern edge in a predetermined area including the device, and decides the validity or invalidity of the edge included in each grid. - 特許庁

本発明は、アレイ導波路回折格子等のパス設定回路による波長ルーティング特性を利用して、アレイ導波路回折格子等パス設定回路に接続された通信端末を信頼性高く、柔軟に接続することのできる光通信方式を構成することを目的とする。例文帳に追加

To constitute an optical communication system which enables highly reliable and flexible connection to communication terminals connected to a path setting circuit, by utilizing wavelength routing characteristics of a path setting circuit, such as an arrayed waveguide diffraction grating. - 特許庁

高周波回路設計線図として、スミスチャートの中心(原点)を極座標目盛り格子線の原点として極座標目盛り格子線を描いた複合線図、あるいは、スミスチャートの中心を直交座標目盛り格子線の原点として直交座標目盛り格子線を描いた複合線図を用いる。例文帳に追加

As a high-frequency circuit design diagram, a composite diagram for drawing a polar coordinates scale grid line with a center (origin) of the Smith chart as an origin of the polar coordinates scale grid line or a composite diagram for drawing an orthogonal coordinates scale grid line, with the center of the Smith chart as an origin of the orthogonal coordinates scale grid line is used. - 特許庁

半導体集積回路チップのフロアプランを決定した後に、このフロアプランとこれを覆うような格子線を表示し、対象とするブロック間ネットが通過する隣接格子線で囲まれた単位座標領域(格子領域)とその順序が指示されたとき、その格子領域の座標値と通過順序を概略配線経路として設定する。例文帳に追加

A floor plan and such grid lines that covers the floor plan are displayed after deciding the floor plan of a semiconductor integrated circuit chip, and when unit coordinate areas (grid area) surrounded with adjacent grid lines where an inter-block net being an object passes through and their sequences are instructed, the coordinates values and passing sequences of the grid areas are set as a rough wiring path. - 特許庁

斜め方向の配線格子の配線層を具備する多層配線構造の半導体集積回路において、回路の遅延の低減およびノイズ耐性の向上を実現する。例文帳に追加

To reduce delay in a circuit and realize improvement of noise resis tance in a semiconductor integrated circuit of a multilayer wiring structure with a wiring layer of an oblique wiring lattice. - 特許庁

本発明が解決しようとする課題は、石英系アレイ導波路回折格子型光合分波回路を簡便に精度よく製造することと、その回路を小型にすることである。例文帳に追加

To easily and accurately manufacture a quartz base array waveguide diffraction grating type optical multiplexing/demultiplexing circuit, and to miniaturize the circuit. - 特許庁

アレイ導波路格子チップ10では、入力導波路31_1〜31_3と出力導波路33_1〜33_nとをそれぞれ有するAWG回路30、40が1チップに2回路形成されている。例文帳に追加

In one array waveguide grating chip 10, two AWG (Arrayed Waveguide Grating) circuits 30 and 40 having input waveguides 31_1 to 31_3 and output waveguides 33_1 to 33_n are formed, respectively. - 特許庁

電子回路解析プログラムは、解析対象空間を格子状に区切ってできた各セルをCPU(1)〜CPU(3)のいずれかに割り当てて電磁界解析および回路解析を実行させる。例文帳に追加

An electronic circuit analysis program assigns respective cells obtained by dividing a space to be analyzed in a lattice shape to one of CPUs (1)-(3) and performs the electromagnetic field analysis and the circuit analysis. - 特許庁

バイポーラ素子の形成過程で、バイポーラ素子に格子欠陥等の不具合が生じても、安定的に基準電流を他の回路に供給することができる電流源回路を得ることを目的とする。例文帳に追加

To obtain a current source circuit stably supplying a reference current to the other circuit even if a fault such as a lattice defect occurs on a bipolar element while forming the bipolar element. - 特許庁

例文

本発明に係る表示装置は、アクティブマトリクス回路の角の部分に隣接して、前記アクティブマトリクス回路に接続されていない格子状の放電パターンが形成されていることを特徴とする。例文帳に追加

The display device to be disclosed has a lattice-shaped discharge pattern which is formed adjacent to corner parts of the active-matrix circuit and is not connected to the active matrix circuit. - 特許庁

索引トップ用語の索引



  
浜島書店 Catch a Wave
Copyright © 1995-2024 Hamajima Shoten, Publishers. All rights reserved.
  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS