ノリッジを含む例文一覧と使い方
該当件数 : 72件
処理ユニットが更に、ソフトウェア命令の実行中、アクノリッジデバイスにデバッグメッセージを定期的に書き込むように構成されていて、アクノリッジデバイスは、デバッグメッセージを処理する前にデバッグメッセージをアクノリッジする。例文帳に追加
The processing unit is further configured to periodically write debug messages to the acknowledge device during execution of the software instructions and the acknowledge device is configured to acknowledge the debug messages prior to processing the debug messages. - 特許庁
更に本方法は、光トレイルに含まれる1以上の他ノードからアクノリッジメントを受けるステップを含み、該アクノリッジメントの各々は、送信されたビッドが、該アクノリッジメントを発したノードで計算されたビッドより高い又は低いことを示す。例文帳に追加
In addition, the method includes a step of receiving an acknowledgement from one or more of the other nodes contained in the light-trail, with each acknowledgement indicating whether the transmitted bid is higher or lower than the bid calculated by the node from which the acknowledgement originates. - 特許庁
ページングメッセージが意図されるユーザ装置は、ページングアクノリッジメントにより応答する。例文帳に追加
User equipment for which the paging message is intended responds with a paging acknowledgement. - 特許庁
ページングアクノリッジメントに応答して、ネットワークはUEとの共有チャネル接続を確立する。例文帳に追加
In response to the paging acknowledgement, the network establishes shared channel connectivity with the UE. - 特許庁
送信側の通信端末で受信側の通信端末のアクノリッジメントが受信される(S23)。例文帳に追加
Acknowledgement of the communication terminal at the receiver side is received at the communication terminal at the remission side (S23). - 特許庁
アクノリッジ系信号の伝達もソースクロック同期方式で転送するため、バスの信号線にアクノリッジ系信号専用ソースクロック信号を設ける。例文帳に追加
Then this processor transmits even the acknowledge signal in a source clock synchronous system and accordingly a source clock exclusive for the acknowledge signal is added to a bus signal line. - 特許庁
アクノリッジメントの受信速度が送信データの送信速度よりも遅い場合、送信データの送信のインターバル時間がアクノリッジメントの受信速度に応じて設定される(S25、S26、S27)。例文帳に追加
When the acknowledgement reception speed is lower than the transmission speed of transmission data, the transmission interval time of transmission data is set according to the acknowledgement reception speed (S25, S26, and S27). - 特許庁
そして、アクノリッジ検出ユニットは、所定単位のデータの送信に対応して受信側デバイスから送信されるデータアクノリッジ信号を検出しない場合に、CPUに割込を発生する。例文帳に追加
An acknowledgement detection unit generates the interrupt in the CPU when not detecting a data acknowledgement signal transmitted from a reception side device correspondingly to the transmission of the data of a prescribed unit. - 特許庁
3月2日,マンチェスター・ユナイテッドのミッドフィールダー,香川真(しん)司(じ)選手がノリッジ・シティとの試合で3本のゴールを決めた。例文帳に追加
On March 2, Kagawa Shinji, a midfielder for Manchester United, scored three goals in a game against Norwich City. - 浜島書店 Catch a Wave
転送許可信号及び転送完了信号の代わりに、転送要求信号及びアクノリッジ信号を用いてもよい。例文帳に追加
Transfer request signals and acknowledge signals may be used instead of the transfer permission signals and transfer completion signals. - 特許庁
バス調停回路15は、転送データ量監視回路12,優先順位判定テーブル回路13,アクノリッジ制御回路14を備える。例文帳に追加
The bus arbiter circuit 15 is provided with a transfer data amount monitoring circuit 12, a priority decision table circuit 13 and an acknowledge control circuit 14. - 特許庁
ノード1202は、データ処理ノードが故障により返送アクノリッジデータパケット1203の受信に失敗したことを決定する。例文帳に追加
The node 1202 decides that the data processing node has failed to receive a returned acknowledge data packet 1203 due to any failure. - 特許庁
IC3は、クロック56のLoパルス期間発光されるDMAアクノリッジ信号53でデータの有効な時間を判断し受信する。例文帳に追加
The IC 3 receives the data by judging an effective time of the data with a DMA acknowledge signal 52 issued in Lo pulse periods of the clock 56. - 特許庁
スレーブ装置が間違ったビットでアクノリッジ信号を返してIICバス通信がフリーズした場合に、システムを復帰させることを可能とする。例文帳に追加
To make a system recovered when an IIC bus communication is frozen since a slave device returns an acknowledge signal by a wrong bit. - 特許庁
無線ネットワークにおけるUL MU MIMO及びUL OFDMAのための効率的なアクノリッジメントのための技術を提供すること。例文帳に追加
To provide techniques for efficient acknowledgement for UL MU MIMO and UL OFDMA in wireless networks. - 特許庁
リクエストパケットは、アクノリッジパケットによるハンドシェーク転送を行うか否かを通知するための応答要求フィールドを有する。例文帳に追加
The request packet includes a response request field to inform of whether hand-shake transfer by an acknowledgement packet is to be executed. - 特許庁
スレーブデバイスがデータアクノリッジ信号をアサートしている期間内に、バスマスタとの間でデータが転送される。例文帳に追加
The arbitrating circuit 250 monitors the signal AA and resets the signals ME-DRAM and BG-P1 after the address signals are transferred, thereby sending a bus grant signal BG-P2 to a 2nd bus master 220 having sent a 2nd bus request BR-P2 out. - 特許庁
コマンドフェーズでのアクノリッジがホストに返されたことを条件に、CBW領域12からEP1領域10に切り替える。例文帳に追加
On the condition that acknowledgement is sent to the host in the command phase, an information writing region is switched from the CBW region 12 to the EP1 region 10. - 特許庁
アクノリッジメントの受信速度が検出され、この受信速度と送信データの送信速度とが比較される(S24)。例文帳に追加
The acknowledgement reception speed is detected, and the reception speed is compared with the transmission speed of transmission data (S24). - 特許庁
アクノリッジACKが受信されないときは、Bchの確認要求を被制御装置に対して送信する(S25)。例文帳に追加
If no acknowledge ACK is received, a Bch confirmation request is transmitted to the device to be controlled (S25). - 特許庁
メモリ・コントローラ130がアドレスを発行して複数チャンネルに返すべきアクノリッジ信号ACKが返されると、アドレス・レジスタ更新制御部115により、アクノリッジ信号ACK1,2,3を用いて各レジスタ101〜103,111〜113への書きこみが制御される。例文帳に追加
When the controller 130 issues an address and an acknowledge signal ACK to be returned to plural channels is returned, an address register update controlling part 115 uses acknowledge signals ACK 1, 2 and 3 and controls writing to respective registers 101 to 103 and 111 to 113. - 特許庁
IOP120からDMAアクノリッジ信号DMA_ACK2を受けたCD/DVDデコーダ130は、DMAアクノリッジ信号DMA_ACK2がアサートされている間、アドレスバスの下位16ビットAddr[15:0]を、データバスのData[31:16]として使用し、データバスData[15:0]とあわせて、32ビットのDMA転送を行う。例文帳に追加
While a DMA acknowledge signal DMA-ACK2 is asserted, a CD/DVD decoder 130 which receives the DMA acknowledge signal from an IOP 120 performs 32-bit DMA transfer together with a data bus Data(15:0) by using the low address 16-bit Addr(15:0) of an address bus as Data(31:16) of a data bus. - 特許庁
バースト要求信号272がアサートされているときに、アクノリッジ信号271があると、その1つのアクノリッジ信号に対して、DMAコントローラ280’は、FIFOメモリ290内の所定数のデータは連続してその入出力装置に転送する。例文帳に追加
When an acknowledgement signal 271 exists while a burst request signal 272 is being asserted, a DMA controller 280' continuously transfers a prescribed kind of data in a FIFO memory 290 to the input/output device concerning the one acknowledgement signal. - 特許庁
本発明にかかるネットワーク装置は、送信データをフレーム単位に分割し、一定のサイクルで複数のフレームを送受信し、前記サイクルが、予約されたフレームを転送する予約転送区間と、予約されていないフレームを転送する自由転送区間とで分割されたサイクル型データ転送を行うネットワーク装置であって、予約されたフレームの送信をアクノリッジフレームの送信より優先し、前記アクノリッジフレームの送信を予約されていないフレームの送信より優先するアクノリッジ制御部を有する。例文帳に追加
The network device has an acknowledge control section for giving the transmission of the reserved frame a higher priority as compared with that of the acknowledge frame, and giving the transmission of the acknowledge frame a higher priority as compared with that of the non-reserved frame. - 特許庁
その制御回路は、アクノリッジ信号出力端子からアクノリッジ信号を出力した後に、リクエスト信号入力端子から入力するリクエスト信号がレベル変化するタイミングに応じて、複数のリクエスト装置のうちの1個のリクエスト装置のリクエスト信号に基づくデータ転送を制御する。例文帳に追加
The control circuit outputs the acknowledge signal from the acknowledge signal output terminal and subsequently controls data transfer based on a request signal of one requesting device among the plurality of requesting devices in accordance with timing when the request signal inputted from the request signal input terminal is subjected to level change. - 特許庁
ダイレクトメモリアクセスコントローラは、複数のリクエスト装置のうちの少なくとも1個がリクエスト信号を出力している間はリクエスト信号を入力する1個のリクエスト信号入力端子と、複数のリクエスト装置へアクノリッジ信号を出力するための1個のアクノリッジ信号出力端子と、制御回路とを有する。例文帳に追加
This direct memory access controller has one request signal input terminal for receiving a request signal while at least one of the plurality of requesting devices outputs the request signal, one acknowledge signal output terminal for outputting an acknowledge signal to the plurality of requesting devices, and a control circuit. - 特許庁
制御部110は、バスBSに接続される複数の記憶装置100に対するホスト装置400によるデータの書き込み期間の終了後に、ホスト装置400からの複数の記憶装置100に対するブロードキャストのアクノリッジ返信要求情報を受信し、且つ、自身の記憶部120にデータが正常に書き込まれている場合に、ホスト装置400に対してアクノリッジを返信する。例文帳に追加
The control part 110 receives acknowledge reply request information of broadcasting from the host device 400 to a plurality of storage devices 100 connected to the bus BS after the end of writing of data to the plurality of storage devices 100 by the host device 400, and sends an acknowledge signal back to the host device 400 when the data is written normally to the storage device 120 thereof. - 特許庁
暴走検出制御装置12は、CPU10が外部処理部とハンドシェーク方式でメモリアクセスしているときに、外部処理部とCPU10との通信が暴走状態になったことを検出した場合、正規アクノリッジ信号DK23に代えて擬似アクノリッジ信号DKをメモリアクセス制御装置11に出力する。例文帳に追加
The control device 12 outputs a pseudo acknowledge signal DK instead of a normal acknowledge signal DK23 to the control device 11 when the CPU 10 accesses to the external processing device in a handshake method and when it is detected that the communication between the external processing part and the CPU 10 is brought into a runaway state. - 特許庁
IC2、3からシステムコントローラIC1に転送する場合は、IC2、3それぞれにDMAアクノリッジ信号52、53を発行し、DMAアクノリッジ信号52、53が有効でないLoパルス期間のときIC2,3は、外部データバスライン51での信号衝突を防ぐためにハイインピーダンス状態とする。例文帳に追加
For transfer from the ICs 2 and 3 to the system controller IC 1, the DMA acknowledge signals 52 and 53 are issued to the ICs 2 and 3 respectively and the ICs 2 and 3 are placed in a high-impedance state in Lo pulse periods wherein the DMA acknowledge signals 52 and 53 are not effective so as to prevent signals from colliding against each other on the external data bus line 51. - 特許庁
バスインターフェース部は、画像データ生成処理部からリクエスト信号を受信すると画像データ生成処理部に第1のアクノリッジ信号を送信し、第1のアクノリッジ信号の送信後も画像データ生成処理部がリクエスト信号を送信し続ける場合には、バス40にバス占有権を設定する。例文帳に追加
The bus interface part transmits the first acknowledge signal to the image data generation processing part, when receiving the request signal from the image data generation processing part, and sets a bus possessory right to the bus 40, when the image data generation processing part transmits continuously the request signal after transmitting the first acknowledge signal. - 特許庁
複数のスレーブノードのうち、1つのスレーブノードが伝送フレームに対して調整信号を出力し、複数のスレーブノードのいずれかが伝送フレームに対してアクノリッジ信号を出力し、調整信号とアクノリッジ信号を合わせた信号を、伝送フレームごとに共通の信号伝送路を介して伝送する。例文帳に追加
One slave node among a plurality of slave nodes outputs an adjustment signal to a transmission frame, either one of the plurality of slave nodes outputs an acknowledge signal to the transmission frame, and a signal wherein the adjustment signal and the acknowledge signal are combined is transmitted for each transmission frame via a common signal transmission path. - 特許庁
ノード故障の検出において、少なくとも1つの監視データ処理ノード1202は、受信アクノリッジデータパケット1201を各他のデータ処理ノードへ周期的に送信する。例文帳に追加
At the time of detecting node failure, at least one monitor data processing node 1202 periodically transmits received acknowledge data packet 1201 to each data processing node. - 特許庁
直前に受信したデータパケットが新しく到着したデータパケットの予想シーケンス番号に対応するシーケンス番号を備えている場合は、新しく到着したデータを保存し、アクノリッジを送信する。例文帳に追加
If the previously- received data packet bears the sequence number, corresponding to the expected sequence number of the newly arrived data packet, the newly arrived data are stored, and an acknowledgement is sent. - 特許庁
本方法は、受信したアクノリッジメントの内容の少なくとも1つに基づいて、送信されたビッドが最高のビッドであるか否かを判定するステップも含む。例文帳に追加
The method also includes a step of determining, based at least on the content of acknowledgements received, whether the transmitted bid is the highest bid. - 特許庁
データアクノリッジ信号を持たない外部デバイスへのアクセスにおいて最適なウェイトサイクル数を自動的に設定し、外部デバイスの変更やプロセッサの動作周波数の変更に対してプログラムの書き換えを不要にする。例文帳に追加
To make it unnecessary to rewrite a program for changing an external device and changing the operating frequency of a processor by automatically setting an optimum number of wait cycles in an access to the external device without a data acknowledge signal. - 特許庁
受信機は受信した合成信号から鍵情報を取得し、その鍵情報に基づいて第2の暗号鍵を生成して蓄積してからアクノリッジを送信機へ送信する(ステップS6〜S8)。例文帳に追加
The receiver acquires the key information from the received composition signal, generates, and stores a second cryptographic key on the basis of the key information and then transmits an acknowledgment to the transmitter (steps S6 to S8). - 特許庁
受信側のIC2は、クロック56のHiパルスの半周期間発行されるDMAアクノリッジ信号52のHiパルス期間でデータの有効な時間を判断し受信する。例文帳に追加
The IC 2 on a reception side performs the reception by judging an effective time of the data in Hi pulse periods of a DMA acknowledge signal 52 issued in half-cycle periods of Hi pulses of the clock 56. - 特許庁
リクエスト信号伝送線やアクノリッジ信号伝送線中のノイズの影響を無くすと共に、マルチプレックスバスを用いたバスシステムの信頼性を高くする。例文帳に追加
To eliminate the influence of a noise in a request signal transmission line or an acknowledge signal transmission, and to increase the reliability of a bus system using a multiplex bus. - 特許庁
通信可能範囲に存在している被遠隔制御装置が確認フレームを受信した場合の受信強度を示すLQIがアクノリッジACKと共に送信される。例文帳に追加
An LQI indicating a reception intensity in a case where the confirmation frame is received by the device to be remotely controlled being existent within a communicable range, is transmitted together with acknowledge ACK. - 特許庁
共通の信号伝送路を介して伝送されるアクノリッジ信号の有無によらず、複数のノードから共通の信号伝送路を介して受信した信号に基づいて、信号を識別することにより、信号を伝送する。例文帳に追加
A signal is transmitted by identifying the signal not based on an existence of the acknowledge signal transmitted via the common signal transmission path but based on the signal received from the plurality of nodes via the common signal transmission path. - 特許庁
さらに、異なる動作周波数を有するモジュールが混在しても制御が可能なように、一つ一つのサイクルでなく、纏まったサイクル数の基本転送ブロックごとのアクノリッジ信号とする。例文帳に追加
Furthermore, an acknowledge signal is used for every basic transfer block of a large number of cycles not for every cycle so that the connection is possible despite mixture of modules of different operating frequencies. - 特許庁
第2のモードでは、データ書き込みコマンド及びデータを受信した際に、記憶制御部130に対して受信したデータの書き込みを指示し、ホスト装置400に対してアクノリッジを返信しない。例文帳に追加
In a second mode, the control unit indicates the storage control unit 130 to write received data when receiving the data write command and data, and does not return the acknowledgement to the host device 400. - 特許庁
一方、サブCPU25は、インデックス番号及びチェックサムを確認し、通信エラーの有無を示すアクノリッジ・ビットをメインCPU23に返信する。例文帳に追加
On the other hand, the sub CPU 25 verifies the index number and the check sum and returns an acknowledge bit indicating the presence or absence of an communication error to the main CPU 23. - 特許庁
スレーブデバイスがアドレス信号を内部に取り込む準備が出来た時点で、アドレスアクノリッジ信号を送出し、この信号がアサートされている間に所定数のアドレスが順次転送される。例文帳に追加
The arbitrating circuit 250 selects, e.g. a DRAM 230 with the address signal and sends a select signal ME-DRAM. - 特許庁
アクノリッジを一括して送受信し、且つ、書き込み処理時間を短縮することができる記憶装置、ホスト装置、回路基板、液体容器及びシステム等を提供すること。例文帳に追加
To provide a memory device, a host device, a circuit board, a liquid container, a system, and the like that transmit and receive acknowledge signals together, and shortens a write processing time. - 特許庁
送信制御部104は伝送路11の転送能力を検出するため、相手先装置である復号装置12に一部の符号データの転送を行ってから、そのアクノリッジが返ってくるまでの時間を時計回路102で計時する。例文帳に追加
A clock circuit 102 counts a time after a transmission control section 104 transfers part of codes to a decoder 12 being a destination device until its acknowledgement is returned in order to detect the transfer capability of a transmission channel 11. - 特許庁
CPU10はメモリアクセス制御装置11を介して擬似アクノリッジ信号DKを受け取ると、外部処理部とのメモリアクセス方式を固定ウエイトモードに切り替える。例文帳に追加
Upon receiving the pseudo acknowledge signal DK through the control device 11, the CPU 10 changes over a memory access method to the external processing part to a fixed weight mode. - 特許庁
リンクコントローラ100は、垂直同期信号のステータスのリードを要求するリードリクエストパケットを受信し、かつ、検出信号が出力された場合に、レスポンスパケット又はアクノリッジパケットをホスト側に送信する処理を行う。例文帳に追加
When a read request packet requesting the reading of status of the vertical synchronizing signal is received and the detection signal is output, the link controller 100 performs processing for transmitting a response packet or an acknowledge packet to the host side. - 特許庁
その際、アクセス要求制御部13は、スレーブキューが空になったこと、又は、スレーブ装置から先行するアクセス要求についてのアクノリッジ信号が応答したことによって、先行するアクセス要求のデータアクセス完了を判定する。例文帳に追加
In that case, when a slave queue becomes empty or slave device responses an acknowledge signal on the preceding request, the access request control part 13 judges the data access completion of the preceding access request. - 特許庁
ソフトウェア命令をストアするように構成される記憶媒体130と、ソフトウェア命令を実行するように構成される処理ユニット102と、バス112と、バスを介し処理ユニットに接続されるアクノリッジデバイス162と、を含む計算機システム。例文帳に追加
A computer system includes: a storage medium 130 configured to store software instructions; a processing unit 102 configured to execute the software instructions; a bus 112; and an acknowledge device 162 coupled to the processing unit via the bus. - 特許庁
Copyright © 1995-2024 Hamajima Shoten, Publishers. All rights reserved. |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |