1016万例文収録!

「積分増幅器」に関連した英語例文の一覧と使い方(2ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 積分増幅器の意味・解説 > 積分増幅器に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

積分増幅器の部分一致の例文一覧と使い方

該当件数 : 97



例文

ΣΔAD変換器型誤差増幅器10は、演算器20、積分器21、1ビット量子化器22、D/A変換器23、第1カウンタ24を備える。例文帳に追加

A ΣΔAD converter type error amplifier 10 is equipped with a computer 20, an integrator 21, a one-bit quantizer 22, a D/A converter 23, and the first counter 24. - 特許庁

アナログ入力信号(Vin)の切り換え実行時には、制御信号(Cnt2)に応答して積分器(1211)の演算増幅器(OPA)の出力電圧振幅が制限される振幅制限動作が実行される。例文帳に追加

For switching an analog input signal (Vin), an amplitude limitation operation is executed to limit an output voltage amplitude of an operational amplifier (OPA) of an integrator (1211) in response to the control signal (Cnt2). - 特許庁

積分回路13は、周波数調整回路11の制御対象のgmCフィルタの相互コンダクタンス増幅器21とバイアス回路22及び可変容量回路23と同一の回路で構成されている。例文帳に追加

An integration circuit 13 is configured with a mutual conductance amplifier 21 of a control object gmC filter of the frequency adjustment circuit 11, a bias circuit 22, and the same circuit as a variable capacitance circuit 23. - 特許庁

この積分値に基づいて波形整形増幅器12により得られた波高値に基づき、波高弁別器13によって所定の個数の蛍光光子が検出されたことが検知される。例文帳に追加

On the basis of the wave height value obtained by a waveform shaping amplifier 12 on the basis of the integrated value, a wave height discriminator 13 detects that a prescribed number of fluorescent photons is detected. - 特許庁

例文

フォトダイオードの寄生容量が大きい場合であっても演算増幅器の雑音が増幅されることなく、低雑音な光電流積分回路を提供する。例文帳に追加

To provide a low-noise photoelectric current integrating circuit, preventing amplification of noise of an operational amplifier even when the parasitic capacitance of a photodiode is large. - 特許庁


例文

積分器を使用することなく変調状態での出力信号のレベル検出を可能にして、レベル調整の収束時間が変調方式に依存しないようにした高周波増幅器のレベル調整回路を提供すること。例文帳に追加

To provide a level adjustment circuit of a high frequency amplifier which makes the level detection of an output signal in a modulation status possible without use of an integrator, making the convergence time of the level adjustment independent on a modulation method. - 特許庁

直接注入電荷増幅器(28)は、積分器キャパシタ(24)に電流を供給する一方で、MRAMデバイス(8)の非選択メモリセル(12)の電位を維持する。例文帳に追加

The amplifier 28 supplies current to the capacitor 24 and meanwhile, maintains the potential of unselected memory cells 12 of the device 8. - 特許庁

バッファ増幅器19は遅延回路30の出力を増幅し、出力端子20へ加えると共に抵抗13を介して積分回路16の入力側へ帰還する。例文帳に追加

A buffer amplifier 19 amplifies the output of the delay circuit 30, adds the amplified output to an output terminal 20, and feeds the output back to an input side of the integrating circuit 16 via the resistor 13. - 特許庁

更に、抵抗素子R5及びコンデンサC6の時定数によって生成した積分波形信号及びリミッティング動作によってリミッタ付きの差動増幅器7が差動増幅を行う。例文帳に追加

A differential amplifier 7 with a limiter differentially amplifies outputs from the preamplifier 2 by an integration waveform signal generated by the time constants of a resistor element R5 and a capacitor C6 and its limiting operation. - 特許庁

例文

第1段フィルタは、第1段演算増幅器OPA2と、第1入力抵抗R1と、第1帰還容量Cを含む完全積分器によって構成される。例文帳に追加

The first stage filter is composed of a complete integrator including a first stage operational amplifier OPA2, a first input resistor R1, and a first feedback capacitance C. - 特許庁

例文

第2段フィルタは、第2段演算増幅器OPA1と、第2入力抵抗R1と、第2帰還容量Cと可変帰還抵抗R3との並列接続を含む不完全積分器によって構成される。例文帳に追加

The second stage filter is composed of an imperfect integrator including a second stage operational amplifier OPA1, a second input resistor R1, and a parallel connection of a second feedback capacitance C and a variable feedback resistance R3. - 特許庁

第2の相補積分用キャパシタCF2P,CF2Nは、第2の入力用スイッチトキャパシタ回路4の差動出力端子と増幅器6の差動出力端子とに接続される。例文帳に追加

Capacitors CF2P, CF2N for second complementary integration are connected to the differential output terminal of the switched capacitor circuit 4 for the second input and to the differential output terminal of the amplifier 6. - 特許庁

第1の相補積分用キャパシタCF1P,CF1Nは、第1の入力用スイッチトキャパシタ回路2の差動出力端子と増幅器6の差動出力端子とに接続される。例文帳に追加

Capacitors CF1P, CF1N for first complementary integration are connected to the differential output terminal of the switched capacitor circuit 2 for the first input and to a differential output terminal of the amplifier 6. - 特許庁

ゲートドライバや積分増幅器等の集積回路の位置ずれ・こすれを防止して信頼性を向上できるX線画像検出器を提供する。例文帳に追加

To provide an X-ray image detector capable of improving reliability by preventing positional deviation or rubbing of an integrated circuit of a gate driver, an integration amplifier or the like. - 特許庁

1つの入力信号は、(1)1つまたは複数の積分ブランチと、(2)1つまたは複数の第1の加算ブランチとを介して演算増幅器の入力に送られる。例文帳に追加

One input signal is routed to the input of the operational amplifier through (1) one or more integrating branches, and (2) one or more first summing branches. - 特許庁

アクティブシールド線14から出力される筋電位を抵抗R3、コンデンサC1、オペアンプ16で積分してアクティブシールド線14を介して計測増幅器13の基準電圧とする。例文帳に追加

A muscle electric potential outputted from an active shield line 14 is integrated by a resistance R3, a capacitor C1 and an operational amplifier 16 and set to a reference voltage of the measuring amplifier 13 via the active shield line 14. - 特許庁

前記第2の軸に沿う前記第2の質量体の変位を検出する読み出し装置が、前記慣性センサによって発生される電荷パケット(Q_RS)を電荷積分信号に変換する電荷増幅器と、低域フィルタとを有する。例文帳に追加

A reading device, which detects displacements of the second mass along the second axis, includes a charge amplifier for converting charge packets (Q_RS) supplied by the inertial sensor into a charge-integration signal, and a low-pass filter. - 特許庁

これらの差△i_Pに応じて、積分要素を有する増幅器15により周波数補正量△f_1^*を演算し、この補正量を用いて周波数指令f^*を補正する。例文帳に追加

Depending on the difference ▵i_p, a frequency correction value ▵f_i* is operated by an amplifier 15 having an integration element and a frequency command f* is corrected using the correction value. - 特許庁

固体検出器からの信号電荷に応じた信号電圧をデジタル値に変換する積分増幅器とAD変換器の温度変動による前記デジタル値の変化を補正する。例文帳に追加

To correct a change in a digital value obtained by converting a signal voltage corresponding to a signal charge from a solid-state detector into a digital value, the change being caused by a fluctuation in the temperature of an integrating amplifier and an AD converter for converting the signal voltage into the digital value. - 特許庁

ディスクドライブ300のベースプレート301の回転振動速度は逆EMFセンサー302により測定され、フィードフォワードコントローラ352によりディジタル化され、増幅器積分器)354に入力される。例文帳に追加

A back-EMF (electromotive force) sensor 302 measures a rotational vibration velocity of a base plate 301 of a disk drive 300, a feedforward controller 352 digitizes the measured velocity; and gives the digitized velocity to an amplifier (integrator) 354. - 特許庁

アナログ−デジタル(「A/D」)コンバータの変調器の異なる電力供給を有する2つ以上の積分増幅器を動作させるための方法およびシステムを提供すること。例文帳に追加

To provide a method and system for operating two or more integrator amplifiers with different power supplies for a modulator of an analog-to-digital ("A/D") converter. - 特許庁

そして、当該磁極位置補正量Δθ_ζを用いて、PI増幅器15により回転数推定値ω^を求め、積分器16により磁極位置推定値θ^を求める。例文帳に追加

Then, using the correction of the magnetic pole position Δθ_ζ, a PI amplifier 15 gets the estimate ω^ of the number of revolutions, and an integrator 16 gets the estimate θ^ of the magnetic pole position. - 特許庁

フォワード利得適応モジュールは、位相検出器106の生誤り端末と動作可能に接続された、フォワード利得適応モジュールの可変利得増幅器200と、前記フォワード利得適応モジュールの可変利得増幅器200と前記従発振器102とに動作可能に接続された、フォワード利得適応モジュールの積分器202とを具備する。例文帳に追加

The forward-gain-adaptation module comprises: a variable gain amplifier 200 of the forward-gain-adaptation module operably connected to the raw-error terminal of the phase detector 106; and an integrator 202 of the forward-gain-adaptation module operably connected to the variable gain amplifier 200 of the forward-gain-adaptation module and the slave oscillator 102. - 特許庁

D級増幅器は、入力信号に対応する出力駆動信号を生成する出力ドライバと、D級増幅器のエネルギー蓄積信号を生成する積分器82と、エネルギー蓄積信号が基準レベルを超えたとき、前記出力駆動信号を中断するために、リセット信号を生成するコンパレータ102を備える。例文帳に追加

This class D amplifier is provided with an output driver for generating an output drive signal corresponding to an input signal, an integrator 82 for generating the energy accumulation signal of the class D amplifier and a comparator 102 for generating a reset signal to interrupt the output drive signal when the energy accumulation signal exceeds the reference level. - 特許庁

光WDM伝送システムにおけるコプロパゲーティングファイバラマン増幅器の使用が、ファイバ増幅器が、デプリション中で動作し、入力信号の特性が、ファイバクロストーク帯域幅において低減された積分された相対的強度雑音(RIN)を示すように制御される状況において実用的であることを見出した。例文帳に追加

The user of a co-propagating fiber Raman amplifier in an optical WDM transmission system has been found to be practical in the situation where the fiber amplifier is operated into depletion and the characteristics of the input signals are controlled to exhibit a reduced integrated relative intensity noise (RIN) over the fiber crosstalk bandwidth. - 特許庁

PWM変調回路10aは、コンパレータ11と積分器20からなり、増幅器15を介して入力される信号源16からの入力信号と積分出力とがコンパレータ11で比較されることにより、入力信号を微分した進み位相特性を持つPWM信号が出力される。例文帳に追加

The PWM modulation circuit 10a comprises a comparator 11, and an integrator 20, whose integrated output is compared with an input signal from a signal source 16 via an amplifier 15 by the comparator 11 to produce a PWM signal having an advanced phase characteristic due to differentiation of the input signal. - 特許庁

初期状態または異常状態発生時に大容量の出力遮断スイッチを使わず、補助負フィードバックループ動作によって積分制御回路または比例積分制御回路の飽和状態を抑制するD級パワー増幅器である。例文帳に追加

The D-class power amplifier controls the saturation of an integral control circuit or a proportional integral control circuit by an auxiliary negative feedback loop operation without using a high-capacity output breaking switch at a time of an initial state or the abnormal state. - 特許庁

第1のゲート信号g1から第2のゲート信号g2を減算した偏差信号Δgを、ローパスフィルタ処理した後積分し、この積分値である誤差量εをオフセット電圧として、演算増幅器301の反転入力端子に入力する。例文帳に追加

A deviation signal Δg, where the second gate signal g2 is subtracted from the first gate signal g1, is subjected to low-pass filter processing before integration, an error amount ε, namely the integrated value, is input into the inverted input terminal of the operational amplifier 301 as an offset voltage. - 特許庁

誤差増幅器EAの入力端子と出力端子との間の負帰還回路内に配置されたフォトカプラPCの発光素子PCAと、発光素子PCAと対面した受光素子PCBと、受光素子PCBで発生した信号を積分する積分回路部80とを備え、積分回路80の出力が制御部70に入力している。例文帳に追加

The control circuit also includes a light emitting element PCA of a photocoupler PC disposed in a negative feedback circuit between the input terminal and the output terminal of the error amplifier EA, a photodetecting element PCB opposed to the light emitting element PCA, and an integrating circuit 80 for integrating the signal generated from the photodetecting element PCB, and inputs the output of the integrating circuit 80 to the controller 70. - 特許庁

減衰制御部300は、クランプ回路120によるクランプが行われ、D級増幅器の負荷駆動波形に一定量の歪が生じるのに応じて、減衰器160に誤差積分器110に対する入力信号の減衰を行わせる。例文帳に追加

In an attenuation control unit 300, a clamping circuit 120 performs clamping, thus allowing an attenuator 160 to attenuate the input signal to the error integrator 110 according to generation of a fixed amount of distortion in the load drive waveform of the class-D amplifier. - 特許庁

増幅器のような高電力素子に大きく依存せず、受信信号の相関信号に対する積分過程を行うことによって、消耗電力を減らすことができ、かつ高い感度及び効率を有する超低電力高効率無線デジタル受信器を提供する。例文帳に追加

To provide an ultra-low power high-efficiency wireless digital receiver which executes the integration of a correlation signal of a reception signal without relying heavily on a high-power device like an amplifier, thereby reducing power consumption and attaining high sensitivity and efficiency. - 特許庁

差動アナログ−ディジタル変換器(ADC)(32)のダイナミックレンジ全体を利用する入力をADCに与えるように差動増幅器(24)の基準電圧(V_REF)および利得と積分期間とを校正することにより、画像の増強を自動的に達成する。例文帳に追加

An image is automatically enhanced by correcting the reference voltage (VREF), gain, and integration period of a differential amplifier 24 so that an input using the whole dynamic range of a differential analog-digital converter(ADC) 32 is supplied to the ADC. - 特許庁

積分器102を通ったRF信号と、ポテンショメータ30の信号が、二重傾斜比較器に入力されて、その2出力からパルス発生器108を経由して、S−Rフリップフロップ110に入力され、後続の電力増幅器からアンテナへ出力される。例文帳に追加

An RF signal, passing through an integrator 102 and a signal at a slider of a potentiometer 30, is given to a double-slope comparator, its two outputs are given to an S-R flip-flop 110 via a pulse generator 10, and the output of the flip-flop 110 is outputted to an antenna via a succeeding power amplifier. - 特許庁

本発明によれば、前記装置は前記ループへの入力信号がより良く応答し、前記電力増幅器の能動構成要素に余り依存しないような形で前記調整ループに追加電圧を供給する積分RC回路などの調整手段をさらに含む。例文帳に追加

According to regulator, the adjuster includes an adjusting means, such as an integration RC circuit for providing an additional voltage to the adjusting loop having only a small dependance on active constitutional factor, while an input signal responds properly. - 特許庁

帰還信号発生器30、40は、入力端が積分増幅器OP1の出力端に結合され、非反転出力端がスイッチS2aの第2固定接点に直接結合され、反転出力端がスイッチS2bの第2固定接点に直接結合されている。例文帳に追加

Relating to feedback signal generators 30, 40, an input terminal connects to an output terminal of the differential integration amplifier OP1, its noninverting output terminal connects to the 2nd fixed contact of the switch S2a and its inverting output terminal connects to the 2nd fixed contact of the switch S2b. - 特許庁

さらに、ローパスフィルタ113及び積分器115及び増幅器115により、試料の動き等によりずれた共振周波数を搬送波周波数に引き戻すように直流制御電圧が共振器102に印加される。例文帳に追加

In addition, while a low-pass filter 113, an integrator 114 and an amplifier 115 are used, a DC control voltage is supplied to the resonator 102 in such a way that a resonance frequency which is shifted due to the movement or the like of a sample is brought back to a carrier frequency. - 特許庁

この光センサは、被写体の光信号を電気信号に変換して出力するものであって、増幅器11、光電変換素子(受光素子)12、積分容量13、及びリセットスイッチ14を含む積分型の通常画素10と、暗電流算出手段20と、暗電流除去手段30とを備えている。例文帳に追加

The optical sensor converts an optical signal of an object into an electrical signal and outputs the electrical signal and is provided with an integration type normal pixel including an amplifier 11, a photoelectric converter (photodetector) 12, an integral capacity 13 and a reset switch 14, a dark current calculating means 29 and a dark current eliminating means 30. - 特許庁

この自動利得制御回路は、イコライザ・フィルタ31からの積分信号Siに基づいて可変利得増幅器11の利得制御を行う利得制御信号Sgを生成する利得制御部32と、イコライザ・フィルタ31からの微分信号Sdと積分信号Siに基づいて利得制御部32を駆動させるクロックCLK2を生成するクロック生成部33と、から構成される。例文帳に追加

The automatic gain control circuit comprises a gain control section 32 generating a gain control signal Sg performing gain control of the variable gain amplifier 11, based on an integrated signal Si from an equalizer filter 31, and a clock-generating section 33 generating a clock CLK2 for driving the gain control section 32 based on a differentiated signal Sd from the equalizer filter 31 and the integration signal Si. - 特許庁

バイアス電流検出回路17で検出したバイアス電流測定値信号Sdを、変換回路18が利得制御信号Sbとアッテネータ制御信号Scとから生成した基準値信号Svから減算(負帰還ループ)し、積分器20で積分したバイアス電圧Snを電力増幅器16へ出力する。例文帳に追加

A bias current measurement value signal Sd detected by a bias current detecting circuit 17 is subtracted (negative feedback loop) from a reference value signal Sc with which a conversion circuit 18 generates from a gain control signal Sb and an attenuator control signal Sc, and bias voltage Sn integrated by an integrator 20 is outputted to the power amplifier 16. - 特許庁

スイッチ素子40が閉じると、積分回路30から出力された電圧信号は可変容量積分回路50の容量素子51に入力し、その電圧信号の変動分が増幅器52に入力し、その電圧信号の変動分と可変容量部53の容量値とに応じた電荷が可変容量部53に流入する。例文帳に追加

When a switch element 40 is closed, the voltage signal outputted from the integration circuit 30 is inputted to a capacitor 51 of a variable capacity integration circuit 50, the fluctuation component of that voltage signal is inputted to an amplifier 52 and an electric charge corresponding to the fluctuation component of that voltage signal and the capacity value of a variable capacity part 53 flows into the variable capacity part 53. - 特許庁

漏電遮断器1は集積回路6の差動増幅器出力端子である4番ピンとグランドライン12との間にコンデンサ13を接続し、コンデンサ13と並列に抵抗14を接続して積分回路15を構成し、積分回路15と集積回路6の4番ピンとの間に逆流防止用のダイオード16を接続する。例文帳に追加

In this earth leakage breaker 1, a capacitor 13 is connected between a fourth pin of a differential amplifier output terminal of an integrated circuit 6 and a ground line 12, and a resistor 14 is connected in parallel with the capacitor 13 to compose an integration circuit 15; and a backflow-preventing diode 16 is connected between the integration circuit 15 and the fourth pin of the integrated circuit 6. - 特許庁

処理回路50には、磁石40の温度に相関する磁石温度相関値を検出するコイル電圧検出回路59と、この回路59にて検出された当該相関値に基づいてニードル弁36が動作することによりコイル41に発生する電圧を補正する第一反転増幅器64と、この増幅器64にて補正された電圧からニードル弁36の動作状態を検出する積分器56とが設けられる。例文帳に追加

The processing circuit 50 has a coil voltage detection circuit 59 for detecting the magnet temperature correlation value correlated to the temperature of the magnet 40, a first inversion amplifier 64 for correcting the voltage generated in the coil 41 by the operation of the needle valve 36 based on the correlation value detected by the circuit 59, and an integrator 56 for detecting the operational state of the needle valve 36 from the voltage corrected by the amplifier 64. - 特許庁

ステータに通電する3相交流電流をd軸電流、q軸電流のそれぞれに対してフィードバック制御を行う制御装置において、トルク指令値が所定値以下である場合にはd軸電流誤差増幅器の出力を積分して磁極位置補正値Δθを演算し、トルク指令値が所定値以上である場合には、この磁極位置補正値を保持する。例文帳に追加

Using a magnetic pole position correction value Δθthus obtained, an adder 19 adds Δθ to a rotor rotary angle O m detected by an encoder 20 that is mounted to a motor shaft to detect a commutation electrical angle θ. - 特許庁

入射する放射線に応じた電荷を蓄積する固体検出器46から読出信号により読み出された電荷に応じて積分増幅器102で発生された信号電圧VsがAD変換器106により変換されたデジタル値Qを、補正部108により、読出信号毎に基準値と比較して補正する。例文帳に追加

The digital value Q obtained by converting, with the use of the AD converter 106, the signal voltage Vs generated in the integrating amplifier 102 corresponding to charges read by read signals from the solid-state detector 46 for storing the charges corresponding to incident radiation is corrected by being compared with a reference value for each read signal by a correction part 108. - 特許庁

送信電力の検出限界である閾値を跨いで前記送信電力の制御が行われた際に送信電力が大きく変化した時に前記求められた誤差が大きく変化しないようにする、送信電力判定部、誤差積分部などの緩衝手段を設けることにより、可変利得増幅器の利得を制御する際の誤差が抑制される。例文帳に追加

An error in controlling a gain of a variable gain amplifier is suppressed by providing a buffering means of a transmission power determining part, an error integrating part, or the like, which prevents the calculated error from greatly changing when the transmission power greatly changes at the time of controlling the transmission power which strides over the threshold being the detection limit of the transmission power. - 特許庁

ループフィルタ10は、比較器13からの出力の積分結果に基づいて、可変利得増幅器11の利得を制御し、レベル検出部17は、ループフィルタ10の出力の信号強度を検出し、ループゲイン制御部18は、レベル検出部17による検出結果に基づいて、ループフィルタ10のループゲインを制御する。例文帳に追加

A loop filter 10 controls the gain of the variable gain amplifier 11 based on an integration result of output from a comparator 13, a level detection part 17 detects signal intensity of output of the loop filter 10, and a loop gain control part 18 controls a loop gain of the loop filter 10 based on a detection result by the level detection part 17. - 特許庁

例文

本発明によるインピーダンス測定装置における帰還ループを構成する狭帯域増幅器700は、4つの乗算DACによって構成されたベクトル演算回路600を、積分器202、203の出力と直交変調器204との間に設けており、各直交成分信号に対してベクトル演算を行うことで位相回転を施し、直交変調器へ入力している。例文帳に追加

A narrow-band amplifier 700 constituting a feedback loop in an impedance measuring instrument is provided with a vector computing circuit 600 constituted of four multiplication DACs between the outputs of integrators 202 and 203 and an orthogonal modulator 204, performs phase rotation by performing vector computation on each orthogonal signal component, and inputs the results to the modulator 204. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS