1016万例文収録!

「16 ビット」に関連した英語例文の一覧と使い方(3ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 16 ビットに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

16 ビットの部分一致の例文一覧と使い方

該当件数 : 591



例文

それぞれに 16 ビットより小さい値が指定されている場合、これは値の最上位のビットを表す(数値がスケーリングされる "rgb:" 形式とは異なる)。例文帳に追加

When fewer than 16bits each are specified, they represent the most-significant bits of the value (unlike the "rgb:" syntax, in which values are scaled). - XFree86

serial メンバはプロトコルで通知されたシリアル番号を基に設定される。 ただし、最少桁の16ビットから完全32ビットの値に拡張される。例文帳に追加

The serial member is set from the serial number reported in the protocol but expanded from the 16-bit least-significant bits to a full 32-bit value. - XFree86

serial メンバはプロトコルで通知されたシリアル番号を基にセットされる。 ただし、最少桁の16ビットから完全32ビットの値に拡張される。例文帳に追加

The serial memberis set from the serial number reported in the protocol but expanded fromthe 16-bit least-significant bits to a full 32-bit value.  - XFree86

ビット線14およびビット線16には、それぞれリファレンスセル20およびリファレンスセル30が接続されている。例文帳に追加

The bit line 14 and the bit line 16 are connected respectively with the reference cell 20 and the reference cell 30. - 特許庁

例文

その平均ビットレートを符号量制御回路16が用いて、再符号化時のピクチャ毎のビット数を割り与える。例文帳に追加

An encoding amount control circuit 16 assigns the number of bits for each picture at the time of recoding using that average bit rate. - 特許庁


例文

ビットマイコンにおいて、16ビットの即値データを取り扱う際のデータの読み出しに要する処理時間を短縮する。例文帳に追加

To shorten processing time required for reading data at the time of handling the immediate data of 16 bits in an 8-bit microcomputer. - 特許庁

埋め込み処理部16は、可変長復号化部10によって抽出された付加ビットADBITの所定のビットに透かし情報を埋め込む。例文帳に追加

An embedding processing part 16 embeds watermark information in prescribed bits of additional bits ADBIT extracted by the variable length code decoding part 10. - 特許庁

21ビット構成のカウンタ11の下位16ビットオーバーフロー出力に基づいてレジスタ12の設定値を更新する。例文帳に追加

Set value of the register 12 is updated based on overflow output of the least significant 16 bits of the counter 11 in 21 bit pattern. - 特許庁

CPUの命令リードを16ビット(第1の語数)で行うか、32ビット(第2の語数)で行うかを選択する手段(FF)を設ける。例文帳に追加

This data processor is provided with a means (FF) for determining whether the instruction of a CPU should be read with 16 bits (first number of words) or 32 bits (second number of words). - 特許庁

例文

16ビット/32ビットの命令リードに応じて、プログラムカウンタ(PC)のインクリメント値を(+2/+4)切替える。例文帳に追加

An increment value of a program counter PC is changed over between +2 and +4 according to the instruction read of the 16 bits/32 bits. - 特許庁

例文

不一致ビット数測定部16は、不一致ビット数Xを測定し、有効パケット判定部17に転送する。例文帳に追加

The dissident bit number measurement section 16 measures a dissident bit number X and transfers it to a valid packet discrimination section 17. - 特許庁

抽出された4ビット×4(=16ビット)分の画素データは、回転処理が施された後、出力用ラインバッファ80に格納される。例文帳に追加

Pixel data for extracted 4 bits multiplied by 4 (equals to 16 bits) is stored in the output line buffer 80 after subjected to the rotation process. - 特許庁

また、残りのデータ(15ビットD14〜D0)を16ビットデータとして再構成し、それをHDD218に転送すべきデータとして処理する。例文帳に追加

The remained data ( 15 bit D14 to D0) are restructured as 16 bits data and processed as data to be transferred to the HDD 218. - 特許庁

CPUの命令リードを16ビット(第1の語数)で行うか、32ビット(第2の語数)で行うかを選択する手段(FF)を設ける。例文帳に追加

This data processor is provided with a means FF of selecting whether reading an instruction of a CPU by 16 bits (a first number of words) or 32 bits (a second number of words). - 特許庁

また、ビットライン対16は、互いに交差することなく、途中でビットラインの間隔が広くなっている。例文帳に追加

Also, in a pair of bit lines 16, intersection is not caused, interval of bit lines is made wider at a half way. - 特許庁

Aのサイクルでは、液晶コントローラが16ビットの下位8ビットのデータバス(D0〜D7)でRAMから画像データを読み出す。例文帳に追加

In a cycle A, a liquid crystal controller reads image data out of a RAM through a data bus (D0 to D7) of the low-order 8 bits of 16 bits. - 特許庁

16ビット/32ビットの命令リードに応じて、プログラムカウンタ(PC)のインクリメント値を(+2/+4)切替える。例文帳に追加

The increment value of a program counter (PC) is switched by (+2/+4) according to the instruction read of 16 bits/32 bits. - 特許庁

ビット反転処理部16は、受信データ記憶部10から読み出した受信データのうちの1ビットを反転する。例文帳に追加

A bit inversion processing section 16 inverts 1-bit in received data read from among a received data storage section 10. - 特許庁

更新周期設定レジスタ16,26の設定周期毎に参照先のポインタ10,21の下位ビットを下位ビット保持レジスタ13,23に保持する。例文帳に追加

The low order bits of pointers 10 and 21 at the destination of reference are stored in low order bit holding registers 13 and 23 in every set cycle of update cycle setting registers 16 and 26. - 特許庁

ドライバービットをハウジングの貫通孔16内にこのように設定することにより当該ドライバービットを確りと保持する。例文帳に追加

The screwdriver bit is firmly held by installing the screwdriver bit in the through hole 16 of the housing in such manner. - 特許庁

選択された16ビット命令コードの内容が32ビット長命令に該当する場合に第二の選択信号を出力すると共に、選択された16ビット命令コードにプログラム上連続する命令コードを連結して32ビット命令コードを生成する機能を設ける。例文帳に追加

When the content of the selected 16 bit instruction code meets the 32 bit length instruction, a second selecting signal is output and a function is provided to generate the 32 bit instruction code by connecting a consecutive instruction code in the program to the selected 16 bit instruction code. - 特許庁

補間回路2は量子化ステップを小さくする補間処理を実行し、量子化ビット長n=16、サンプリング周波数f_S0=44.1kHz のディジタル信号D_0 を、D/A 変換器4の量子化ビット長k=20よりはるかに大きな量子化ビット長m=24にビット拡張させる。例文帳に追加

An interpolation circuit 2 executes interpolation processing to decrease a quantization step so as to extend bits of a digital signal D0 whose quantization bit length n is 16 and whose sampling frequency fS0 is 44.1 kHz into quantization bit length m is 24 that is far longer than a quantization bit length k is 20 of a digital/analog converter. - 特許庁

説明関数XGetWindowPropertyはプロパティの実際のタイプ、プロパティの実際のフォーマット、転送される 8ビット16ビット、32ビットのアイテム数、プロパティに残っている読み込むべきバイト数、データへのポインタを返す。例文帳に追加

Description The XGetWindowPropertyfunction returns the actual type of the property; the actual format of the property; the number of 8-bit, 16-bit, or 32-bit items transferred; the number of bytes remaining to be read in the property; and a pointer to the data actually returned. - XFree86

32ビット長命令を持つ16ビット命令セットアーキテクチャにおいて、32ビット長命令を1クロックでデコードすることができるマイクロプロセッサを提供する。例文帳に追加

To provide a microprocessor decoding a 32 bit length instruction in one clock in a 16 bit instruction set architecture provided with the 32 bit length instruction. - 特許庁

データ入力回路4は、BISTサブ回路1からの代表1ビットデータ13からメモり2A等の1語当りのビット数だけのテストビットデータ16,17を生成しメモり2A等に書き込む。例文帳に追加

The data input circuit 4 generates test bit data 16, 17 by the bit number per one word of the memory 2A from respresentative one bit data 13 from the BIST sub-circuit 1 to be written in the memory 2A. - 特許庁

ビット線チャージ回路16は、読み出し動作中のあるタイミングで、第2ビット線BLBと電源VDDとを接続し、且つ、読み出し動作が終了するまでに、第2ビット線BLBと電源VDDとの接続を切断する。例文帳に追加

The bit line charge circuit 16 connects the second bit line BLB to a power source VDD at a certain timing of the reading operation, and disconnects the second bit line BLB from the power source VDD before the reading operation is completed. - 特許庁

アンチエイリアス回路250には、VRAMにおけるデータの書き込み単位となるビット数を、出力画像データにおける1画素あたりのビット数で除した数以上の16個のビットカウンタ251が設けられている。例文帳に追加

An antialias circuit 250 is provided with bit counters 251 of 16 above the number obtained, by dividing the number of bits that is a writing unit of data in a VRAM (video random access memory) by the number of bits per pixel in output image data. - 特許庁

乱数発生回路42から抽出した16ビットの値の上位8ビットと下位8ビットとを入れ替えた値を内部抽選用の乱数として取得する。例文帳に追加

A value obtained by replacing upper 8 bits of a 16 bit value extracted from a random number generation circuit 42 with lower 8 bits is acquired as a random number for the internal lottery. - 特許庁

続いて、この16ビットから1ビットづつ読み込んで(S102)、音響フレームの所定周波数の状態をビット値に応じて変更する(S111)。例文帳に追加

Then, one bit each is read from 16 bits (S102), and a state of a prescribed frequency of a sound frame is changed according to a bit value (S111). - 特許庁

つまり、例えば上位48ビットをプレフィックスとし、下位64ビットをMACアドレスに基づくデータとし、その間の16ビットを機器タイプデータとする。例文帳に追加

More specifically, for example upper 48 bits are set to be the prefix, lower 64 bits are to be data based on the MAC address, and 16 bits between the upper and lower bits are set to be the equipment type data. - 特許庁

例えば、16ビットや32ビットの数値データを整数で表示し、文字列のデータ(文字コード)を文字列として表示し、ビットデータをON/OFFなどの形態で表示する。例文帳に追加

For instance, the sampling data display processing section 211 displays numerical data of 16 bits or 32 bits by an integer, displays data (character codes) of a character string as the character string and displays the bit data by a format of ON/OFF or the like. - 特許庁

子機では、上記とは逆に、4チャネルに分割された4ビットづつの符号データを14ビットまたは16ビットに統合したうえでリニアコーデックによるデータ復号処理によりアナログモデム信号に変換する。例文帳に追加

The slave mobile station integrates the coded data, which are divided into the four channel data that are 4 bit each, into the coded data of 14 or 16 bit, and then converts them into analog modem signals through a data decoding process by a 14 or 16-bit linear CODEC. - 特許庁

ソース線駆動回路14はソース線SLを駆動し、ビット線制御回路16はビット線BLを介してメモリセルへビット線電位を与える。例文帳に追加

The source line driving circuit 14 drives the source line SL, and the bit line control circuit 16 provides a bit line potential to the memory cell via the bit line BL. - 特許庁

情報ビット決定部16は、DSV制御区間の符号に基づいてDSVビットの値を決定するとともに、特殊演算区間の符号に基づいて特殊ビットの値を決定する。例文帳に追加

An information bit determination part 16 determines a DSV bit value on the basis of a code of the DSV control section, and determines a special bit value on the basis of a code of the special calculation section. - 特許庁

上側シフト演算部21及び下側シフト演算部22は、x・(1−α)±αを16ビット演算により算出してから、それを24ビット演算により2・(1−α)で除算して、商y_1,y_2の24ビットデータを求める。例文帳に追加

An upper side shift operation unit 21 and a lower side shift operation unit 22 obtain 24 bit data of quotients y_1 and y_2 by computing x×(1-α)±α by 16 bit operation and dividing it with 2×(1-α) by 24 bit operation. - 特許庁

ビットカード情報センタ12は、デビット決済情報14および端末側売上げ関連情報15とデビットカード情報センタ12で作成したセンタ側売上げ関連情報16と対応させて蓄積する。例文帳に追加

The center 12 stores the debit settlement information 14 and the sales-related information 15 on the terminal side corresponding to sales- related information 16 on a center side. - 特許庁

「16+パリティ5ビット」のビット列には、一般に用いられている従来型ECC回路4を適用し、「4+パリティ3ビット」×3のビット列には、誤り訂正と訂正後の処理であるデコードとを共用化し経由段数を減らした誤り訂正・デコーダ14を適用する。例文帳に追加

A conventional type ECC circuit 4 which is generally used is applied to the bit string of "16+parity 5 bits", and an error correction/decoder 14 in which the number of passing stages is reduced is applied to the bit string of "4+parity 3 bits"×3 by sharing error correction and decoding as post-correction processing. - 特許庁

タグビット生成回路17では、画像情報生成回路16にて生成された属性情報に基づいてタグビットを生成するとともに、タグビットの構成を拡張し、その拡張したビットを使用して画像合成時の第1画像と第2画像の区別を可能とする。例文帳に追加

A tag bit generating circuit 17 generates a tag bit based on attribute information generated by an image information generating circuit 16, extends the configuration of the tag bit and uses the extended bit to distinguish a 1st image from a 2nd image in the case of compositing the images. - 特許庁

サーバ装置は,クライアントが合成画像の表示を要求した場合,ビットストリーム合成処理部13でスケーラブルビットストリームを合成した後,ビットレートトランスコード部16により,指定されたビットレートに収まるように符号化データをカットして送信する。例文帳に追加

When a client requests the display of the composite image, a server device composites a scalable bit stream with a bit stream composition processor 13, and after that, transmits encoding data after cutting them so as to fit into the designated bit rate by a bit rate transcoder 16. - 特許庁

ストリーミング通信実行時に、比較判定部18において、通信ビットレート値取得部16により取得された通信ビットレート値と、実効ビットレート値算出部17により算出された実効ビットレート値とを比較判定する。例文帳に追加

In the time of execution of the streaming communication, a comparison and decision part 18 compares a communication bit rate value acquired by a communication bit rate value acquisition part 16 with an effective bit rate value calculated by an effective bit rate value calculation part 17 and makes a decision. - 特許庁

リニアPCMにより符号化されたオーディオデータの記録中に、当初24ビットビット解像度が16ビットに変更された場合、変更後のオーディオデータの下位側に、無音を表す8ビットのデータが付加されて記録が続行される。例文帳に追加

When bit resolution of 24 bits at the beginning is changed into 16 bits during recording audio data encoded by a linear PCM, 8-bit data representing silence is attached to a low-order side of the changed audio data and recording is continued. - 特許庁

送信側のモデム11の制御部14で送信処理ルーチンR1が実行されると、送信側端末データから、その各1ビットと同一情報を有する8ビットの伸張ビット帯と、それを反転させた反転ビット帯とが形成され、これがRFユニット16によって搬送波に乗せられる。例文帳に追加

When the controlling part 14 of a transmission side modem 11 executes transmission processing routine, a 8-bit extended bit band having the same information as the each bit and an inverted bit band obtained by inverting it are formed from transmission side terminal data, and they are superposed on a carrier by an RF unit 16. - 特許庁

電動ドライバー10は、ドライバービット12のシャフトを受け入れて固定保持するビットホルダ14と、該ビットホルダ14を受け入れて、同ビットホルダをその軸線を中心に回転可能、且つ、同軸線方向で摺動に保持する貫通孔16を有するハウジング18とを有する。例文帳に追加

This electric screwdriver 10 comprises a bit holder 14 for receiving, fixing and holding a shaft of the screwdriver bit 12 and a housing 18 having a through hole 16 that receives the bit holder 14 and holds the bit holder rotatably about the axis and slidably in the axis direction. - 特許庁

もし、コンソールが UTF-8 モードなら、入って来たバイト(byte)は16 ビットの Unicode に組み立てられる。例文帳に追加

If the console is in UTF-8 mode, then the incoming bytes are first assembled into 16-bit Unicode codes.  - JM

cは 16 ビット値と解釈され、バイナリアドレスの右側の 2 バイトを表す。例文帳に追加

Part c is interpreted as a 16-bit value that defines the rightmost two bytes of the binary address.  - JM

IP ソケットアドレスは、 IP インターフェースアドレスと16ビットのポート番号の組み合わせで定義される。例文帳に追加

An IP socket address is defined as a combination of an IP interface address and a 16-bit port number.  - JM

この関数は、ネイティブの short のサイズに関係なく、16 ビットの値だけを読み出せます。例文帳に追加

Only a 16-bit value can be read in using this function, regardless of the native size of short. - Python

16ビット整数のバイトオーダを、ネットワークバイトオーダからホストバイトオーダに変換します。例文帳に追加

Convert 16-bit integers from network to host byte order.  - Python

16ビット整数のバイトオーダを、ホストバイトオーダからネットワークバイトオーダに変換します。例文帳に追加

Convert 16-bit integers from host to network byte order.  - Python

例文

符号つき 16 ビットオーディオ、リトルエンディアンバイトオーダ (Intelプロセッサで使われている形式)例文帳に追加

Unsigned, 16-bit audio, little-endian byte order (as used by Intel processors) - Python

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (c) 2001 Robert Kiesling. Copyright (c) 2002, 2003 David Merrill.
The contents of this document are licensed under the GNU Free Documentation License.
Copyright (C) 1999 JM Project All rights reserved.
  
Copyright 2001-2004 Python Software Foundation.All rights reserved.
Copyright 2000 BeOpen.com.All rights reserved.
Copyright 1995-2000 Corporation for National Research Initiatives.All rights reserved.
Copyright 1991-1995 Stichting Mathematisch Centrum.All rights reserved.
  
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence
Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS