1016万例文収録!

「16 ビット」に関連した英語例文の一覧と使い方(5ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 16 ビットに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

16 ビットの部分一致の例文一覧と使い方

該当件数 : 591



例文

例えば、ビデオエンコーダまたはビデオデコーダは、最終的な値より広いダイナミックレンジ(ビット単位)を有する中間ピクセル値を使用して、サブピクセルサンプル位置のピクセル値を計算する(例えば、16ビットの中間値および8ビットの出力値)。例文帳に追加

For example, the video encoder or the video decoder uses an intermediate pixel values with a dynamic range (in the unit of bits) wider than a final range to calculate a pixel value at a sub-pixel sample position (e.g. an intermediate value of 16 bits and an output value in 8 bits). - 特許庁

MMR1やSQC5のCPU16は、伝送線4から受信した各MMRの受信データを順次チエックし、クロックビットが前回値のままの通信異常のMMRが存在するとき、その稼動ビットをチエックし、稼動ビットがOFFであれば当該MMRがトリップ状態と判定する。例文帳に追加

The CPU 16 of the MMR 1 and an SQC 5 checks received data of MMRs received from a transmission line in order, checks the operation bit when the clock still has a last value and there is MMR with communication abnormality, and decides that the MMR is in a trip state when the operation bit is OFF. - 特許庁

これは、各シンボルの全てのビットを、記憶セル16内の1つの行12に格納し(図3参照)、又は該記憶セル16内の少なくとも2つの行12に格納すると共に該記憶セル16内の同じ列14を使用する(図4参照)ことを含む。例文帳に追加

In this device, all bits of each symbol are stored in a row 12 in a storage cell 16, or the bits are stored in at least two rows 12 in the storage cell 16 while the same columns 14 in the storage cell 16 is used. - 特許庁

本発明に係る不揮発性半導体メモリ10は、相補データを記憶する不揮発性メモリセル11と、読み出し動作時に相補データのそれぞれに応じた電位が現れる相補ビット線と、相補ビット線の電位に基づいて相補データをセンスするセンスアンプ回路13と、相補ビット線に接続されたビット線チャージ回路16と、を備える。例文帳に追加

This nonvolatile semiconductor memory 10 is provided with: a nonvolatile memory cell 11 for storing complementary data; a complementary bit line where a potential appears according to each complementary data during a reading operation; a sense amplifier circuit 13 for sensing the complementary data based on the potential of the complementary bit line; and a bit line charge circuit 16 connected to the complementary bit line. - 特許庁

例文

ラインセンサCCD1〜CCD5によって読み取った画像信号を16ビットのデジタル信号A(n)、B(n)に変換した後、マルチプレクサ44によりビット数の少ない8ビットの分割信号Doutに変換し、パラレル/シリアル変換器46で1ビットのシリアル信号Soutとして信号処理回路40に出力する。例文帳に追加

Image signals read with line sensor CCD 1 to 5 are converted to 16 bit digital signals A(n) and B(n), then converted to an 8-bit divided signal Dout by using a multiplexer 44, and outputted to a signal processing circuit 40 as a 1 bit serial signal Sout by using a parallel/serial converter 46. - 特許庁


例文

2バイト行列形式のインデックスを持つフォントについては、16ビットの値は byte1 メンバが最上位バイトで byte2 が最下位ビットとなるようにしなければならない。例文帳に追加

For 2-byte matrix fonts, the 16-bit value should be formed with the byte1 member in the most significant byte and the byte2 member in the least significant byte. - XFree86

ストレージノード14上にキャパシタ誘電体膜15が選択的に形成され、キャパシタ誘電体膜15を含む半導体基板10上にビット線兼用セルプレート16がビット線単位に形成される。例文帳に追加

A capacitor dielectric film 15 is formed selectively on a storage node 14, and cell plate 16 which is concurrently is formed in bit line units on a semiconductor substrate 10 containing the capacitor dielectric film 15. - 特許庁

すなわち、同一配線層であるビット線兼用セルプレート16によりビット線とメモリセルキャパシタのセルプレートが一体形成される。例文帳に追加

Namely, the bit-line and the cell plate of a memory cell capacitor are formed integrally by the cell plate 16 which is concurrently the bit-line as the same wiring layer. - 特許庁

聴覚心理モデル処理部14がオーディオ信号S13_1 等に割り当てる量子化ビット長を決定し、レベル制御回路16がその量子化ビット長を基に、電子透かし信号S15_1 等の振幅レベルを調整する。例文帳に追加

An auditory mental model processing section 14 decides the quantizing bit length for the audio signals S13_1 or the like, and a level control circuit 16 adjusts the amplitude level of the electronic watermark signal S15_1 or the like according to this bit length. - 特許庁

例文

プリンタ200は、このカラーの画像データをビットマップデータにし、モノクロ処理情報に基づいてモノクロ変換処理を施してビットマップ展開して、プリンタエンジン16によりモノクロのプリントをする。例文帳に追加

The printer 200 converts the color image data into a bit map data and performs monochromatic conversion based on the monochromatic conversion processing information to develop a bit map which is printed monochromatically by means of a printer engine 16. - 特許庁

例文

MUX58は、ラッチ・カウント値に応じて、第1及び第2入力端子第1及び第2入力端子I_1及びI_2に入力された合計32ビットの並列データから、選択的に16ビットの並列データを生成する。例文帳に追加

The MUX 58 selectively generates parallel data in 16 bits from parallel data in total 32 bits received at first and second input terminals I_1, I_2 according to the latch count. - 特許庁

画像データを16ビットの階調として扱う画像処理と8ビットの階調として扱う画像処理とが混在するレタッチ作業における画質の低下を防止する。例文帳に追加

To prevent the deterioration of picture quality in a retouching where image processing for dealing with image data as 16 bit gradation and image processing for dealing with image data as 8 bit gradation are mixed. - 特許庁

1つのメモリセル領域100を横切る同一層に形成されたビット線15および他のビット線とは別の層にグラウンド配線層16が形成されている。例文帳に追加

A ground wiring layer 16 is formed in a layer different from that of a bit line 15 and other bit line formed in the same layer traversing one memory cell region 100. - 特許庁

出力用FIFOメモリ14は、符号化時には8ビットの符号データを出力し、復号時には16ビットのウェーブレット変換係数を出力する。例文帳に追加

The FIFO memory 14 for output is output by the encoding data of 8 bits, when it is encoded and is output by the wavelet transformation coefficient of 16 bits, when it is decoded. - 特許庁

スタートビット検出回路15aは、スタートビットを検出したならクロック信号発生回路16の発振動作を開始させる信号を出力する。例文帳に追加

A start bit detection circuit 15a outputs a signal for starting the oscillation operation of the clock signal generation circuit 16 when it detects a start bit. - 特許庁

記憶領域A14に画像データを含む印刷データを記憶し、ビットマップ画像生成手段16で、印刷データを変換して印刷するためのビットマップ画像データを生成する。例文帳に追加

Printing data containing image data is stored in a memory region A14 and converted by a bit map image forming means 16 to form bit map image data for printing. - 特許庁

カッターヘッド2に設けるカッタースポーク10を、固定カッタービット15…を備えた固定スポーク11の中に予備カッタービット16…を備えた可動スポーク12を埋設した構造とする。例文帳に追加

A cutter spoke 10 to be provided on a cutter head is composed in a structure in which a movable spoke 12 provided with preliminary cutter bits 16 is buried in a fixed spoke provided with fixed cutter bits 15. - 特許庁

入力用FIFOメモリ13は、符号化時には16ビットのウェーブレット変換係数が入力され、復号時には8ビットの符号データが入力される。例文帳に追加

The FIFO memory 13 for input is an input by a wavelet transformation coefficient with 16 bits, when it is encoded and is input by encoding data of 8 bits, when it is decoded. - 特許庁

制御部12はトランスコーダ16に対し、取得したビットレート情報または操作指示の発生回数に応じて、映像ストリームの先頭期間のビットレートを設定し、トランスコード処理を行う。例文帳に追加

The control unit 12 sets to the transcoder 16 a bit rate in the leading period of the video stream, in accordance with the obtained bit rate information or the number of times of occurrences of the operation instruction, and performs transcoding. - 特許庁

送信装置は、IEC61937に対応するサブフレームに対して、DSD信号を16ビットずつ格納し、Cビットにより形成されるチャンネルステイタス情報においては、Additional format informationを“001”としてDSD信号であることを示す。例文帳に追加

A transmitting device stores a DSD signal for 16 bits each time in a sub frame that corresponds to IEC61937 and in channel status information formed from C bits, Additional format information is set to "001", to indicate the DSD signal. - 特許庁

ビット削減部15は、各領域の画素のデータを必要なビット数のみで表すように圧縮し、セル化部16は、各水平走査線上の領域毎にセルを組み立てる。例文帳に追加

A bit deleting part 15 compresses the pixel data of each area so that the data can be expressed with only the necessary number of bits, and a cell integrating part 16 assembles the cells for each area on each horizontal scanning line. - 特許庁

メモリ50には、8ビットの多値データが1ワードにつき4個ずつ格納されており、4×4=16個の多値データでビットプレーン符号化のひとつの処理単位(処理ブロック)をなしているとする。例文帳に追加

In a data processing apparatus, multi-valued data of 8 bits is stored into a memory 50 by 4 pieces per one word, then multi-valued data of 4 by 4=16 pieces is taken on a single processing unit (a processing block) of a bit plane coding. - 特許庁

地山への穿孔が終了した後は、ボーリングロッド12を穿孔時と逆に回転してビットアダプタ14を穿孔ビット16から分離する。例文帳に追加

After drilling to the natural ground is ended, the boring rod 12 is rotated inversely to the time of drilling and a bit adapter 14 is separated from the drilling bit 16. - 特許庁

また、タイムスタンプ生成回路16はタイムスタンプの上位4ビットは回転ドラム23の1/4回転に1回の割合で更新し、同時に下位18ビットはリセットされる。例文帳に追加

Furthermore, a time stamp generating circuit 16 updates a high-order 4-bit of a time stamp at a rate of once per 1/4 revolution of a rotary drum 23 and resets a low-order 18-bit at the same time. - 特許庁

仮数部加算器12、丸め後正規化判定回路16は、Aの上位m+1[ビット]、Bの上位m[ビット]を入力し、それぞれ、仮数部加算結果C0,C1(=C0+1),桁上がりX、丸め後正規化信号Gを出力する。例文帳に追加

A mantissa part adder 12 and a post-rounding normalization judgment circuit 16 input the high-order m+1 [bits] of A and the high-order m [bits] of B and respectively output mantissa part added results C0 and C1 (=C0+1), carry X and a post- rounding normalization signal G. - 特許庁

読み出し制御回路14には、動作開始からの時間を計数するタイマ16、既送信ビット数を計数するカウンタ15が設けられ、これらの値からその時点までの平均ビットレートを求める。例文帳に追加

A read control circuit 14 is provided with a timer 16, that counts the time from start of operation and with a counter 15 that counts the number of already transmitted bits, so as to obtain an average bit rate from these values up to that time. - 特許庁

信号出力部10は周波数信号をビットデータからなるディジタル信号により出力し、加算部16はビットデータに、不要周波数成分の発生を抑制するためのノイズデータを加算する。例文帳に追加

A signal output section 10 outputs a frequency signal by a digital signal comprising bit data, and an addition section 16 adds noise data for suppressing the generation of an unnecessary frequency component to the bit data. - 特許庁

フレームメモリのデータバス幅が16ビットまたは32ビットの場合にOSDデータをより効率的に処理することが可能なOSDデータ処理システム等を提供すること。例文帳に追加

To more efficiently process an OSD (On Screen Display) data when a data bus width of a frame memory is 16 bits or 32 bits. - 特許庁

各スイッチは被変換データの上位4ビットをデコードした信号によってオン/オフ制御され、これにより、被変換データの上位4ビットに対応する電圧がアンプ16,17の出力として得られる。例文帳に追加

Each switch is on/off- controlled by a signal resulting from decoding high-order 4-bits of data to be converted and a voltage corresponding to the high-order 4-bits of the data to be converted is obtained as an output of the amplifiers 16, 17 thereby. - 特許庁

これによりドライバビット5の全長は短寸のものからなり、ドライバビット5のひき出しは凹溝9に爪先16を係着して引き出すことにより容易に行われる。例文帳に追加

Consequently, length of the driver bit is made short, and the driver bit 5 can be easily drawn out by drawing it out by engaging a click head 16 with the recessed groove 9. - 特許庁

先頭管の前方端に配置されたインナービット16およびリングビット14を回転させて、地山補強用鋼管を地山中に引き込むことにより、地山補強用鋼管を地山中に打設する。例文帳に追加

By rotating an inner bit 16 and a ring bit 14 disposed at the front end of a leading pipe and pulling the steel pipes for the natural ground reinforcement into the natural ground, the steel pipes for the natural ground reinforcement are placed in the natural ground. - 特許庁

また、メモリセル11に対してリードワードライン部15、メモリセルのライトワードライン部16、メモリセルのリードビットライン部17及びメモリセルのライトビットライン部18を付加する。例文帳に追加

To the memory cell 11, a read word line part 15, a write word line part 16 for the memory cell, a read bit line part 17 for the memory cell and a write bit line part 18 for the memory cell are added. - 特許庁

遅延設定レジスタ16に1ビット又は2ビットの設定値を記憶させ、この設定値に応じて、1/2クロック周期だけ第1のエッジ点を遅延させたり、1/4、2/4、3/4クロック周期だけ第1のエッジ点を遅延させる。例文帳に追加

A setting value in one-bit or two-bits is stored in the delay setting register 16, and the first edge point is delayed by 1/2, 1/4, 2/4, or 3/4 clock period in response to the setting value. - 特許庁

再利用展開部16は、分類結果に基づいて今回の印刷データのビットマップイメージを、ページメモリ56上に展開済みの前回のビットマップイメージを再利用してページメモリ56上に展開する。例文帳に追加

A reusing and developing part 16 develops a bit map image of the present image data onto a page memory 56 on the basis of the classification result by reusing a developed previous bit map image. - 特許庁

付加ビット生成部(31)は、メモリ(16)の指定されたアドレスに書き込む書き込み期待値に基づいて、書き込み期待値に付加する付加ビットを生成する。例文帳に追加

The additional bit generation section (31) generates an additional bit to be added to a write expectation value, based on the write expectation value to be written to a designated address of the memory (16). - 特許庁

ジッタ量を測定すべきパルス信号1は、m分周回路13で分周された後、パルス遅延回路14でnビットの遅延パルスとなり、nビットフリップフロップ16にクロック入力として与えられる。例文帳に追加

A pulse signal 1, of which the amount of jitter is to be measured, is frequency-divided by an m-dividing circuit 13, then turned into an n-bit delay pulse by a pulse delay circuit 14, and given to an n-bit flip-flop 16 as a clock input. - 特許庁

受光装置20は、制御装置22からの制御信号に基づいて、受光チャネルを1つ選択するか、光伝送媒体16の内部の光強度をnビットのディジタル信号に変換して最下位ビットを出力する。例文帳に追加

The light receiving device 20 selects one light receiving channel according to a control signal from the controller 22, and coverts the light intensity of the inside part of the light transmitting medium 16 into an n bit digital signal, and outputs the least significant bit. - 特許庁

16ビット、32ビットのCRC多項式が一致又は相違した場合のFCSエラーの発生又は非発生に基づいてFCS検査処理の正常動作確認試験を行う。例文帳に追加

The normal operation confirmation test of the FCS inspection processing is performed based on the generation or no generation of the FCS error when the CRC polynomials of 16 bit, 32 bit are coincident or different. - 特許庁

複数の工具ビット(20)を着脱可能に保管する保管部(16)を有する手持式電動工具(2)において、簡単な操作により工具ビットの保管部を確実に開閉可能とする。例文帳に追加

To surely open or close a storage part of a tool bit by a simple operation in a hand type power tool (2) having a storage part (16) detachably storing a plurality of tool bits (20). - 特許庁

ラウンドデータの1ブロックが16ビットごとに複数のデータに区切られ、データテーブル11の各セルに8ビットずつのデータに分けられて書き込まれる。例文帳に追加

One block of round data is divided into a plurality of data by every 16 bits, divided into data each having 8 bits, and written in each cell of the data table 11. - 特許庁

ユーザ側装置1の部分パスワード生成手段16は、入力装置13から入力されたパスワードの全ビット列から特定のビット位置のデータを抽出して部分パスワードを生成して送信する。例文帳に追加

A partial password generating means 16 of a user side device 1 generates and transmits the partial password by extracting data at a specified bit position from all the bit stream of the password inputted from an input device 13. - 特許庁

データバス幅8ビットのDDR−SDRAMのデータ信号のピン配列は、データバス幅16ビットのDDR−SDRAMのピン配列を、1ピンおきに用いている。例文帳に追加

A pin array of data signals of a DDR-SDRAM with a data bus width of 8 bits uses a pin array of a DDR-SDRAM with a data bus width of 16 bits, the pins of the former using the pins of the latter alternately. - 特許庁

このテスト画像Tをモニタに表示し、パターンが確認できればそのモニタの表示色分解能は24ビットであり、パターンが確認できなければ、そのモニタの表示色分解能は16ビット以下であると認識できる。例文帳に追加

The monitor can be recognized to have a display color resolution of 24 bits if the pattern can be recognized when the test image T is displayed on the monitor otherwise the monitor can be recognized to have a display color resolution of 16 bits or less. - 特許庁

ビット分の階調電流の設定(16段階)によって、1フレーム期間での電流駆動型発光素子110を通過する電流の電流・時間積を8ビット分の256段階に制御できる。例文帳に追加

By setting (16 levels) of the gray-scale current for four bits, a current-time product of a current passing through the light-emitting element 110 of the current drive type during the one-frame period can be controlled to 256 levels for eight bits. - 特許庁

上位4ビットの値を用いて求められるコードAの同一コードの画素範囲は16ステップであり、上位3ビットの値を用いて求められるコードBの同一コードの画素範囲は32ステップである。例文帳に追加

A pixel range of a code the same as a code A obtained by using a value of a higher-order 4-bits is 16 steps and a pixel range of a code the same as a code B obtained by using a value of a higher-order 3-bits is 32 steps. - 特許庁

パルス出力回路13−16の出力は、ANDゲート17を通じて1ビット保持回路19のクロック入力となり、かつ、ORゲート18を通じて1ビット保持回路19のリセット入力となる。例文帳に追加

The outputs of the pulse output circuits 13 to 16 are passed through an AND gate 17 to become the clock input of a one-bit holding circuit 19 and passed through an OR gate 18 to become the reset input of the one-bit holding circuit 19. - 特許庁

ビット線対BL、/BLは、たとえば16個のメモリセルMCi(i=0〜15)毎に分割されており、この分割された分割ビット線対BBL、/BBL毎に1カラムを構成している。例文帳に追加

A pair of bit lines BL, /BL is divided for each of, for example, 16 memory cells MCi (i=0-15), and one column is composed for each pair of divided bit lines BBL, /BBL. - 特許庁

セグメント化されたアドレス空間《segment の大きさの上限値を超えるデータは切り換えにより利用する必要がある; 16 ビットプロセッサーのアドレス空間》例文帳に追加

a segmented address space  - 研究社 英和コンピューター用語辞典

フラクタル画像圧縮は,まったく未処理かつ多くの自然質感を含んでいる24ビット(千6百万)カラー画像の場合に,最も効果を発揮する.例文帳に追加

Fractal Image Compression works best on 24-bit (16 million) colour images that have not been processed in any way and contain a lot of natural textures.  - コンピューター用語辞典

例文

16ビットマイクロコンピュータメーカーの殆んどが現在採用しているのが,マイクロソフト社のMS-DOSとAT&TのUNIXである例文帳に追加

Microsoft's MS-DOS and AT&T's UNIX are currently the choices of most builders of 16-bit microcomputers  - コンピューター用語辞典

索引トップ用語の索引



  
コンピューター用語辞典
Copyright (C) 1994- Nichigai Associates, Inc., All rights reserved.
  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence
Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS