1016万例文収録!

「2値ディジタル信号」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 2値ディジタル信号に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

2値ディジタル信号の部分一致の例文一覧と使い方

該当件数 : 37



例文

補正回路2は,この補正係数を,たとえば,ディジタル信号X_Dのに乗算して補正されたディジタル・データX_D’を求める。例文帳に追加

The correction circuit 2 multiplies e.g. the value of the digital data XD by this correction coefficient to obtain corrected digital data XD'. - 特許庁

変調器24にてディジタルデータから多2^Bの多変調信号を生成する。例文帳に追加

The multi-value modulated signals of the multi-values 2^B are formed from digital data through a multi-value modulator 24. - 特許庁

減衰器制御回路5は、CPU4からのディジタル制御信号に応じた減衰量を可変光減衰器2に与える。例文帳に追加

An attenuator control circuit 5 gives an attenuation amount corresponding to the value of a digital control signal from a CPU 4 to a variable light attenuator 2. - 特許庁

A/D変換器4は、電源2に負荷がかけられた状態の電圧ディジタル信号に変換してCPU1に供給する。例文帳に追加

An A/D converter 4 converts a voltage value in a state in which a load is applied to a power source 2 to a digital signal and supplies the signal to the CPU 1. - 特許庁

例文

相関テーブル8には、光量検出回路部9から出力されるディジタルと出力光信号強度(出力レベル)との関係、およびディジタル制御信号と可変光減衰器2の減衰量との関係があらかじめ設定されている。例文帳に追加

Relation between a digital value outputted from the part 9 and an output optical signal strength(output level) and the relation between the value of the digital control signal and the attenuation amount of the attenuator 2 are previously set in a relative table 8. - 特許庁


例文

双方向シフトレジスタ2は、符号発生器1から変調対象のディジタル信号を供給されると、自己が記憶する16ビットのビット列を、供給されたディジタル信号の論理により決まる方向に循環シフトする。例文帳に追加

When a digital signal to be modulated is supplied from a code generator 1, a bi-directional shift register 2 operates the cyclic shift of a 16 bit column stored in its own device to a direction decided by the logical value of the supplied digital signal. - 特許庁

この多レベル信号mは、信号線2を介して送信ユニット1から受信ユニット3に伝送され、かつディジタル送信信号S11・・・S1nに相当するディジタル受信信号S31・・・S3nの形成のため、多レベル信号mの論理信号レベルの間にある信号V1・・・Vnと比較される。例文帳に追加

The multi-level signal (m) is sent from the transmission unit 1 to a reception unit 3 via a signal line 2 and compared with signal threshold values V1...Vn between the logic signal levels of the multi-level signal (m) to form digital reception signals S31v3n equivalent to the digital transmission signals S11...S1n. - 特許庁

PLL2は、DDS1から受けた信号と位相が同期した信号を生成し、FSKデータ信号が示すディジタルに応じて周波数が偏位した周波数偏位信号を出力する。例文帳に追加

The PLL 2 generates a signal in phase with the signal received from the DDS 1 and outputs a frequency shift signal shifted in frequency corresponding to the digital value that the FSK data signal indicates. - 特許庁

振幅検出回路1(簡易型ディジタルフィルタ2)は、具体的には、例えば、信号処理用ディジタルフィルタ3の16個のタップのうち出力振幅に大きな影響を与える、絶対の大きな係数を持つ中央の4個のタップのみからなっている。例文帳に追加

Concretely, the amplitude detecting circuit 1 (simplified digital filter 2) is composed of only four taps of the center having the coefficient of a great absolute value to remarkably affect an output amplitude among 16 taps of the digital filter 3 for signal processing, for example. - 特許庁

例文

カメラ1よりの映像信号をA/D変換部2でディジタル信号に変換し、カメラ画面内に設定した進入監視領域の輝度を演算部3で算出する。例文帳に追加

A video signal from the camera 1 is converted into a digital signal by an A/D conversion part 2 and a luminance value of an entrance monitoring area set in the screen of the camera is calculated by an operation part 3. - 特許庁

例文

パタン発生器4からドライバ6を介してDUT2へ同一テストパタンを繰り返し印加し、そのとき測定された電源電流信号変換回路8aでディジタル信号として平均化処理部8bへ供給する。例文帳に追加

A pattern generator 4 repeatedly impresses the same test pattern to a DUT 2 via a driver 6, and power source current values measured in those times are turned into digital signals in a signal conversion circuit 8a so as to be supplied to an equalizing unit 8b. - 特許庁

アナログ信号をA/D変換器20で変換した一連のディジタルデータが入力される最大検出回路2、最小検出回路3、及び分散計算回路5を備える。例文帳に追加

A maximum value detection circuit 2, a minimum value detection circuit 3 and a variance value computation circuit 5 are provided to which a series of digital data obtained by converting analog signals through an A/D converter 20 are input. - 特許庁

このディジタル荷重信号のオフセット及びゲインを設定する場合、作業員は、かご呼び釦などの入力装置2を用いて、バランスロードモード下及びフルロードモード下での設定を入力する。例文帳に追加

When an offset value and a gain value for the digital load signal are set, the worker uses an input device 2 such as a car call button to input set values under a balanced load mode and a full load mode. - 特許庁

巡回型フィルタを含むディジタルフィルタ部3を備えたディジタル信号処理装置において、ゼロデータ検出部2が入力データAから一定時間以上のゼロデータを検出するとゼロ検出フラグCを出力し、アッテネータ部4の係数Dを1.0から0へ漸減させ、その係数Dが0になるとアッテネータ部4はゼロアッテネート信号Fを出力する。例文帳に追加

In the digital signal processor provided with a digital filter part 3 equipped with a cyclic filter, when a zero data detecting part 2 detects zero datafixed time from input data A, a zero detection flag C is outputted, a coefficient value D of an attenuator part 4 is gradually decreased from 1.0 to 0 and when that coefficient value D becomes 0, the attenuator part 4 outputs a zero attenuate signal F. - 特許庁

信号処理部22bは、インバータ回路2の動作周波数を決定する周波数レベルfをディジタルDiに基づいて決定してD/A変換器22cへ出力する。例文帳に追加

The signal processing part 22b determines a frequency level value f for determining an operating frequency of an inverter circuit 2 based on the digital value Di and outputs the value f to a D/A converter 22c. - 特許庁

そして,この補正されたと,ADC4から与えられた時刻nの本来のディジタル参照信号とから補正係数が求められ,補正回路2に与えられる。例文帳に追加

Then the correction signal generating section 5 obtains a correction coefficient on the basis of the corrected value and the original digital reference signal at the time (n) received from the ADC 4 and gives the coefficient to the correction circuit 2. - 特許庁

CPU4は、ディジタル信号から可変光減衰器2での減衰量を決定するので、何回も微調整する必要なく、1回の制御で出力レベルを所望のに設定する。例文帳に追加

The CPU 4 decides the attenuation amount in the attenuator 2 by the digital signal so that the output level is set to the desired value by one-time control without the necessity of several-time fine adjustment. - 特許庁

筒内圧センサ2の検出信号は、クランク角1度周期の1度パルスPLS1に同期してディジタルに変換され、バッファ12に格納される。例文帳に追加

A detected signal of a cylinder pressure sensor 2 is converted into a digital value in synchronism with one degree pulse PLS1 in the period at the crank angle of one degree, and stored in a buffer 12. - 特許庁

位相回転方向反転検出器2は、このディジタル信号の論理の変化を検出し、ラッチ制限器3は、この検出の結果に従い、双方向シフトレジスタ4のラッチ部の記憶内容の更新を許可/禁止する。例文帳に追加

A phase rotating direction inversion detector 2 detects a change in the logical value of this digital signal and according to this detected result, a latch limiter 3 permits/inhibits updating of stored contents of the latch part in the bidirectional shift register 4. - 特許庁

ディジタル位相出力信号θの大きさが所定の基準θthよりも大きい場合には、判定器12g、12hは第2ゲインβと第1ゲインαとの比β/αを大に設定する。例文帳に追加

In the case that the magnitude of the digital phase output signal θ is greater than a predetermined reference value θth, each determiner 12g, 12h sets a ratio β/α of the second gain β and the first gain α greater. - 特許庁

車両1の各タイヤ2に設けたセンサユニット100によってX,Y,Z方向に発生する加速度を検出すると共に、Z軸方向加速度信号に重畳する低い周波数のノイズ成分と高い周波数のノイズ成分とを抽出し、電磁波によって検出結果のディジタルディジタル情報としてモニタ装置200に送信する。例文帳に追加

Accelerations generated in the X, Y, and Z directions are detected by sensor units 100 provided on each tire 2 of a vehicle 1, and also noise components in the low frequency and the high frequency, superposed on the acceleration signal in the Z-axis direction are extracted, to transmit the digital values of the detected results to a monitor device 200 by electromagnetic waves, as digital information. - 特許庁

車両1の各タイヤ2に設けたセンサユニット100によってX,Y,Z方向に発生する加速度を検出すると共に、Z軸方向加速度信号に重畳する低い周波数のノイズ成分と高い周波数のノイズ成分とを抽出し、電磁波によって検出結果のディジタルディジタル情報としてモニタ装置200に送信する。例文帳に追加

Acceleration to be generated in X, Y and Z directions is detected by a sensor unit 100 installed in each tire 2 of a vehicle 1, and a low frequency noise component and a high frequency noise component each to be superimposed on a Z axial acceleration signal are extracted, and the digital value of the detection result is transmitted as digital information to a monitoring device 200 by electromagnetic waves. - 特許庁

DSP2は1つの曲線関数fに従い、入力ディジタルオーディオ信号DL、DRの瞬時xL、xRに対し演算を行いfとしての出力オーディオ信号DL’、DR’の瞬時yL、yRを求めて出力する。例文帳に追加

According to one curve function f, a DSP 2 obtains and outputs instantaneous values yL, yR of output audio signals DL', DR' as f values, through calculation on instantaneous values xL, xR of input digital audio signals DL, DR. - 特許庁

上記の課題は、A/D変換2、乗算43、D/A変換5及びクロック信号生成3の全ての機能をディジタル化してなるAM変調方式であって、搬送波発振器に代えて、搬送波の1周期に亘る各サンプリング点と搬送波振幅の対比テーブル44を用いるディジタル化AM変調方式10により解決することができる。例文帳に追加

In an AM modulation system in which all of the functions of an A/D conversion 2, a multiplication 43, a D/A conversion 5, and a clock signal generation 3 are digitalized, a digitalized AM modulation system 10 uses a contrast table 44 between sampling points and carrier amplitude values for a single period of a carrier instead of a carrier oscillator. - 特許庁

各センサ素子22〜26の出力に基づく各1ビットディジタルデータをパラレルに重畳し、かつ、トリガを基準とするクロックパルス信号をパラレルに重畳した4ビットディジタルデータ列を、接地電圧“0”と基準電圧VCCとの間において2^(3+1)(=16)のレベルを有するアナログ電圧に変換する。例文帳に追加

A 4-bit digital data train of parallelly superimposing respective 1-bit digital data on the basis of output of the respective sensor elements 22 to 26, and parallelly superimposing a clock pulse signal with a trigger as a reference, is converted into analog voltage having a level of a 2^(3+1) (=16) value between earth voltage '0' and reference voltage VCC. - 特許庁

モータ1に取り付けられた位置検出器2からの出力であるA相信号およびB相信号をA/D変換器3および4でディジタルに変換し、オフセット補正演算部7と減算器8および9へ出力する。例文帳に追加

An A-phase signal and a B-phase signal, outputted from the position detector 2 mounted on a motor 1, are converted into digital values by means of A/D converters 3 and 4, and outputted to an offset correction value operation part 7 and to subtracters 8 and 9. - 特許庁

PC12、13側でコントラストや輝度等を調整し、その調整がPC12、13からMPEGコンバータ1側に送出され、MPEGコンバータ1の映像用のA/D変換器2ではこの調整に応じてアナログ映像信号ディジタル信号に変換するときに画質を調整している。例文帳に追加

Personal computers PCs 12, 13 transmits the adjustment values of contrast and luminance or the like to an MPEG converter 1, and an analog/ digital converter 2 for video images in the MPEG converter 1 adjusts the image quality according to the adjustment values when converting an analog video signal into a digital signal. - 特許庁

タイヤ2に設けられたセンサユニット100によって、タイヤ2の回転方向の加速度信号に重畳する微小振動を検出し、この微小振動信号を所定時間積分した積分ディジタル情報としてモニタ装置200に送信する。例文帳に追加

A micro-vibration superimposed on an acceleration signal in the rotating direction of a tire 2 is detected by a sensor unit 100 provided in the tire 2, and an integrated value obtained by integrating the micro-vibration signal for a predetermined time is transmitted as digital information to a monitor device 200. - 特許庁

外部クロックextCLKに基づき基準信号actCLKを生成する中央制御回路2側に、遅延を制御するディジタルDCTRL[n:0]からなる遅延制御信号を生成する遅延制御回路6を設け、中央制御回路2からローカル制御回路3に対して基準信号と遅延制御信号とを供給する。例文帳に追加

A delay control circuit 6 for generating a delay control signal comprising a digital value DCTRL [n:0] for controlling a delay value is provided on a side of a central control circuit 2 for generating a reference signal actCLK on the basis of an external clock extCLK, and the central control circuit 2 supplies the reference signal and the delay control signal to a local control circuit 3. - 特許庁

そして、振幅最大制限部12により振幅最大制限が行われた後のディジタル直交ベースバンド信号に対して、非線形歪補償演算部2による歪補償データに基づいた複素乗算による歪補償が行われる。例文帳に追加

Then, the distortion compensation by the complex multiplication based on the distortion compensation data by a nonlinear distortion compensation calculating part 2 is performed o the digital orthogonal base band signal where the amplitude maximum limitation is performed already by the amplitude maximum value limiting part 12. - 特許庁

第1と第2の入力信号間の位相差をパルス幅に変換し出力する比較パルス発生回路103と、前記パルス幅に変換された位相差を累積することで周期信号を生成する周期信号発生回路104と、前記周期信号の周期を測定し、ディジタルで出力するカウンタ105を備えたことを特徴とする。例文帳に追加

The jitter detection circuit is provided with a comparison pulse generating circuit 103 that converts a phase difference between 1st and 2nd input signals and provides an output, a periodic signal generator 104 that accumulates phase differences converted into the pulse width to generate a periodic signal, and a counter 105 that measures the period of the periodic signal and outputs the result as a digital numeral. - 特許庁

XNORによる比較器と、XORとAND回路によるハーフアダーを基本とする2〜nビット加算器を階層的に構成した回路で、2^n −1ビットのディジタル相関回路(図はn=3の場合)を構成し、この回路で相関を演算して復号すべき信号か否かの判定を可能とする。例文帳に追加

This circuit hierarchically constructs 2- to n-bit adders composed on the basis of comparators by XNORs and half adders by XOR and AND circuits, constructs a (2n-1)-bit digital correlation circuit (in the case of n=3), operates a correlation value in the circuit and can decide whether or not a signal has to be decoded. - 特許庁

無線送信器4の操作レバーの操作量に対応するパルス間隔は、信号変換回路523及びAD変換器524を経てディジタルに変換され、USBインターフェイスチップ525によってパケットデータとされてUSBコネクタ2からコンピュータに渡される。例文帳に追加

The pulse interval corresponding to the amount of operations of the operation lever of the radio transmitter 4 is converted into a digital value through a signal conversion circuit 523 and an AD converter 524, and turned into packet data by a USB (universal serial bus) interface tip 525 to be passed to a computer from a USB connector 2. - 特許庁

変換対象のアナログ入力信号AIが共通に与えられ、それぞれ異なる論理閾電圧を有する複数のインバータ10_i(但し、i=1〜2^n−1)を設け、これらのインバータ10_iから出力される信号S10_iをデコーダ20でデコードして、nビットのディジタル出力信号DOを得る。例文帳に追加

A plurality of inverters 10_i (where, i=1 to 2^n-1) which receive an analog input signal AI of a conversion object in common and have respectively different logical threshold values are provided, a decoder 20 decodes a signal S10i outputted from the inverters 10_i to obtain an n-bit digital output signal DO. - 特許庁

原稿から読み取られた画像データを処理する画像処理装置において、スキャナ部1内に備えたA/D変換装置によりアナログ画像信号を多ディジタル画素データに変換し、白紙検出部2により、上記画素データを所定の濃度と比較し、ページ内の画素データの全てが上記濃度以下のときに上記ページを白紙と判定する構成にした。例文帳に追加

In this image processor that processes image data read from and original, an A/D converter provided in a scanner section 1 converts an analog image signal into multi-value digital pixel data, a white paper detection section 2 compares the pixel at a with a prescribed density value and discriminates a page to be white paper, when all of the pixel data in the page are the density value or below. - 特許庁

基準電圧生成回路11で生成するアナログ信号をADコンバータ2に入力し、この入力に応じたADコンバータ2から出力されるディジタルデータと、比較対象データ4とを演算器5で比較し、その結果に基づいて、比較が一致するか否かでADコンバータ2の異常を判別することにある。例文帳に追加

In the method, analog signals generated from a reference voltage generating circuit 11 are input into an AD convertor 2, digital data output from the AD convertor 2 corresponded to inputs into the AD convertor 2 is compared with objected data 4 to be compared by a computing unit 5, and the abnormality of the AD convertor 2 is determined according to the coincidence of compared values based on the comparison result. - 特許庁

例文

上りのISP10へ、電話局CO内のコーデック2を経て高速通信しうるクライアント側モデム20のビットマッピング機能22は、ディジタル信号を、それぞれの記号がA/D変換器6のスライシングレベルの数により定められる最大よりも少ないビットを有する前記記号にマップする。例文帳に追加

A bit mapping function 22 of a client-side modem 20, which can make high-speed communication with an incoming ISP 10 through a codec 2 in a central office CO, maps digital signals on symbols, each having bits the number of which is smaller than the maximum value decided by the number of slicing levels of an A/D(analog/digital) converter. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS