1016万例文収録!

「位相差制御」に関連した英語例文の一覧と使い方(12ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 位相差制御に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

位相差制御の部分一致の例文一覧と使い方

該当件数 : 1229



例文

ディスクドライブに適用するヘッド位置決め制御システムにおいて、フィードフォワード制御システム2は、フィードバック制御システム1から得られる位置誤信号ESを入力し、外乱の振幅及び位相を検出し、当該振幅及び位相の乗算から外乱を補償するための制御補償値(FF信号A4)を算出して、フィードバック制御システム1に出力する。例文帳に追加

In a head positioning control system applied to a disk drive, a feedforward control system 2 inputs the positioning error signals ES obtained from a feedback control system 1 to detect the amplitude and phase of the disturbance, calculates the control compensation value (FF signal A4) for compensating the disturbance from the multiplication of the amplitude and the phase, and outputs it to the feedback control system 1. - 特許庁

カムシャフトのクランクシャフトに対する回転位相を油圧制御する電磁切換弁のフィードバック補正量(UDTY)を、スライディングモード制御により、前記回転位相の目標開度と実角度との偏であるエラー量に比例する項を含んだ線形項制御量と、切換関数Sを用いた非線形項制御量とを加算して算出しつつフィードバック制御する構成とした。例文帳に追加

The feedback correction amount (UDTY) of an electromagnetic selector valve for hydraulic controlling the rotary phase against the crankshaft of a camshaft is feedback controlled by a sliding mode control, while adding and calculating the linear term control amount including the term proportional to the error amount which is the deviation between the target opening of the rotary phase and a real angle to the non-linear term control amount using a changeover function S. - 特許庁

トラッキング制御を行う前に、例えば4分割フォトディテクタからの出力を信号処理して得た位相トラック誤信号のオフセット値を用いて、チルト制御を行なう。例文帳に追加

Before tracking control, tilt control is executed by using, e.g., the offset value of a phase difference track error signal obtained by signal-processing an output from a 4-division photodetector. - 特許庁

電源周波数が変動しても周波数が0になったと同時に位相も0にする制御を確実に且つ素早く行うことが可能な電動機制御装置を提供する。例文帳に追加

To provide a motor controller capable of completely and promptly performing control so that a phase difference may become zero at the same time when a frequency difference becomes zero even if a power supply frequency varies. - 特許庁

例文

インバータ制御回路CCは、正弦波信号発生回路1と、PWM制御信号発生回路3と、位相検出回路7と、周波数検出回路9と、フィードバック回路11とを備えている。例文帳に追加

An inverter control circuit CC of the parallel operation inverter device includes a sine-wave signal generation circuit 1, a PWM control signal generation circuit 3, a phase difference detection circuit 7, a frequency difference detection circuit 9, and a feedback circuit 11. - 特許庁


例文

基準クロックが取得出来ている時、CPU106は位相比較器2より出力される位相情報より、予め計時手段110で通知される周期毎にVCO104のクロック周波数の経年変化特性による位相情報を予測して算出し、その位相を補正する制御電圧値を自走DA設定メモリ109に記憶する。例文帳に追加

When the reference clock can be acquired, a CPU 106 predictively calculates phase error information due to the secular change characteristic of the clock frequency from the VCO 104 by each period informed from a time count means 11 in advance on the basis of the phase error information outputted from a phase comparator 2, and stores a control voltage for correcting its phase error to a self-running DA setting memory 109. - 特許庁

目標電圧設定部53で設定した目標電圧と電圧検出部52により検出した電圧との違に対応して、PWM制御部54と位相制御部57で電源位相に合わせた制御用デューティー波を発生させインバータ3の各スイッチング素子Q1〜Q4を制御して、平滑化されたインバータ出力を、交流電源1と負荷2の間に設けられた動トランス4を通して負荷側の電圧調整をする。例文帳に追加

Inverter output smoothed by controlling the switching elements Q1 to Q4 of an inverter 3 is passed through a differential transformer 4 installed between an alternating- current power supply 1 and a load 2 to regulate voltages on the load side. - 特許庁

機関バルブの動作タイミングを調節すべくクランク軸に対するカム軸の回転位相を可変とすることで機関バルブの動作タイミングを制御するに際し、適合工数の増大を抑制しつつも回転位相制御性を高く維持することのできる機関バルブの制御装置及び制御システムを提供する。例文帳に追加

To provide a control device and a control system of an engine valve capable of highly maintaining the controllability of rotation phase difference while suppressing an increase in applicable man-hours when controlling the operating timing of the engine valve by varying the rotation phase difference of a camshaft relative to a crankshaft to adjust the operating timing of the engine valve. - 特許庁

位相比較回路19は、選択回路16により選択される分周出力信号S30と電圧制御水晶発振器(VCXO)17の分周出力信号S401との位相を比較して位相が0となるように電圧制御水晶発振器(VCXO)17の発振周波数を制御する。例文帳に追加

A phase comparator circuit 19 compares a phase of the frequency division output signal S30 selected by the selection circuit 16 with a phase of a frequency division output signal S401 from a voltage controlled crystal oscillator (VCXO) 17 and controls the oscillation frequency from the voltage controlled crystal oscillator (VCXO) 17 so that the phase difference becomes zero. - 特許庁

例文

EFM信号とPLLクロック信号を入力して周波数及び位相検出し、その検出結果で制御電流を調整してEFM信号に同期されるPLLクロック信号を生成する位相同期ループに係り、電荷ポンプ140、第1低域通過フィルター150、電圧制御発振器170及び静止位相制御部160を含む。例文帳に追加

The phase lock loop which is inputted with an EFM signal and a PLL clock signal, detects a frequency and phase and forms the PLL clock signal synchronized with the EFM signal by regulating control current with the result thereof includes a charge pump 140, a first low-pass filter 150, a voltage control oscillator 170 and a static phase error control section 160. - 特許庁

例文

外部クロックと内部クロックとの位相を検出する位相検出器と、位相検出器の出力に応答して制御信号を発生する遅延器制御部と、制御信号に応答して外部クロックを遅延させて外部クロックに同期した内部クロックを発生する可変遅延器とを具備する。例文帳に追加

The delay synchronous circuit is provided with a phase detector that detects a phase difference between an external clock and an internal clock, a delay device control section that generates a control signal in response to an output of the phase detector, and a variable delay device that delays the external clock in response to the control signal to generate the internal clock synchronously with the external clock. - 特許庁

ホログラム1100は、入射光ILの第1の偏光方向の第1の偏光成分IL1の位相、及び第1の偏光方向に対して垂直な第2の偏光方向の第2の偏光成分IL2の位相の双方を制御して、第1の偏光成分IL1の位相分布と第2の偏光成分IL2の位相分布との間の位相分布を形成するように構成された複数のセルを含む。例文帳に追加

The hologram 1100 includes a plurality of cells configured to control both a phase of a first polarized light component IL1 in a first polarization direction of the incident light and a phase of a second polarized light component IL2 in a second polarization direction perpendicular to the first polarization direction, to form a phase difference distribution between phase distributions for the first and second polarized light components IL1 and IL2. - 特許庁

露光光での位相シフトマスクとしての位相,透過率や検査波長での透過率を制御でき、耐薬品性に優れ、さらにエッチングによるパターニング性に優れたハーフトーン型位相シフト膜を有するハーフトーン型位相シフトマスク用ブランクス及び位相シフトマスク並びにパターン転写方法を提供することを目的とする。例文帳に追加

To provide a halftone phase shift mask blank having a halftone phase shift film which can control the retardation and transmittance as a phase shift mask for exposure light and the transmittance at an inspection wavelength, which has excellent chemical resistance and excellent patterning property by etching, and to provide a phase shift mask and a method for transferring a pattern. - 特許庁

さらに、SSCコントローラ18は、帰還クロック信号C_FBの一周期内において位相補間器15より出力される位相シフト信号C_PSに与える総位相シフト量を、当該総位相シフト量と直前の一周期における総位相シフト量との分が常に基本遅延量Δ以下となるよう制御する。例文帳に追加

Moreover, the SSC controller 18 controls an amount of the whole phase shift given to the phase shift signal C-PS output from the phase interpolator 15 in one period of a return clock signal C_FB so that a difference between the amount of the whole phase shift and an amount of the whole phase shift in a just-before period is always not larfer than an amount of a fundamental delay Δ. - 特許庁

サンプリング位相検波器は、基準信号と、電圧制御発振器VCOから出力される発振信号の位相に応じた電圧信号を出力する。例文帳に追加

The sampling phase detector SPD outputs a voltage signal in accordance with a phase difference between a reference signal and an oscillation signal output form a voltage-controlled oscillator VCO. - 特許庁

パルス制御位相推定部Bは、パルス電圧により変化する電流ベクトルの計測結果からd軸の位相を推定するのに、フーリエ係数による統計処理を行ってノイズの影響を低減させる。例文帳に追加

A pulse width/phase estimating section B performs statistic processing by Fourier coefficients for estimating the phase of d axis from the measurements of a current difference vector dependent on the pulse voltage thus reducing the effect of noise. - 特許庁

またデコーダ7には、端子8からの位相差制御信号が供給され、このデコーダ7の出力信号が位相比較器2のリセット信号PCResetとして供給される。例文帳に追加

Phase difference control signals are fed to the decoder 7 through a terminal 8, and the output signals of the decoder 7 are fed as reset signals PC Reset to the phase comparator 2. - 特許庁

スイッチングエリアがA1のとき(S10にて「A1」)、制御装置は、トルク偏に応じたフィードバック演算により算出される位相変更量だけ位相を進める(S20)。例文帳に追加

When a switching area is A1 ("A1" at S10), a controller advances a phase by a phase change amount calculated by feedback calculation corresponding to a torque deviation (S20). - 特許庁

位相検出回路6で、クロック発生回路2で発生したクロックと受信クロックとの位相に応じた電圧または電流の出力を取り出し、その出力で遅延回路4を制御する。例文帳に追加

The phase detection circuit 6 extracts an output of voltage or current corresponding to a phase difference between the clock generated by the clock generation circuit 2 and the reception clock and controls the delay circuit 4 with the output. - 特許庁

入力信号からの遅れ位相と、逆相クロックの正相クロックからの位相とを、チャージポンプ6−3の充放電制御電極に与える。例文帳に追加

The delay phase from the input signal and the phase difference of negative phase clock from the positive clock are provided to a charging discharging control electrode of a charge pump 6-3. - 特許庁

前記周波数誤補正制御手段21の位相検波回路9は、I,Qチャンネルベースバンド信号S4a,S4bの正規信号点からの位相ずれを検出する。例文帳に追加

A phase detection circuit 9 of a frequency error correction control means 21 detects phase deviations of I and Q channel base band signals S4a and S4b from normal signal points. - 特許庁

位相検知回路21は、入力される基準クロック信号とレプリカ回路17から出力されるクロック信号との位相を検知し遅延制御回路22に出力する。例文帳に追加

A phase detection circuit 21 detects the difference of phase between a reference clock signal to be input and a clock signal to be output from a replica circuit 17 to be output to a delay control circuit 22. - 特許庁

可変周波数発振器の発振出力信号と、ビート成分検出出力信号とを位相比較し、その比較誤信号により可変周波数発振器の発振出力の位相制御する。例文帳に追加

The oscillation output signal of the variable frequency oscillator and the beat component output detection signal are phase-compared, and the phase of the oscillation output of the variable frequency oscillator is controlled by the error signal compared. - 特許庁

制御部200は、位相比較器180から受けた2つの基準信号間の位相から相対的な遅延時間を測定し、その遅延時間と信号光波長λ1,λnとに基づいて伝送路50の波長分散を算出する。例文帳に追加

A controller 200 measures the reliability relay time from the phase difference between two reference signals received from a phase comparator 180, and calculates the wavelength dispersion on a transmission line 50, based on the relay time and signal light wavelengths λ1, λn. - 特許庁

よって、制御信号CSのタイミングに関わらず位相比較器2の動作時には受信データDと出力信号Vcoとの位相が零となる。例文帳に追加

Thus, the phase difference of the reception data D and the output signals Vco becomes zero in the operation of the phase comparator 2 regardless of the timing of the control signals CS. - 特許庁

アナログループにはチャージポンプ付きアナログ位相検出器があり、周波数制御ループに位相コヒーレンスを付加するので、静的周波数誤が発生しない。例文帳に追加

In the analog loop, there is the analog phase detector with a charge pump which adds phase coherence to a frequency control loop so that a static frequency error does not occur. - 特許庁

遅延されたクロックでデータをリタイミングすることでデータの位相を検出し、補正・制御手段12にてデータの遅延量を補正することで、データ間の位相を低減する。例文帳に追加

The phase of data is detected by performing retiming of the data by a delayed clock, and phase difference between data is reduced in such a manner that a correcting and controlling means 12 corrects the delay quantity of data. - 特許庁

そして、位相測定回路16は、マイクロ波発振器14からパワースプリッタ15を介して直接受信するマイクロ波に対する、溜水中を伝播してくるマイクロ波の位相遅れθ1を求めて制御部17へと出力する。例文帳に追加

The phase-difference measuring circuit 16 obtains the phase lag θ1 of microwaves being propagated in collected water to microwaves directly received through a power splitter 15 from a microwave oscillator 14 and outputs it to a control section 17. - 特許庁

制御部35は、1次サーチ処理として、コードの全体に亘り、所定のコード位相毎にコード相関データを取得し、最大のコード相関データとなるコード位相を検出する。例文帳に追加

A control unit 35 acquires code correlation data for every prescribed code phase difference over the entire code as primary search processing, and detects a code phase that becomes the maximum code correlation data. - 特許庁

そして、ΔTtl/Ktlによって求められる電圧位相シフト量θsfに従って、トルク偏に応じて電圧位相を変化させるフィードバック制御による積分項をシフトさせる。例文帳に追加

Then, in accordance with the amount θsf of shift of voltage phase obtained by ΔTtl/Ktl, an integration term by feedback control for changing the voltage phase is shifted, according to torque deviation. - 特許庁

2つの結合されたLCVCOにおいて生じる多相クロック信号の位相を改善し、制御可能な位相オフセットでクロック信号を生成する方法を提供する。例文帳に追加

To provide a method for generating a clock signal by a controllable phase offset with improved phase error of a multiphase clock signal generated in two connected LCVCOs. - 特許庁

セレクタ63は、位相検出回路61からの位相(PExGain)および最長反転間隔検出回路62からのTMAX固定値のどちらか一方を選択し、制御情報として、セレクタ65に出力する。例文帳に追加

A selector 63 selects either phase error (PExGain) from phase detector circuit 61 or TMAX fixed value from the longest invert interval detection circuit 62, and outputs it to a selector 65 as control information. - 特許庁

この結果、位相演算回路7は、各移相器(位相制御回路41,42,43,・・・4n)に対する校正操作を、外乱を受けることなく適切かつ正確に行うことができる。例文帳に追加

As a result, the phase deviation computing circuit 7 appropriately and accurately performs the calibration operation to each of the phase shifters (phase control circuits 41, 42, 43,...4n) without being disturbed. - 特許庁

このようにすることで、入力データと再生クロックの位相に応じて再生クロックの位相制御量を変化させることができるため、入力データに同期した再生クロックを生成することができる。例文帳に追加

Since a phase control variable of the recovered clock can be changed depending on the phase difference between the input data and the recovered clock, the recovered clock synchronous with the input data can be generated. - 特許庁

次に、制御部35は、1次サーチ処理の結果から設定されたサーチ範囲で所定のコード位相毎にコード相関データを取得し、最大のコード相関データとなるコード位相を検出する。例文帳に追加

Then, the control unit 35 acquires code correlation data for each prescribed code phase difference within a search range set from results of the primary search processing, and detects a code phase that becomes the maximum code correlation data. - 特許庁

このロータ回転位置検出値をインバータの位相制御信号と絶対値エンコーダの絶対位置データの原点との位相分として補正する。例文帳に追加

The rotor rotation position detection value is corrected as a phase difference between a phase control signal of an inverter and an origin of absolute position data of the absolute value encoder. - 特許庁

位相シフト回路14は、検波回路16の検波タイミングを制御するタイミング信号を生成し、コンパレータ140と、カウント信号生成部142と、位相測定部144と、タイミング信号生成部146と、を備える。例文帳に追加

A phase shift circuit 14 generates a timing signal for controlling detection timing of a detection circuit 16 and includes a comparator 140, a count signal generation part 142, a phase difference measurement part 144, and a timing signal generation part 146. - 特許庁

分M値位相変調方式に対応した光受信装置における分散補償量および位相制御量の最適化を短時間で行うことができるようにする。例文帳に追加

To optimize a dispersion compensation amount and a phase control amount in an optical receiver corresponding to a difference M value phase modulation system in a short period of time. - 特許庁

これにより、低分解能であった従来の復調・変調信号の位相制御する方法から飛躍的に向上した分解能で、帰還ループの安定化に必要な追加の位相回転を施すことができる。例文帳に追加

Therefore, the amplifier 700 can perform additional phase rotation necessary for the stabilization of the feedback loop, with resolution which is improved by leaps and bounds from that of the conventional low-resolution method for controlling the phase difference between demodulated signals and modulated signals. - 特許庁

調整制御部2は、ポリゴンモータ起動直後の初期位相の1/2と、既に調整を行った既位相調整量とを比較し、その比較結果に基づいて、ポリゴンモータ8aの回転周期を調整する。例文帳に追加

The adjustment control section 2 compares one half of an initial phase difference just after the starting of the polygon motor with an existing phase difference adjustment amount which was already adjusted and then adjusts the rotation period of the polygon motor 8a from the comparison result. - 特許庁

この制御装置10は、モータを構成する磁性コアの透磁率に応じて、最大トルク時の電流位相と最大効率時の電流位相とのを演算する演算手段15を具える。例文帳に追加

Also, the control unit 10 includes a computing unit 15 for operating a difference between a current phase at the maximum torque and the current phase at the maximum efficiency according to the magnetic permeability of a magnetic core constituting the motor. - 特許庁

たとえば、アナログ−ディジタル変換器と、ディジタル補間回路と、位相回路と、位相調整制御回路とを含むデータ処理回路を開示する。例文帳に追加

For example, a data processing circuit is disclosed which includes an analog-to-digital converter, a digital interpolation circuit, a phase error circuit, and a phase adjustment control circuit. - 特許庁

AB級出力回路(80)は、第1信号および前記第2信号を動入力として増幅し、位相補償用容量および位相補償用容量に流れる電流を制御する電流バッファ回路を備える。例文帳に追加

The class-AB output circuit (80) has a current buffer circuit which inputs the first and second signals as a differential input and amplifies it, and controls a phase compensation capacitance and a current that flows in the phase compensation capacitance. - 特許庁

第2の制御部は、各相のスイッチング基準位相に対する第n番目のスイッチングの位相を、合計量を所定周期内のスイッチング回数で除算した単位増減量のn倍に設定する。例文帳に追加

The second control sets the phase difference of n-th switching for the switching reference phase of each phase to n times of a unit increment or decrement which is obtained by dividing the total amount by the number of switching times within a predetermined period. - 特許庁

多値位相変調信号がRZ変調されなくても、それぞれ位相変調されるデータの遅延を適切に制御し、光信号の劣化を抑制すること。例文帳に追加

To suppress deterioration in an optical signal by suitably controlling a delay difference between pieces of data which are each phase-modulated even when RZ (Return to Zero) modulation is not performed on a multi-level phase modulation signal. - 特許庁

NCO(数値制御発振器)5は加算器1,2、レジスタ3、メモリ4を備え、位相比較回路6はNCO5からの正弦波データ14、PLL信号7を入力し、加算器2に位相信号9を出力する。例文帳に追加

The NCO (numerical control oscillator) 5 is equipped with the adder 1, 2, the register 3, and the memory 4, while the phase comparing circuit 6 inputs the sinusoidal wave data 14 and a PLL signal 7 from the NCO5, and outputs the phase error signal 9 to the adder 2. - 特許庁

位相比較器(1)、チャージポンプ(5)、及びLPF(2)により基準信号(fr)と比較信号(fd)との間の位相に応じて生成される制御信号(Vf)に従い、VCO(3)は発振周波数(fv)を調整する。例文帳に追加

An oscillation frequency (fv) is adjusted by a VCO (3) in accordance with control signals (Vf) generated by a phase comparator (1), a charge pump (5), and an LPF (2) corresponding to a phase difference between a reference signal (fr) and a comparison signal (fd). - 特許庁

記録位相調整により記録クロックにジッターを生じることなく、記録データの位相制御可能な光ディスク装置、情報記録方法及び情報記録媒体を提供する。例文帳に追加

To provide an optical disk device capable of controlling the phase of recorded data by recording phase error adjustment without generating any jitters in a recording clock, an information recording method, and an information recording medium. - 特許庁

内燃機関の実カム位相と目標カム位相との偏をゼロに収束させるバルブ作動特性可変制御を行う際に、内燃機関の運転状態によらずに応答性および収束性を両立させる。例文帳に追加

To reconcile responsiveness and a focusing property without depending on the operational condition of an internal combustion engine, in performing valve actuation characteristic variable control for focusing deviation between solid and target cam phases of the internal combustion engine. - 特許庁

例文

位相差制御回路は、算出回路により算出された遅延バッファ数を基に、遅延バッファ数を越えない位相遅延量を設定して、遅延クロック生成回路に出力する。例文帳に追加

The phase difference control circuit sets the phase delay amount that does not exceed the number of delay buffers based on the number of delay buffers calculated by the calculating circuit, and outputs it to the delay clock generating circuit. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS