1153万例文収録!

「F-BIT」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > F-BITに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

F-BITの部分一致の例文一覧と使い方

該当件数 : 76



例文

F-PHASE SIGNAL BIT LACK DETECTOR FOR ENCODER例文帳に追加

エンコーダのF相信号ビット欠け検出装置 - 特許庁

On the other hand, an original document file F is developed as a bit map in a bit map memory 7.例文帳に追加

また、オリジナルの文書ファイルFをビットマップメモリ7にビットマップ展開する。 - 特許庁

An error diffusion part 23 converts the (M+F+D) bit data to (M+F) bit data with error diffusion processing.例文帳に追加

誤差拡散部23は、(M+F+D)ビットのデータを誤差拡散処理により(M+F)ビットのデータに変換する。 - 特許庁

A word division section 300 divides bits A to F of transmission data of a 6-bit configuration into bits A to C (bit bundle 1) and bits D to F (bit bundle 2).例文帳に追加

ワード分割部300は、6ビット構成の送信データのビットA〜Fを、ビットA〜C(ビット束1)とD〜F(ビット束2)とに分ける。 - 特許庁

例文

Relations of F>2Δf and F>B/2 hold, wherein F is the bandwidth of the transmission characteristic and B is a bit rate at each wavelength.例文帳に追加

透過特性の帯域幅をF,各波長のビットレートBとすると、F>2Δf且つF>B/2である。 - 特許庁


例文

Furthermore, the encryption device inputs the other bit strings divided from the plaintext m and the random number r in a padding function containing one or more hash functions, generates a bit coupling value y, applies a trapdoor one-way replacement function f to the bit coupling value y, and creates a second ciphertext u=f(y).例文帳に追加

さらに、暗号化装置が、平文mから分割された残りのビット列と乱数rとを、1つ以上のハッシュ関数を含むパディング関数に入力し、ビット結合値yを生成し、当該ビット結合値yに対して落とし戸付き一方向性置換関数fを作用させ、第2暗号文u=f(y)を生成する。 - 特許庁

Namely, the output control circuit 9 makes the D.I/F circuit 7 to be enable to make the D.I/F circuit output a digital signal when the first bit of the output control information is '0', and inhibits the D.I/F circuit 7 from outputting the digital signal when the first bit is '1'.例文帳に追加

すなわち、出力制御回路9は、アウトプットコントロール情報の第1ビットが“0”のときはD.I/F回路7をイネーブルとし、ディジタル信号を出力させ、“1”のときは出力を禁止させる。 - 特許庁

A mapping F from a finite bit string into a finite bit string and an inverse mapping G of the mapping F are configured in a form of a spontaneous polynominal of several variables, and the mapping F is used as a public key, and the mapping G is used as a secret key.例文帳に追加

有限ビット列から有限ビット列への写像Fと写像Fの逆写像Gを連立多変数多項式の形で構成し、写像Fを公開鍵、写像Gを秘密鍵とする。 - 特許庁

To provide an F-phase signal bit lack detector for detecting a bit lack in a speed domain higher than a hitherto known upper limit of encoder rotational speed in which bit lack has been detected in an F-phase signal.例文帳に追加

従来のF相信号のビット欠け検出が可能であったエンコーダ回転速度の上限よりも高い速度領域でビット欠け検出ができるF相信号ビット欠け検出装置を提供する。 - 特許庁

例文

An image information precision conversion section 5 converts 8-bit data into f-bit data (f≤8) according to precision information from a transfer rate recognition section 7.例文帳に追加

画像情報精度変換部5は、転送速度認識部7からの精度情報に従って8ビットのデータをf(f≦8)ビットのデータに変換する。 - 特許庁

例文

Alternatively, transmission power of an F-DPCH, the E-HICH, an E-AGCH, and an E-RGCH may be controlled according to a bit error rate of a CPICH of the communication terminal.例文帳に追加

或いは、通信端末におけるCPICHのビット誤り率に応じて、F-DPCH、E-HICH、E-AGCH及びE-RGCHの送信電力が制御されてもよい。 - 特許庁

whichfonts can be all (all fonts), none (no fonts), or 16 (16 bit fonts only). -f volume例文帳に追加

whichfonts には all(全てのフォント)、none(フォント無し)、16(16ビットフォントのみ)のいずれかを指定できる。 - XFree86

A frame rate control part 24 converts the (M+F) bit data to M bit data with a frame rate control.例文帳に追加

フレームレートコントロール部24は(M+F)ビットのデータをフレームレートコントロールによりMビットのデータに変換する。 - 特許庁

A first converter 10 converts the (m×n)-bit parallel data to m-bit parallel data Dp of a clock frequencyn.例文帳に追加

第1変換部10は、m×nビットのパラレルデータを、クロック周波数f×n、mビットのパラレルデータDpに変換する。 - 特許庁

In the P frame, when the bit of cryptographic information is '0', the predictive mode is changed I mode, but when the bit is '1', the predictive mode is changed to F mode.例文帳に追加

Pフレームの場合、暗号情報のビットが”0”であれば、Iモードに予測モードを変更し、”1”であれば、Fモードに変更する。 - 特許庁

The processor 22 receives the interruption request from the processor 21, and reads the value of the OR register 32, and moves the task 52-1 from a waiting state to an executable state, and AND writes a value 0 x f f f f f f f e in an OR register 32, and clears a bit 0, and restores to processing before the interruption.例文帳に追加

プロセッサ22はプロセッサ21からの割り込み要求を受け、ORレジスタ32の値を読み出し、該当するタスク52−1を待ち状態から実行可能状態に遷移させ、ORレジスタ32に値0xfffffffeをAND書き込みし、ビット0をクリアし、割り込み前の処理に復帰する。 - 特許庁

A coefficient arithmetic part 2 calculates a correction coefficient (k) and a bit shift quantity F determined by scale conversion quantities E, (m), and (n).例文帳に追加

係数演算部2は、スケール変換量Eとmおよびnとによって定まる補正係数kとビットシフト量Fとを算出する。 - 特許庁

A multiplier MU0 multiplies each the pattern bit value outputted from the shift circuit F and each the pixel value of input image data in each corresponding position.例文帳に追加

乗算器MU0は、シフト回路Fから出力された各パターンビット値と入力画像データの各画素値とを対応する位置毎に乗算する。 - 特許庁

Output signals of the respective AND operation circuits 1B_16 to 1B_19 are inputted as an address signal of each high-order bit to an expansion I/F 3.例文帳に追加

各論理積演算回路1B_16〜1B_19の出力信号は各上位ビットのアドレス信号として拡張I/F3に入力される。 - 特許庁

In this method of depositing secret evidence, evidence information F related to one-bit secret information Z is expressed by a quantum state of m×n quantum bits.例文帳に追加

本発明では1ビットの秘密情報Zに関する証拠情報Fをm×n個の量子ビットの量子状態によって表現する。 - 特許庁

A shift section 173 obtains a clock control amount F' by bit-shifting the difference E in the right direction by the power exponent (x).例文帳に追加

シフト部173は、差分Eをべき指数xだけ右方向にビットシフトさせてクロック制御量F’を求める。 - 特許庁

A masking control signal NMI serves to either allow or prevent the software clearing of the interruption mask bit F.例文帳に追加

マスク制御信号NMIは、ソフトウエアが割込みマスクビットFをクリアするのを許可するか又は阻止するかの何れかの役目をする。 - 特許庁

This programmable divider 10 sends out a binary number P divided by dividing an n-bit binary number F by a program value.例文帳に追加

プログラマブル除算器10は、nビット2進数Fをプログラム値で割って、除算された2進数Pを送り出す。 - 特許庁

An n-bit data signal in response to a high-speed clock of a frequency f to be input from the outside is made N times by a data signal conversion part 2, to convert it into an N×n-bit data signal, and also a clock of frequency f to be input from externally is divided 1/N times by a divider 3.例文帳に追加

外部より入力される周波数fの高速のクロックに対応したnビットのデータ信号を、データ信号変換部2でN倍して、N×nビットのデータ信号に変換するとともに、外部より入力される周波数fのクロックを、分周器3で1/N倍に分周する。 - 特許庁

The multiple optical clock signal is input to a second mode synchronization semiconductor laser 24 for outputting a reproduction optical clock signal 26 having a bit rate coinciding with the repetition frequency f(GHz) of the multiple optical clock signal.例文帳に追加

第2モード同期半導体レーザ24には、多重光クロック信号が入力されて、多重光クロック信号の繰り返し周波数f(GHz)と一致したビットレートの再生光クロック信号26が出力される。 - 特許庁

The fixed terminal station B receives two frequency waves of the downlink signal f (h1) and downlink signal f (L1) to correct a propagation delay from both the satellite, combining the two frequency waves by bit.例文帳に追加

固定端末局Bは、ダウンリンク信号f(h1)とダウンリンク信号f(L1)との2周波を受信し、両衛星からの伝播遅延を補正し、ビット単位で合成する。 - 特許庁

A second converter 12 converts the m-bit parallel data Dp of the clock frequency f×n outputted from the first converter 10 to 1-bit serial data Dout of the clock frequency f×n×m.例文帳に追加

第2変換部12は、第1変換部10から出力されるクロック周波数f×n、mビットのパラレルデータDpを、クロック周波数f×n×m、1ビットのシリアルデータDoutに変換する。 - 特許庁

The parallel-serial converter circuit 100 converts (m×n)-bit (m and n are natural numbers) parallel data of a clock frequency f to 1-bit serial data of a clock frequency f×m×n.例文帳に追加

パラレルシリアル変換回路100は、クロック周波数f、m×n(m、nは自然数)ビットのパラレルデータを、クロック周波数f×m×n、1ビットのシリアルデータに変換する。 - 特許庁

The nonvolatile memory array has word lines arranged at intervals of a sub-F (sub-minimum characteristic size F) width, and bit lines substantially perpendicular to the word lines.例文帳に追加

不揮発性メモリアレイは、サブF(サブ最小特徴サイズF)幅だけ離間して配置されたワード線と、該ワード線にほぼ垂直なビット線とを有する。 - 特許庁

A complementary F/F is operated automatically, if a memory cell is selected with a word line WL, and the electric charge of the source capacitors Capp and Capn connected to a source terminal is discharged to a pair of bit lines BL and /BL to conduct sense operations.例文帳に追加

メモリセルをワード線WLで選択すれば、相補型F/Fが自動的に作動し、ソース端子に接続されたソースキャパシタCapp及びCapnの電荷を1対のビット線BL、/BLに放電するセンス動作を行うことができる。 - 特許庁

On the other hand, serial DACs 104b, 104d, 104f use reference voltages HVref_H, HVref_L (reference voltages of positive polarity) to generate output voltages Vout(b), Vout(d), Vout(f) having voltage values corresponding to bit values of display data Data(b), Data(d), Data(f).例文帳に追加

一方、シリアルDAC104b,104d,104fは、基準電圧HVref_H,HVref_L(正極性の基準電圧)を用いて、表示データData(b),Data(d),Data(f)のビット値に応じた電圧値を有する出力電圧Vout(b),Vout(d),Vout(f)を生成する。 - 特許庁

An input data checking and supplement I/F 101, a bit-line character string preparation I/F 102, an image file preparation I/F 103 and an embedded object preparation IF 104 function for general purpose between the corresponding means 111, 112, 124 and 131, and a system class 20 which utilizes barcodes.例文帳に追加

入力データチェック・補完I/F101,ビットライン文字列作成I/F102,イメージファイル作成I/F103,埋込みオブジェクト作成I/F104は、対応する手段111,112,124,131と、バーコード利用システムクラス20との間で汎用的に機能する。 - 特許庁

A Lookup table part 21 performs a reverse gamma correction and a linear interpolation on N bit data of an input image signal to convert to (M+F+D) bit data.例文帳に追加

ルックアップテーブル部21は、ビット数Nの入力映像信号データを逆ガンマ補正および直線補間を行って(M+F+D)ビットのデータに変換する。 - 特許庁

Phase deviations Δθ1 and Δθ2 per bit are integrated with preceding θ+(n-1)Δθ at timings to respective channel bit rates by addition parts 1 and 2 and F/Fs 3 and 4.例文帳に追加

1ビット当たりの位相ずれΔθ1,Δθ2はそれぞれのチャネルビットレートに対するタイミングで、加算部1,2とF/F3,4とによって前回のθ+(n−1)Δθと積分される。 - 特許庁

A VBR assignment section 31 calculates a VBR target code amount BIT_VBR(n) by multiplying a coefficient k by an estimated prediction residual PRED(n) from a prediction residual estimation section or by using a function f(PRED(n)).例文帳に追加

VBR割り当て部31は、予測残差予想部からの予想予測残差PRED(n)に係数kを乗算するか、関数f(PRED(n))を用いてVBR目標符号量BIT_VBR(n)を算出する。 - 特許庁

Plural multiplexer arrays 26, 66, 83, 86, 92 and 98 form values, by dividing the n-bit binary number by respectively shifting the binary number F to the right by 1 to (n-1) bit.例文帳に追加

複数のマルチプレクサアレイ(26、66、83、86、92、98)は、0、または、2進数Fを、それぞれ、1乃至(n−1)ビット分右にシフトすることによって前記nビット2進数の除算を行った値を生成する。 - 特許庁

An input I/F 12 outputs control data, which are used to detect the standard of a bit stream BS on the basis of data set to the header of each frame of the bit stream BS, to a processor 13.例文帳に追加

入力I/F12はビットストリームBSの各フレームのヘッダにセットされたデータに基づいてBSの規格を検出するための制御データをプロセッサ13へ出力する。 - 特許庁

Data with a N bit width embedded in an instruction as an immediate are converted into a floating point number with a F bit width by a converting circuit 130, and defined as an arithmetic object by an arithmetic unit 140 of the floating point number.例文帳に追加

命令中に即値として埋め込まれたNビット幅のデータは変換回路130によりFビット幅の浮動小数点数に変換され、浮動小数点数の演算器140による演算対象となる。 - 特許庁

First-Nth F bit discrimination circuits each corresponding to each of frame synchronizing bits (n) in one frame compare the phases of synchronizing bits outputted from a frame synchronizing bit generating circuit 103 to detect the synchronizing bits.例文帳に追加

1フレーム内のフレーム同期ビットnに各々に対応する第1〜第nのFビット判定回路において、回路103から出力される同期ビットの位相で比較し同期ビットの検出を行う。 - 特許庁

Meanwhile, when none of the transmission factor F inside each dense indent region inside a rough indent interval (dxs) is 0 or 1, mask-like data is developed in a bit map at a dense indent interval (dxf) inside the rough indent interval (dxs), and light intensity is calculated by the convolution integral.例文帳に追加

一方、疎刻み間隔dx_s内における各密刻み領域内の透過率Fが全て0又は全て1でない場合には、疎刻み間隔dx_s内を密刻み間隔dx_fでマスク形状のデータをビットマップに展開し、コンボリューション積分により光強度を算出する。 - 特許庁

To provide a quantum computation method for solving such a problem that, when an unknown function with invariance of f(x)=f(xΛs) or g(x)=g(xVs) and Hamming weight of an n-bit column s are given, an appropriate input value is inputted to the function and the s is found out as the output value of the function.例文帳に追加

f(x)=f(x∧s)又はg(x)=g(x∨s)という不変性を持つ未知の関数、n−bit列sのHamming重みが与えられている場合において、前記関数に適当な入力値を与えその出力値からsを求める問題を解く量子計算方法を提供する。 - 特許庁

Optical signals in N channels (N is an integer 2 or greater), each having a specified bit rate per channel, are demultiplexed in time division to ultrahigh speed optical signals having a bit rate f, which are then inputted to a timing extraction system to output a timing clock at a frequency f/k (k is a natural number) which is synchronized with the ultrahigh speed signal.例文帳に追加

タイミング抽出系は、各チャネルごとに所定のビットレートを有するNチャネル(Nは2以上の整数)の光信号を時分割多重分離してビットレートfとなった超高速光信号を入力し、その超高速光信号に同期した周波数f/k(kは自然数)のタイミングクロックを出力する。 - 特許庁

On the other hand, when detecting the bit information 21, it is detected whether the bit information 21 embedded in the frame F is 1 or 0 by comparing between the sum of a set of DCT coefficients corresponding to the block 21a and the sum of a set of DCT coefficients corresponding to the block 21b.例文帳に追加

一方、該ビット情報21を検出する時には、ブロック21aの該当するDCT係数の集合の和と、ブロック21bの該当するDCT係数の集合の和との比較により、画像フレームFに埋め込まれたビット情報21が0であるか1であるかを検出する。 - 特許庁

When embedding bit information 21 in an image frame F, for example, the bit information 21 is comprised of a pair of blocks 21a, 21b in which watermark data of different two portions are embedded, or a pair of a block 21a in which the watermark data are embedded and a block 21b in which a watermark data are not embedded.例文帳に追加

例えば、ビット情報21を画像フレームFに埋め込む時には、該ビット情報21を異なる2か所の位置の透かしデータを埋め込まれたブロック21a,21bのペア、または該透かしデータを埋め込まれたブロック21aと透かしデータを埋め込まれないブロック21bのペアにより構成する。 - 特許庁

In this troublesome telephone detection method, a configuration from an ISDN I/F (interface) section 1 up to a timer circuit 12 monitors a bit stream of caller side information in an ISDN information channel during communication so as to count a same bit stream consecutive time denoting a troublesome phone call where silence signals are consecutive or a flute (mono tone) is consecutive or interrupted.例文帳に追加

ISDNI/F部1からタイマー回路12までの構成において、通信中のISDNの情報チャネルにおける発信側情報のビット列を監視し、この監視で無言や笛(単音)を連続又は断続して吹鳴する迷惑電話である同一ビット列連続時間を計時する。 - 特許庁

A turbo decoder 6 compares a present data in repeated decoding processings with a previous data and outputs unmatched information, such as unmatched bit number, etc., and sends it to a terminal I/F section 7 and packet flow/resending control section 10.例文帳に追加

ターボデコーダ6では、繰り返し復号処理における今回のデータと前回のデータとを比較して不一致となるビット数等の不一致情報を出力し、端末I/F部7及びパケットフロー・再送制御部10に送る。 - 特許庁

The SAV and the EAV are data, in compliance with the synchronizing code format by the SDTV bit parallel I/F standard (SMPTE 125M Standard).例文帳に追加

SAV,EAVは、それぞれSDTV用ビットパラレルI/F規格(SMPTE125M規格)で示される同期コードフォーマットに準拠したデータである。 - 特許庁

If necessary, the bit map development image of the original document file F and the image of the difference information file IF are synthesized by an image synthesis means 13 and outputted.例文帳に追加

その後、必要に応じ、オリジナルの文書ファイルF のビットマップ展開画像と差分情報ファイルIFの画像とを画像合成手段13で合成して出力する。 - 特許庁

An arithmetic part 4 corrects the corrected output value H by using the correction coefficient (k) and shifts the bits of the correction result by the bit shift quantity F to find an output value Y.例文帳に追加

演算部4は、補正係数kを用いて修正出力値Hを補正すると共に、その補正結果をビットシフト量F分ビットシフトして出力値Yを求める。 - 特許庁

例文

A frequency (F) and an amplitude (A) of an n-bit audio signal are estimated from an inflection point (2), and an intensity (R) of a spectrum at a specific frequency (Fd) of the audio signal is calculated (6).例文帳に追加

nビットの音声信号に対して変曲点から周波数(F)と振幅(A)を推定し(2)、音声信号の特定の周波数(Fd)のスペクトルの強度(R)を算出する(6)。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence
Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS