1016万例文収録!

「k bit」に関連した英語例文の一覧と使い方(3ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

k bitの部分一致の例文一覧と使い方

該当件数 : 159



例文

A minimum Euclidean distance signal point detection circuit 102 of a bit metric arithmetic circuit 100 discriminates a received demodulation symbol Y and selects a value Xmin (k,d) of a signal point where the Euclidean distance is minimized before calculating square of the Euclidean distance.例文帳に追加

ビットメトリック演算回路100において、最小ユークリッド距離信号点検出回路102は、入力される復調シンボルYを判定して、ユークリッド距離が最小値となる信号点の値X_min(k,d)をユークリッド距離の二乗を計算する前に選択する。 - 特許庁

When the scan clock signal SCK (k) is supplied, the scan clock signal SCK (k) is supplied sequentially from the scan flip-flop SFF*, and thus the scan flip-flop SFF and SFF* can be properly acted as an n-bit shift register implementing sequentially the shift action from the scan flip-flop SFF*.例文帳に追加

スキャンクロック信号SCK(k)を供給する際にスキャンフリップフロップSFF*から順にスキャンクロック信号SCK(k)を供給して、スキャンフリップフロップSFF,SFF*をスキャンフリップフロップSFF*から順にシフト動作するnビットのシフトレジスタとして機能させる。 - 特許庁

Filter response waveform data which is the filter response waveform data of the FIR filter with j tap, 1/2^i oversampling and whose sampling timing is shifted by every 1/2^k of an oversampling period is stored in a filter pattern storage memory 7 for each pattern which a signal with j bit structure can take.例文帳に追加

フィルタパターン格納メモリ7には、jタップ、1/2^iオーバサンプリングのFIRフィルタのフィルタ応答波形データであって、jビット構成の信号が取り得る各パターン毎に、オーバサンプリング周期の1/2^kずつサンプリングタイミングをずらしたフィルタ応答波形データが格納されている。 - 特許庁

The hash unit outputs a result, in which the key K, the first padding P_1, the data M, the second padding P_2, the key K, the third padding P_3 and the additional bit π are combined in this order and are converted by the hash function, as a message authenticator τ.例文帳に追加

ハッシュ部は、 鍵K、第1パディングP_1、データM、第2パディングP_2、鍵K、第3パディングP_3、付加ビットπの順番で結合されたビット列をハッシュ関数で変換した結果を、メッセージ認証子τとして出力する。 - 特許庁

例文

A so-called visible watermark-embedded image is generated by compositing attached image data with a K(0≤K≤K-1)-th bit plane in a pixel length N of image data (image composition means 31), and compression encoding is applied to the visible watermark-embedded image to generate a compression encoding sequence (encoding means 32).例文帳に追加

付加画像データが画像データの画素長N中のK(0≦K≦N−1)番目のビットプレーンに合成されることでいわゆる可視透かし入り画像を生成し(画像合成手段31)、この可視透かし入り画像を圧縮符号化して圧縮符号列を生成する(符号化手段32)。 - 特許庁


例文

A data storage circuit is connected to the bit line, and when threshold voltage of 2^k pieces (k: natural number) are set to respective memory cells in the memory cell array, the data storage circuit has at least one static latch circuit storing write-in data and a plurality of dynamic latch circuits.例文帳に追加

データ記憶回路は、ビット線に接続され、メモリセルアレイ内の各メモリセルに2^k個(kは自然数)の閾値電圧を設定する場合、書き込みデータを記憶する少なくとも1つのスタティックラッチ回路と、複数のダイナミックラッチ回路とを有している。 - 特許庁

The statistic multiplex controller 5 calculates a tentative bit rates TRi according to an expression TRi=M/(K+A/ Di), where Di is coding difficulty of the program data Si and M, K, A are constants, and decides a coding rates Ri on the basis of the tentative coding rates TRi.例文帳に追加

統計多重制御装置5は、番組データS_iの符号化難易度D_iおよび定数M,K,Aに基づいて、TR_i=M/(K+A/D_i)という式により暫定ビットレートTR_iを算出し、その暫定符号レートTR_iに基づいて符号レートR_iを定める。 - 特許庁

Suppressing a DC component under limitation of k=7 or 8 is performed by using a encoding table in which an input data word in a unit of 4 bits can be converted to an input data word in a unit of 6 bits with (1, k) RLL rule without the redundant bit.例文帳に追加

冗長ビットを用いること無しに(1、k)RLL規則で、k=7あるいは8の制限下におけるDC成分の抑圧を、4ビット単位の入力データ語を6ビット単位の入力データ語に変換可能な符号化テーブルを用いて行う。 - 特許庁

Optical signals in N channels (N is an integer 2 or greater), each having a specified bit rate per channel, are demultiplexed in time division to ultrahigh speed optical signals having a bit rate f, which are then inputted to a timing extraction system to output a timing clock at a frequency f/k (k is a natural number) which is synchronized with the ultrahigh speed signal.例文帳に追加

タイミング抽出系は、各チャネルごとに所定のビットレートを有するNチャネル(Nは2以上の整数)の光信号を時分割多重分離してビットレートfとなった超高速光信号を入力し、その超高速光信号に同期した周波数f/k(kは自然数)のタイミングクロックを出力する。 - 特許庁

例文

The method is provided for mapping totally 32 first TFCI encoded symbols and second TFCI encoded symbols to a radio frame in a transmission apparatus of a mobile communication system for encoding the first TFCI bit in (k) bits and the second TFCI bit in (10-k) bits.例文帳に追加

kビットの第1TFCIビット及び(10−k)ビットの第2TFCIビットを符号化する移動通信システムの送信装置で、全部で32個の第1TFCI符号化シンボル及び第2TFCI符号化シンボルをラジオフレームにマッピングする方法を提供する。 - 特許庁

例文

A CRC provision section 10 executes arithmetic operation to generate a CRC bit at every time coding object data are received and stores data in (K-1) bits less than that of a constraint length K of a convolution code from a head of coding object data by one bit to a buffer 12.例文帳に追加

CRC付与部10は、符号化対象データが入力する毎にCRCビット作成のための演算を実行すると共に、符号化対象データの先頭から畳み込み符号の拘束長Kより1ビット少ない(K−1)ビットのデータをバッファ12に記憶する。 - 特許庁

The phase difference decision section 13 has a 1st adjustment section that shifts transmission timing in the unit of prescribed K-bits on the basis of the phase difference, a 2nd adjustment section that shifts the timing in the unit of one bit and a 3rd adjustment section that shifts the timing in the unit of 1/n bit.例文帳に追加

位相差判定部13は、位相差に基づき、所定のKビット単位で送信タイミングをシフトさせるための第1の調整部、1ビット単位でタイミングをシフトさせるための第2の調整部、および1/nビット単位でタイミングをシフトさせるための第3の調整部を有する。 - 特許庁

When the high order L (L<K, L is a natural number) bit of the image data agrees with the high order bit of the preceding data, the amplifier circuit 200 drives the source line with the second current driving capability without driving the source line with the first current driving capability within the drive period.例文帳に追加

画像データの上位L(L<K、Lは自然数)ビットと前データの上位Lビットが一致したとき、アンプ回路200が、前記駆動期間内に、第1の電流駆動能力で前記ソース線を駆動することなく第2の電流駆動能力で前記ソース線を駆動する。 - 特許庁

A multiplier 32 multiplies an estimated predicted residual PRED (n) inputted from a predicted residual estimator by the transform coefficient k (n) determined by the transform coefficient determiner 31 to calculate a target code quantity BIT_TGT (n) for coding an n-th image.例文帳に追加

乗算部32は、予測残差予想部から入力される予想予測残差PRED(n)に、変換係数決定部31で決定された変換係数k(n)を乗算することにより、n番目の画像を符号化するときの目標符号量BIT_TGT(n)を算出する。 - 特許庁

After the pre-rendering processing (703) of the page 3 is performed by utilizing the M renderer, the bit map image of only K images is stored in the band memory of a RAM ad it is read (704) by a bit map output processing module (C) and transferred to a printer.例文帳に追加

Mレンダラを利用してページ3のプレレンダリング処理(703)を実行した後、K画像のみのビットマップ画像をRAMのバンドメモリに貯えておき、これをビットマップ出力処理モジュール(C)によって読み出して(704)プリンタに転送する。 - 特許庁

The test pattern generating circuit controls the alignment transition in the optional pattern for temporarily stopping based on existence, position, and value of the care bit in the k bit specified by the data and the periodicity of the optional pattern with respect to the PRPG 2.例文帳に追加

テストパターン発生回路は、PRPG2に対し、データにより特定されるkビット内におけるケアビットの有無、位置および値と、任意パターンの周期性とに基づいて、任意パターンにおける配列遷移を一時的に停止可能に制御する。 - 特許庁

The link controller 90 includes a data formatter 300 for extracting the K-bit data from the packetized data and outputting to the interface circuit 92.例文帳に追加

リンクコントローラ90は、パック化データからKビットのデータを抽出してインターフェース回路92に出力するデータフォーマッタ300を含む。 - 特許庁

In timing signals output from a shift resistor 141 with a k-bit line, a timing signal corresponding to data for signal selection held at a SRAM part is selected by a selector 144 and output.例文帳に追加

シフトレジスタ141からkビットのラインで出力されたタイミング信号のうち、SRAM部で保持している信号選択用データに対応するタイミング信号をセレクタ144で選択して出力する。 - 特許庁

The verification data embedding part 13c embeds the verification data every bit at an embedding position serving as a predetermined coefficient position of a verification data embedding part B(K).例文帳に追加

検証データ埋め込み部13cは、検証データ埋め込み部分B(K)の所定の係数位置である埋め込み位置に、検証データを1ビットずつ埋め込む。 - 特許庁

The bit buffer 22 uses a clock same as the optimal clock provided to the identifier 21 as a write clock and uses a system clock of 1244.16 MHzk that is a system clock of the OLT, for reading.例文帳に追加

ビットバッファ22は、識別器21に供給される最適クロックと同一のクロックを書込みクロックとして用いて、読出しにはOLTのシステムクロックである1244.16MHz kのシステムクロックを用いる。 - 特許庁

The off data generation circuit 120 substitutes a value 0 for the lower (k-n) bit of each of input signals R2, G2, B2 and outputs three substituted R, G and B signals as off data Or, Og, Ob.例文帳に追加

オフデータ生成回路120は、入力されたR2,G2,B2の各々における下位(k−n)ビットを値0に置換して、その置換後の3つのR,G,B信号をオフデータOr,Og,Obとして出力する。 - 特許庁

An arithmetic part 4 corrects the corrected output value H by using the correction coefficient (k) and shifts the bits of the correction result by the bit shift quantity F to find an output value Y.例文帳に追加

演算部4は、補正係数kを用いて修正出力値Hを補正すると共に、その補正結果をビットシフト量F分ビットシフトして出力値Yを求める。 - 特許庁

The cAU means determines an intermediate variable y_i of c-bit for each datum D_i (i is an integer between 1 and L) by using a cAU function and a key K_i.例文帳に追加

cAU手段は、データD_i(ただし、iは1以上L以下の整数)ごとに、cAU関数と鍵K_iを用いて、cビットの中間変数y_iを求める。 - 特許庁

The memory device includes a plurality of word lines, a memory cell array including a plurality of column lines and a plurality of memory cells, a row decoding section, a K bit prefetch section, and an output buffer section.例文帳に追加

メモリ装置は、複数のワードライン、複数のカラムライン、及び複数のメモリセルを含むメモリセルアレイ、ローデコーディング部、Kビットプリフェッチ部、及び出力バッファ部を含む。 - 特許庁

A factor generator 16 generates a prescribed factor m×k that is determined by a mixing pixel unit number m, and an exposure time Ts at each light receiving bit of the solid-state imaging element, which is supplied to a multiplier 14.例文帳に追加

係数発生部16は、固体撮像素子の各受光ビットでの露光時間Ts及び混合画素単位数mによって決定される所定の係数m・kを発生し、乗算器14に供給する。 - 特許庁

The lifted parity check matrix H may be used to encode a packet of up to L k_B information bits to obtain a code bit of L n_B code bits.例文帳に追加

そのリフトされたパリティチェック行列Hは、L・n_B個のコードビットを得るために、L・k_B個までの情報ビットのパケットを符号化するために用いられても良い。 - 特許庁

A bit reverse order converting section 4 converts the bits of a counter value K outputted from the gradation up counter 1 in reverse order and outputs a converted counter value KK to a comparator 3.例文帳に追加

ビット逆順変換部4は、階調アップカウンタ1から出力されるカウンタ値Kのビット順列を逆順列にビット変換し、変換後のカウンタ値KKをコンパレータ3に出力する。 - 特許庁

In the first DA conversion section 302, a lower bit control section 330 performs a frequency dividing operation and selects a low-order current source cell 533 of a weighting current value using a 1/2^k frequency-divided clock.例文帳に追加

第1DA変換部302において、下位ビット制御部330は、分周動作を行ない1/2^k分周クロックを使用して重付け電流値の下位電流源セル533を選択する。 - 特許庁

One PN code generator at a transmitter side generates a plurality of k-chip PN code series deviated by one chip each, and any of the PN codes is selected in response to received n-bit data and the resulting data are transmitted.例文帳に追加

送信側では、1個のPN符号発生器13により1チップづつずれたkチップのPN符号系列を複数個発生させ、そのPN符号のいずれかを入力するnビットのデータに応じて選択して送信する。 - 特許庁

A rasterizing section 12 of the controller 10 generates bit map data (color data) of each of colors Y, M, C, K from the image data, and embeds identification data indicating the color of each of the data and a page order into the color data.例文帳に追加

コントローラ10のラスタライズ部12は画像データからY、M、C、K各色のビットマップデータ(色データ)を生成するとともに、この色データに各データの色やページ順を示す識別データを埋め込む。 - 特許庁

At the first D/A converter 302, a low-order bit control unit 330 performs dividing operation, and uses a 1/2^k division clock for selecting a low-order current source cell 533 of a weighting current value.例文帳に追加

第1DA変換部302において、下位ビット制御部330は、分周動作を行ない1/2^k分周クロックを使用して重付け電流値の下位電流源セル533を選択する。 - 特許庁

A DSP 3 which determines whether M-bit (M>N) input digital data Di are multiplied by (k) and supplied to the DAC 1 or supplied to the DAC 2 in a through state and distributes the data is provided in front of the DAC 1 and DAC 2.例文帳に追加

DAC1,2の前段には、Mビット(M>N)の入力ディジタルデータDiをk倍してDAC1に供給するか、スルー状態でDAC2に供給するかを決定し、データを振り分けるDSP3が設けられる。 - 特許庁

The encoder includes external codes for performing the encoding with an encoding rate k/p, interleavers that performs replacement of data orders comprising bit series of p pieces encoded and reordering of the data order, and internal codes for performing encoding with an encoding rate p/n.例文帳に追加

符号化装置は、符号化率がk/pの符号化を行なう外符号と、符号化されたp個のビット系列からなるデータの順序を置換して並べ替えるインターリーバと、符号化率がp/nの符号化を行なう内符号を備える。 - 特許庁

A low order bit control unit 330 performs a frequency-dividing operation, and selects a low-order current source cell 533 of a weighted current value by using a (1/2)^k frequency-division clock.例文帳に追加

下位ビット制御部330は、分周動作を行ない1/2^k分周クロックを使用して重付け電流値の下位電流源セル533を選択する。 - 特許庁

The network node includes a module for applying a plurality of k hash functions to each of the service provider identifiers, such that each of the hash functions, each time being applied to a certain service provider identifier, points to one bit to be set in a sequence of b bits.例文帳に追加

本ネットワークノードは、複数のk個のハッシュ関数を各サービスプロバイダ識別子に適用するためのモジュールを備える。 - 特許庁

In the case of reconstitution, the distribution information is collected from the retaining persons of at least k-number of DS1 to DSn, mutually different element of all the elements in these pieces of distribution information is fetched respectively by one, and M-number of elements are fetched, and these are bit-connected to make secret information S.例文帳に追加

再構成時には、k個以上の保管者から配布情報を集め、これら配布情報中の全ての要素から互いに異なるものを各1つ取出し、M個取出され、これらをビット連結して秘密情報Sとする。 - 特許庁

In the first DA conversion section 302, a lower bit control section 330 performs a frequency-division operation and selects a low-order current source cell 533 of a weighted current value using a (1/2^k) frequency-divided clock signal.例文帳に追加

第1DA変換部302において、下位ビット制御部330は、分周動作を行ない1/2^k分周クロックを使用して重付け電流値の下位電流源セル533を選択する。 - 特許庁

The present invention relates to a system which includes a receiver, a TMDS link (or other serial link), and a transmitter and is configured to transmit K-bit video words (typically, encoded 8-bit video words) over the link.例文帳に追加

受信器、TMDSリンク(又は他のシリアルリンク)及び送信器を備え、リンクを経てKビットビデオワード(通常、エンコードされた8ビットビデオワード)を送信するように構成されたシステム。 - 特許庁

In a quantization part 62, the residual sample dn is normalized and quantized on the basis of a scale factor SF to obtain a sample L_n of a k-bit residual code.例文帳に追加

量子化部62において、残差サンプルdnをスケールファクタSFに基づいて正規化して量子化することにより、ビット数kの残差符号のサンプルL_nを得る。 - 特許庁

By this operation, making a size of the calculation result s_i of the binominal operation as constant of (k_0+k_2) bit, and an input size of the RSA signature creation function (key length: k bits) is made constant.例文帳に追加

これにより、2項演算の計算結果s_iのサイズを(k_0+k_2)ビットで一定とし、結果的にRSA署名生成関数の入力サイズ(鍵長kビット)を一定にする。 - 特許庁

A second image memory 17 sequentially stores K, C, M, Y recording image data including pixels each comprising 1 bit generated by a color conversion / binary coding processing section 16 and a recording section 18 sequentially records the image data and color recording processing is applied to the image data.例文帳に追加

第2画像メモリ17に、色変換・2値化部16で生成される記録用の各画素1ビットのK,C,M,Yの画像データを順次格納し、これらの画像データを記録部18へ順次読み出してカラー記録処理を行う。 - 特許庁

A (d'-2) detection section 26 and a (k'+2) detection section 27 detect data that do not satisfy the conditions, with respect to a minimum consecutive length and a maximum consecutive length of the same symbol in channel bit data strings.例文帳に追加

チャネルビットデータ列中の同一シンボルの最小連続長,最大連続長の条件を満足しない箇所を、(d’−2)検出部26,(k’+2)検出部27で検出する。 - 特許庁

When the free capacity Y of a spool area is smaller than the predicted data volume k×X of data to be printed converted into a bit image format, a printer driver interface module starts the transmission of the data to be printed to a printer driver after waiting until the free capacity Y becomes larger the predicted data volumeX.例文帳に追加

プリンタドライバインタフェースモジュールは、スプール領域の空き容量Yがビットイメージ形式に変換したときの印刷対象データの予測データ量k×Xより小さい場合、スプール領域の空き容量Yが印刷対象データの変換後の予測データ量k×Xより大きくなるのを待って印刷対象データをプリンタドライバに送信開始する。 - 特許庁

The multivalued data having information bits converted from binary data and expressed in n bits (integer n≥2) are multivalued following a rule to change 1 bit when comparing the binary data of n bits corresponding to k-th and (k-1)-th level Mk, Mk-1 among levels of n-th power of 2 (n-th power of 2≤k≤2).例文帳に追加

2値データを変換した1つの情報ピットがnビット(n≧2である整数)で表される多値データが、2のn乗個あるレベルのk番目と(k−1)番目にあたるレベル値Mk、Mk−1(但し、2≦k≦2のn乗)にそれぞれ対応するnビットの2値データを比較した場合、1ビットだけ異なるような規則によって多値化する。 - 特許庁

In a servo sector number (SSA) area 402 of a servo sector 102, servo sector number information which consists of bit length (k bits) smaller than that expressing the servo sector number itself is written, the pieces of servo sector number information on continuous m pieces of servo sectors are combined, and each servo sector number is identified by using total of m×k bits information.例文帳に追加

サーボ・セクタ102のサーボ・セクタ番号(SSA)領域402に、サーボ・セクタ番号そのものを表現するよりも少ないビット長(kビット)からなるサーボ・セクタ番号情報を書き込んでおき、連続するm個のサーボ・セクタのサーボ・セクタ番号情報を組み合わせ、合計m×kビットの情報を用いて各サーボ・セクタ番号を同定する。 - 特許庁

The network head TR transmits to the remote facilities ED-1 to ED-K an alternation of a first portion of an optical carrier modulated by data to be transmitted according to a bit rate and lasting a first time interval, and a second portion of the optical carrier modulated by a clock signal at a base frequency corresponding to the bit rate and lasting a second time interval.例文帳に追加

ネットワークヘッドTRは、ビットレートに従って、第一時間間隔にわたって持続する、伝送データによって変調された光搬送波の第一部分と、ビットレートに対応し、第二時間間隔にわたって持続する基本周波数でクロック信号によって変調された光搬送波の第二部分とのオルタネーションを遠隔設備ED−1〜ED−Kに伝送する。 - 特許庁

The multiplication method includes steps of: dividing the n-bit multiplier y to generate a plurality of divided multipliers when predetermined conditions are established among m, n, and k; multiplying each of the plurality of divided multipliers and the multiplicand x using the k-bit arithmetic unit; deriving the result of multiplying the multiplicand x and the multiplier y based on the result of multiplying each of divided multipliers and the multiplicand x.例文帳に追加

この乗算方法は、m、n、kの間に所定の条件が成立する場合に、nビットの乗数yを分割して、複数の分割乗数を生成するステップと、複数の分割乗数のそれぞれと、被乗数xの乗算演算を、kビット演算器を用いて実行するステップと、分割乗数のそれぞれと被乗数xとの乗算結果をもとに、被乗数xと乗数yの乗算結果を導出するステップとを含む。 - 特許庁

The transmitting part considers extended transmission codes by inserting K-1 zeros following each element of the transmission codes, performs the spread processing to each information bit of the transmitted data by the extended transmission codes, adds sequences corresponding to K information bits by shifting the sequences by one chip to be considered as a transmission sequence.例文帳に追加

送信部は、送信符号の各要素に続いてK−1個の0を挿入した拡大送信符号とし、送信データの各情報ビットに拡大送信符号による拡散処理を施し、K個の情報ビットに対応する系列を1チップずつシフトして加算し送信系列とする。 - 特許庁

When the operation mode is a normal mode, microcomputers MCi (i=0 and 1) detect a bit string (frame) conforming to the transmission format through reception ports RXk (k=0 and 1) and temporarily store reception data in buffers BFk in the case that the detected frame is normal.例文帳に追加

動作モードが通常モードの時にマイコンMCi(i=0,1)は、受信ポートRXk(k=0,1)を介して伝送フォーマットに一致するビット列(フレーム)を検出し、検出されたフレームが正常である場合には、その受信データを一旦バッファBFkに格納する。 - 特許庁

例文

When the data length of the coded data exceeds (2×K-1) times as long as the bus bit length while it does not exceed 2×K times, a first portion is output to the bus after being divided into one or a plurality of times, and a second portion and a third portion are output to the bus after divided into one or a plurality of times.例文帳に追加

符号化されたデータのデータ長がバスのビット長の2×K−1倍を超え2×K倍を超えない時は、第1の部分を1回または複数回に分割してバスに出力し、第2の部分と第3の部分を1回または複数回に分割してバスに出力する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS