1016万例文収録!

「状態ビット」に関連した英語例文の一覧と使い方(2ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 状態ビットに関連した英語例文

セーフサーチ:オフ

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

状態ビットの部分一致の例文一覧と使い方

該当件数 : 841



例文

スキャン・チェーンはそれぞれのビットを多ビット状態保存データ語に与え、システム・バスを介してメモリに記憶する。例文帳に追加

The scan chain gives respective bits to a multi-bit status storage data language to store them in the memory via the system buses. - 特許庁

スコアボードは、各ビットが対応する汎用レジスタへの書込み保留状態があるか否かを示す、複数のビットを保持する。例文帳に追加

The scoreboard is provided with a plurality of bits each indicating whether or not the existence of a write pending condition to the corresponding general purpose register. - 特許庁

ビットストリーム状態検出部20bは、受信対象となるビットストリームが正常であるか否かを判定し、CPU20aに通知する。例文帳に追加

A bit stream state detecting section 20b discriminates whether or not a bit stream to be received is normal and informs a CPU 20a of the discriminated result. - 特許庁

第1ビット計算部5は入力データの任意の1ビットに対応する符号状態値を符号列に基づいて計算する。例文帳に追加

A 1st bit calculating section 5 calculates a coding state value corresponding to an arbitrary 1-bit of input data, on the basis of a code stream. - 特許庁

例文

スペースビットマップは、データ領域の記録状態を示し、および仮定義構造は、スペースビットマップへのポインタを提供する。例文帳に追加

The space bit map indicates recordation status if the data area, and the temporary definition structure provides a pointer to the space bit map. - 特許庁


例文

感度マスク・データの各ビットがメモリからのデータの1つまたは複数のビットの使用状態を示す。例文帳に追加

Each bit of the sensitivity mask data may indicate the usage of one or more bits of the data from the memory. - 特許庁

本発明では1ビットの秘密情報Zに関する証拠情報Fをm×n個の量子ビットの量子状態によって表現する。例文帳に追加

In this method of depositing secret evidence, evidence information F related to one-bit secret information Z is expressed by a quantum state of m×n quantum bits. - 特許庁

従来よりもクラスター状態の生成が容易な量子ビット形成装置および量子ビット形成方法を提供すること。例文帳に追加

To provide a device and method of generating quantum bits, capable of more easily generating a cluster state than in the conventional manner. - 特許庁

そして、この状態で、機内側からビット50aを回転体62から脱着して、脱着した部分に新ビットを装着する。例文帳に追加

Then, in this state, the bit 50a is removed from the turning body 62 in the machine side, and a new bit is installed to this place. - 特許庁

例文

なお、ドライバビット5は短寸のものからなり、ビット挿着部1の前端近傍に凹溝9(係止溝)が臨む状態となる。例文帳に追加

Additionally, the driver bit 5 is made of a short material, and a recessed groove 9 (engaging groove) is made to face the neighborhood of a front end of the bit inserting part 1. - 特許庁

例文

この際、無効データ(N-N/Mビット)は、直前に送信したNビットデータの状態をそのまま保持する。例文帳に追加

In such a case, a state of N-bit data transmitted just before is kept as it is for invalid data (N-N/m bits). - 特許庁

消去時に、メインビット線ディスチャージ信号CPOをVssにして、メインビット線をフローティング状態にする。例文帳に追加

At the time of erasure, a main bit line discharge signal CPO is made Vss, a main bit line is made a floating state. - 特許庁

バッファ6に、対向ビットがプログラム状態である外部ビットデータを格納して、プログラムを行う。例文帳に追加

The programming is carried out by storing external bit data in a buffer 6, whose opposite bits are in the programming state. - 特許庁

こうして、共通ソース線とローカルソース線およびメインビット線とローカルビット線を半導通状態にする。例文帳に追加

Then, a common source line, a local source line, a main bit line, and a local bit line are made a semiconductor-conduction state. - 特許庁

上記フラグ設定レジスタ部は、疑似発振停止状態イネーブルビット保持部と、上記疑似発振停止状態イネーブルビットがイネーブル状態にされた場合に、上記割り込み要求信号をアサートする制御論理とを含む。例文帳に追加

The flag configuration register unit includes a pseudo oscillation stop state enable bit holding unit, and a control logic for asserting the interrupt request signal when the pseudo oscillation stop state enable bit is enabled. - 特許庁

その状態で、インナービット14が第1の方向に回転することで、リングビットのキー36が、インナービット14のキー受け溝58に係合し、インナービット14の第1の方向の回転に伴って、リングビットも第1の方向に回転する。例文帳に追加

In this state, the inner bit 14 rotates in a first direction so that a key 36 of the ring bit engages with a key receiving groove 58 of the inner bit 14, and in accordance with the rotation of the inner bit 14 in the first direction, the ring bit also rotates in the first direction. - 特許庁

プリチャージ回路46は、メモリセルMC12に接続されたビット線BL3とそれに隣接する4本のビット線との5本のビット線のうち、中央のビット線をプリチャージ電圧に固定する一方、残りのビット線をプリチャージ電圧でフローティング状態にする。例文帳に追加

A pre-charge circuit 46 fixes the central bit line to pre-charge voltage, which is selected out of a bit line BL3 connected to the memory cell MC12, four bit lines, and five bit lines being adjacent to it, on the other hand, put other bit lines in a floating state by pre-charge voltage. - 特許庁

受信状態送出手段16は、データ受信中(受信未完了状態)であるか、所定ビットのデータ受信が完了したか(受信完了状態)を示す受信状態を、受信状態信号線28に送り出す。例文帳に追加

A reception state sending means 16 sends a reception state showing either under data reception (reception non-completion state) or completion of data reception for prescribed bits (reception completion state) to a reception state signal line 28. - 特許庁

送信状態送出手段8は、データ伝送中(送信未完了状態)であるか、所定ビットのデータ伝送が完了したか(送信完了状態)を示す送信状態を、送信状態信号線26に送り出す。例文帳に追加

A transmission state sending means 8 sends a transmission state showing either under data transmission (transmission non-completion state) or completion of data transmission for prescribed bits (transmission completion state) to a state signal line 26. - 特許庁

すべてのホストフラグの状態は、構造体のメンバー status の下から 4 ビットとして返される。例文帳に追加

The state of all host flags will be returned in the lower four bits of the status member.  - JM

の 3つのビットはeventsに指定しても意味がなく、対応した状態が真の場合にreventsに設定される)。例文帳に追加

(These three bits are meaningless in the events field, and will be set in the revents field whenever the corresponding condition is true. )  - JM

リーフノードは、符号化された/されていない状態ビット列からなるインデックスキーを含む。例文帳に追加

The leaf node includes an index key comprising a bit string in an encoded/non-encoded state. - 特許庁

リード信号RCSがアクティブのときは、全てのフラグビットレジスタの状態が出力される。例文帳に追加

When the read signal RCS is active, the states of all the flag bit registers are outputted. - 特許庁

セレクタ回路は、ビット線及びデータ線間の電気的に接続及び切断状態の切換をおこなう。例文帳に追加

The selector circuit performs switching to electrically connect or disconnect between the bit line and the data line. - 特許庁

量子回路及び複数の量子ビット素子間の量子もつれ状態制御方法例文帳に追加

QUANTUM CIRCUIT AND CONTROL METHOD FOR QUANTUM ENTANGLED STATE AMONG TWO OR MORE QUBIT DEVICES - 特許庁

チャネル状態モデルを使用してビットローディングを行うデジタル加入者回線モデム例文帳に追加

DIGITAL SUBSCRIBER LINE MODEM WITH BITLOADING USING CHANNEL CONDITION MODEL - 特許庁

この際、第1,第2キュービット列は、この対応に応じた絡み合いの状態となる。例文帳に追加

The first and second qubit strings are entangled correspondingly. - 特許庁

AC予測状態情報のためのビットプレーンコーディングおよびデコーディングを提供する。例文帳に追加

To provide bitplane coding and decoding for AC prediction status information. - 特許庁

この2つのアンチヒューズ素子AFの論理状態により、1ビット分のデータを表現する。例文帳に追加

1-bit data is represented by the logical states of the two antifuse elements AF. - 特許庁

通信回線の状態に対応した伝送レートでビットストリームを伝送する。例文帳に追加

To transmit bit streams at a transmission rate corresponding to a state of a communication line. - 特許庁

画像が表すビット列をその画像の読み取りの状態を考慮して決定する。例文帳に追加

To determine a bit string represented by an image in consideration of the state of reading of the image. - 特許庁

この属性ビットを用いてプログラムが使用するアドレスのメモリ状態をチェックする。例文帳に追加

The attribute bits are used to check the memory state of an address used by the program. - 特許庁

データの多ビット並列伝送において同時状態変化に起因する送信誤りを防止する。例文帳に追加

To provide a data transmission system that prevents occurrence of a transmission error due to a simultaneously changed state in multi-bit parallel transmission of data. - 特許庁

受信したフレームの特定ビットを正常な状態に戻すための方法及び装置例文帳に追加

METHOD AND APPARATUS FOR RECOVERY OF PARTICULAR BITS OF RECEIVED FRAME - 特許庁

ワード線(WL)を選択した状態ビット線に書込電流を流すことができる。例文帳に追加

In a selected state of word lines (WL), a write current can be supplied into bit lines. - 特許庁

ビット線対とセンスアンプ回路とを分離した状態でセンス動作を行なわせる。例文帳に追加

A sensing operation is performed in the state of separating a bit line pair and the sense amplifier circuits. - 特許庁

第2のワードは前記ラッチ手段の所望のビット状態を判定して分岐を行なう。例文帳に追加

The second word determines the state of the desired bits of the latching means for branching. - 特許庁

記憶状態の境界を構成するレベルの読出し基準信号を発生することにより、複数ビットメモリセルの記憶状態を分界する。例文帳に追加

Memory states of a multi-bit memory cell are demarcated, by generating read-out reference signals having levels that constitute boundaries of the memory state. - 特許庁

タグビットは、キャッシュラインのための一貫性プロトコル状態を示す状態情報だけでなく、キャッシュラインのアドレス情報をも含む。例文帳に追加

The tag bits contain address information for the cache line, as well as state information indicating a coherency protocol state for the cache line. - 特許庁

SRAMセルの2本のビット線BL1,BL2をそれぞれ低電圧状態(Low)、高電圧状態(High)にする。例文帳に追加

Two bit lines BL1 and BL2 of the SRAM cell are respectively set to a low voltage state (Low) and a high voltage state (High). - 特許庁

量子状態生成部で、エンタングルした状態にある複数の量子ビットを生成し、受信者端末装置へと送信する。例文帳に追加

A plurality of entangled quantum bits are generated in a quantum state generating portion so as to be transmitted to a receiver terminal device. - 特許庁

各カウント範囲は、カウンタのある1ビットで平常状態及びアラーム状態が識別できる範囲を設定する。例文帳に追加

Each count range is set to a range where a normal condition and an alarm state can be discriminated by 1 bit where there is the counter. - 特許庁

ローカル読み取りビット線の一つの信号により状態が変更されるときに、論理ゲートの出力が状態を変更する。例文帳に追加

The output of the logic gate changes state when a signal on one of the local read bit lines changes state. - 特許庁

無線LANの通信状態を監視し、その通信状態の変化に合わせて、分割データ毎に、エンコードするビットレートを更新する。例文帳に追加

The apparatus monitors a communication state of the wireless LAN and updates an encoding bit rate by each of the division data in matching with a change in the communication state. - 特許庁

アドレス指定されるビットの論理状態は、2つの相補形論理状態信号線のどちらが駆動されているかによって決定される。例文帳に追加

A logic state of an addressed bit is determined by which of the two complementary logic state signal lines in driven. - 特許庁

最大サービング許可に等しいリソースが利用される場合のみ、送信バッファ状態は、ハッピービットが不満状態を示すように設定されることを必要とし、そして端末の電力状態は、ハッピービットが不満状態を示すように設定されることを許容する。例文帳に追加

Only if resources equivalent to the maximum serving grant are utilized, the transmission buffer status requires to and the power status of the terminal allows for the happy bit is set to indicate the unhappy condition. - 特許庁

ビット端末機による警告状態に対する点検/修理結果を、解除連絡として効率良く伝達できるうえ、対象となるデビット端末機による警告状態の解錠を正確且つ迅速に実行できる警告状態解除システムおよび警告状態解除方法を提供する。例文帳に追加

To provide an alarming state releasing system and an alarming state releasing method which efficiently transmit the results of inspection/repair to an alarming state by a debit terminal machine as releasing notice and accurately and quickly release the alarming state by the debit terminal machine. - 特許庁

マイコン周辺機能の状態を示す状態値を保持するテスト用レジスタ5のビット7と、そのビット7に保持された状態値の変化に応じて状態変化信号をORゲート4を通じてマイコンのテスト用出力端子に出力する比較器7とを備えた。例文帳に追加

The test circuit is provided with a bit 7 of a register 5 for test to hold a state value to indicate state of the microcomputer peripheral function and a comparator 7 to output a state change signal to the output terminal for test of the microcomputer through an OR gate 4 according to changes in the state value held by the bit 7. - 特許庁

さらにこのエンコーダー回路3において、出力バッファ回路18にて出力ビットストリームの状態が監視され、そのビットレートに従ってビットレート制御回路20を通じて量子化回路13が制御される。例文帳に追加

In the encoder circuit 3, an output buffer circuit 18 monitors the state of an output bit stream, and a quantization circuit 13 is controlled by a bit rate control circuit 20 according to the bit rate. - 特許庁

例文

各データ群は、データブロックと、少なくとも1つのタイプのデータブロック誤りの存否を示す状態を有する少なくとも1ビットの誤りステータスビットを含んだ制御/ステータスビットとを含む。例文帳に追加

Each data group includes a data block and a control/status bit including at least one error status bit with a status indicating presence/non-presence of at least one type of data block error. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (c) 2001 Robert Kiesling. Copyright (c) 2002, 2003 David Merrill.
The contents of this document are licensed under the GNU Free Documentation License.
Copyright (C) 1999 JM Project All rights reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS