1153万例文収録!

「RAM cache」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > RAM cacheの意味・解説 > RAM cacheに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

RAM cacheの部分一致の例文一覧と使い方

該当件数 : 70



例文

These days ram disks use the buffer cache, and grow dynamically. 例文帳に追加

)現在は RAM ディスクはバッファキャッシュを使用しており、動的に成長する。 - JM

A cache with a multilevel structure comprises a high speed Static RAM(static RAM) with small capacity placed in the neighborhood of an arithmetic unit 10, and a portion of the RAM called a normal primary cache 20 is divided into a cache area 21, and the other is divided into a local memory 22 so as to be used.例文帳に追加

多段構造のキャッシュにおいて、演算器10の近傍に置かれた小容量で高速のStatic RAM(スタテックRAM)などで構成され、通常1次キャッシュ20と呼ばれるRAMの、一部をキャッシュ領域21に、他をローカルメモリ領域22とに分割して使用可能としたものである。 - 特許庁

SECOND CACHE DRIVE CONTROL CIRCUIT, SECOND CACHE, RAM AND SECOND CACHE DRIVE CONTROL METHOD例文帳に追加

セカンドキャッシュ駆動制御回路、セカンドキャッシュ、RAM、及びセカンドキャッシュ駆動制御方法 - 特許庁

A cache operation device 19 operates the cache 12 so as to initialize the RAM 14 based on cache data corresponding to desired data stored in the cache 12.例文帳に追加

キャッシュ操作装置19は、キャッシュ12に格納されている所望のデータに対応するキャッシュデータに基づいてRAM14が初期化されるようにキャッシュ12を操作する。 - 特許庁

例文

To reduce circuit scale of a cache memory system having an associative memory device and a cache RAM block.例文帳に追加

連想記憶装置(CAM)24とキャッシュRAMブロック28をもつキャッシュメモリシステム22の回路規模を小さくする。 - 特許庁


例文

The main system memory (main RAM for example) 230 stores a part of large capacity information into the cache.例文帳に追加

メインシステムメモリ(たとえばメインRAM)は、大容量情報の一部をキャッシュに入れる。 - 特許庁

employ unused RAM capacity as a cache for data from the most frequently accessed areas of the disk 例文帳に追加

未使用の RAM 容量を, ディスクの最も頻繁にアクセスされる領域からのデータに対するキャッシュとして利用する - 研究社 英和コンピューター用語辞典

An RAM access controller 106 controls the read and write of an RAM cache 107 and a line memory 108, and executes memory read and memory write corresponding to a request from the decoder 109.例文帳に追加

RAMアクセスコントローラ106は、RAMキャッシュ107およびラインメモリ108の読み書きを制御して、デコーダ109の要求に応じたメモリ読出およびメモリ書込を実行する。 - 特許庁

The second group of the microcode is directly mapped into the RAM cache from the RAM cache so that the blocks can be swapped into and out of the digital system.例文帳に追加

マイクロコードの第2のグループは、RAMキャッシユから分離したメモリ装置からRAMキャッシュに直接マップされているので、そのブロックはそのディジタル・システムにスワップイン及びスワップアウトすることが可能である。 - 特許庁

例文

A laser printer 1 secures the font cache of characters in a RAM 10 and the backup area of a font cache memory in an NV-RAM 11 at the time of printing.例文帳に追加

レーザプリンタ1は、印刷時の文字のフォントキャッシュをRAM10内に、フォントキャッシュメモリのバックアップエリアをNV−RAM11内に確保する。 - 特許庁

例文

To generate a correct error correction code even when any RAM error occurs before storage data are actually written in a cache memory(RAM) after confirming that there is no error in cache line data to be stored.例文帳に追加

ストア対象キャッシュラインデータにエラーがないことを確認した後で、実際にストアデータをキャッシュメモリ(RAM)に書き込む前にRAMエラーが発生しても、正しいエラー訂正コードを生成可能とする。 - 特許庁

In a step S2, a CPU reads a value to be written to a register of a cache controller out of the program transferred to the RAM and writes the value to the register of the cache controller.例文帳に追加

ステップS2において、CPUは、RAMに転送されたプログラムに記述されている、キャッシュコントローラのレジスタに書き込む値を読み出して、その値をキャッシュコントローラのレジスタに書き込む。 - 特許庁

On a cache RAM, when a process is not executed or when the process is executed under an external mode or a state without ROM, the process is jumped to the cache RAM area after the data are copied from the ROM to the RAM.例文帳に追加

そして、キャッシュRAM上で、処理が実行されていない場合や外部モードやROMレスの状態で処理が実行されている場合、ROMからRAMへデータのコピーが行われた後、キャッシュRAM領域へと処理がジャンプされる。 - 特許庁

The sub system 40 is provided with a program data RAM 60 for which a tag RAM 54 and a tag comparator 52 are combined and a loop cache sub system 62 parallel to the RAM 60.例文帳に追加

サブシステム40は、タグRAM54およびタグ比較器52と組み合わせたプログラム・データRAM60と、RAM60と並列なループ・キャッシュ・サブシステム62とを含む。 - 特許庁

A free space of the RAM is expanded by saving the storage information of the RAM in the cache memory and program development from the program memory to the RAM is made possible.例文帳に追加

RAMの記憶情報をキャッシュメモリに待避することで、RAMの空き領域を拡大し、上記プログラムメモリからRAMへのプログラム展開を可能とする。 - 特許庁

The cache selection part 14 selects the cache candidate region corresponding to the outputted character code system from a plurality of the cache candidate regions 12a-12n ensured on an HDD 12 and selectively transmits the data thereof to an RAM cache 15.例文帳に追加

キャッシュ選択部14は、HDD12上に確保された複数のキャッシュ候補領域12a〜12nから、前記通知された文字コード体系に対応したキャッシュ候補領域を選択し、そのキャッシュデータをRAMキャッシュ15へ選択的に転送する。 - 特許庁

Based on the parameter (cluster size information) notified by the parameter acquisition section 421, the cache structure determination section 422 determines the structure (size of cache block or number of cache blocks) of the directory cache secured in a certain area of RAM.例文帳に追加

キャッシュ構造決定部422は、パラメータ取得部421から通知されたパラメータ(クラスタサイズ情報)に基づいて、RAMの一部の領域に確保されたディレクトリキャッシュの構造(キャッシュブロックのサイズや、キャッシュブロックの数)を決定する。 - 特許庁

At the time of writing the contents of a core RAM in the core cache 100, when it is indicated that the entry for debug of the core ROM is already held in the entry for holding the contents of the core RAM of the core cache 100 by the core debug information array 7, the writing of the contents of the core RAM in the core cache 100 is suppressed.例文帳に追加

コアキャッシュ100にコアRAMの内容を書き込む場合に、コアデバック情報アレイ7により、コアキャッシュ100のコアRAMの内容を保持させるエントリには既にコアROMのデバッグ用エントリが保持されていることが示されるとコアRAM内容のコアキャッシュ100への書込みを抑止する。 - 特許庁

A cache part 123 temporarily holds pixel data and 3D-LUT data to be transferred from an image processing RAM 126 to an interpolation circuit 124.例文帳に追加

キャッシュ部123は、画像処理RAM126から補間回路124へ転送される画素データ及び3D−LUTデータが一時保持される。 - 特許庁

The instruction cache memory 12 is provided with a clock gate circuit 26 which controls the supply of a clock signal CLK to a tag RAM 22.例文帳に追加

命令キャッシュメモリ12にタグRAM22へのクロック信号CLKの供給を制御するクロックゲート回路26を設ける。 - 特許庁

Further, an index table consisting of cell group codes and head addresses is stored in a RAM (1 to 4) functioning as a cache memory.例文帳に追加

またセルグループコードと先頭アドレスからなるインデックステーブルをキャッシュメモリとして機能するRAM(1-4)に記憶する。 - 特許庁

The error is also corrected by using the TAG with no error and updating data in the cache TAG-RAM.例文帳に追加

また、エラーのない方のTAGを用いてキャッシュTAG−RAM内のデータを更新することにより、エラーを訂正する。 - 特許庁

When a printer driver is called, a cache of the web page whose print setting is instructed is read and stored in a RAM 23.例文帳に追加

プリンタドライバがコールされたら、印刷設定が指示されたウェブページのキャッシュを読み込んでRAM23に記憶する。 - 特許庁

First and second memory parts 48, 49 can be set in a cache memory mode or a RAM mode independently.例文帳に追加

第1、第2メモリ部48、49は、それぞれ独立に、キャッシュメモリ・モード又はRAMモードに設定できる。 - 特許庁

To provide a microprocessor provided with a RAM capable of reading and writing data with latency being the same degree as that of a cache memory.例文帳に追加

キャッシュメモリと同程度のレイテンシーでデータの読み書きができるRAMを備えたマイクロプロセッサの提供。 - 特許庁

The RAM set cache is usable together with other kinds of caching such as set associative caching or direct map caching.例文帳に追加

RAMセット・キャッシュは、セット連想キャッシュ又は直接マップ・キャッシュのような他の種類のキャッシュと一緒に使うことができる。 - 特許庁

The RAM set cache is usable together with other kinds of caching such as set associative caching or direct map caching.例文帳に追加

RAMセット・キャッシュは、セット連想キャッシュ又は直接マップ・キャッシュのような他の種類のキャッシュと一緒に使うことが出来る。 - 特許庁

For example, the first memory part 48 is set in the cache memory mode, and the second memory part 49 is set in the RAM mode.例文帳に追加

例えば、第1メモリ部48をキャッシュメモリ・モードに設定し、第2メモリ部49をRAMモードに設定する。 - 特許庁

The cache architecture (16) used for a processor includes a RAM set cache for performing caching operation for successive blocks of a main memory (20).例文帳に追加

処理装置に使うキャッシュ・アーキテクチュア(16)が、主メモリ(20)の連続ブロックのキャッシュ動作をする為のRAMセット・キャッシュを含む。 - 特許庁

The cache architecture (16) used for a processor includes a RAM set cache for performing caching operation for successive blocks of a main memory (20).例文帳に追加

処理装置に使うキャッシュ・アーキテクチャ(16)が、メイン・メモリ(20)の連続ブロックのキャッシュ動作をするためのRAMセット・キャッシュを含む。 - 特許庁

Since nothing is cached in the font cache area when power is turned on, cache information backed up in the NV-RAM 11 before power is turned on is reproduced.例文帳に追加

電源オン時はフォントキャッシュエリアには何もキャッシュされていないので、NV−RAM11にバックアップされている電源オフ前のキャッシュ情報を再現する。 - 特許庁

An imaging processing part 17 reads intermediate data from the HDD 12 to reads the cache data corresponding to the character code thereof from the RAM cache 15 to develop the same on the predetermined region on a page memory 56.例文帳に追加

イメージング処理部17は、HDD12から中間データを読み出すと、その文字コードに対応したキャッシュデータをRAMキャッシュ15から読み出してページメモリ56上の所定領域に展開する。 - 特許庁

Thus, the specific data written in a cache memory 23 are immediately expelled from a cache memory 23 according as the dummy data are written, and written in a main storage RAM 21.例文帳に追加

このため、キャッシュメモリ23に書き込まれた特定のデータは、ダミーデータの書き込みによって直ちにキャッシュメモリ23から追い出され、主記憶RAM21に書き込まれる。 - 特許庁

A core ID-RAM 203 stores core ID for identifying the request source of a memory access request in association with each cache way of a cache block specified by a memory access request 708.例文帳に追加

コアID・RAM203は、メモリアクセス要求708により特定されるキャッシュブロックの各キャッシュウェイに対応させて、メモリアクセス要求の要求元を識別するためのコアIDを記憶する。 - 特許庁

A cache control part 718 updates core ID stored in a core ID/RAM 203 with core ID 702 added to a memory access request 708 in the occurrence of a cache miss.例文帳に追加

キャッシュ制御部718は、キャッシュミスが発生した場合に、コアID・RAM203に記憶されているコアIDを、メモリアクセス要求708に付加されたコアID702によって更新する。 - 特許庁

At the time of miss hit, a bit map is cached in the font cache area as a new character and also registered in the cache backup area in the NV-RAM 11.例文帳に追加

ミスヒット時は新たな文字としてフォントキャッシュエリアにビットマップをキャッシュする一方、NV−RAM11内のキャッシュバックアップエリアにも登録する。 - 特許庁

To reduce capacity of a RAM for a write cache memory, in a semiconductor storage device mounted with a main flash memory, an alternative flash memory, and the write cache memory.例文帳に追加

メインフラッシュメモリと交替フラッシュメモリとライトキャッシュメモリとを搭載する半導体記憶装置において、ライトキャッシュメモリ用のRAMを削減する。 - 特許庁

Cache data of image data displayed to a card memory which is installed in the RAM 103 or the medium exchange type recording part 106 are stored and, at reproduction display of an image, it is performed on the basis of the cache data and unnecessary cache data are deleted.例文帳に追加

RAM103またはメディア交換型記録部106に装着されるカードメモリーに表示した画像データのキャッシュデータを保存し、画像の再生表示の際にはキャッシュデータに基づいて行うとともに不要なキャッシュデータは削除する。 - 特許庁

In an engine control microcomputer having two CPU cores, a ROM cache memory, and a RAM cache memory, during engine control, an engine control mode wherein maximum performance can be exerted by full use of the CPU cores and the cache memories is selected (S140).例文帳に追加

2つのCPUコアとROMキャッシュメモリ及びRAMキャッシュメモリを備えたエンジン制御マイコンにおいて、エンジン制御中は、CPUコア及びキャッシュメモリをフルに使用して最高の処理能力を発揮できるエンジン制御モードが選択される(S140)。 - 特許庁

a cache that stores copies of frequently used disk sectors in random access memory (RAM) so they can be read without accessing the slower disk 例文帳に追加

より遅いディスクにアクセスすることなく読まれることができるように、頻繁に使われるディスク・セクターのコピーをランダム・アクセス・メモリ(RAM)に保存するキャッシュ - 日本語WordNet

To provide a microprocessor which incorporates a RAM available for purposes other than a cache memory and can easily and also fast access the RAM.例文帳に追加

キャッシュメモリ以外の目的で利用可能なRAMを内蔵して、このRAMに簡易かつ高速にアクセスできるようにしたマイクロプロセッサの提供。 - 特許庁

An electronic device has a CPU 1, a nonvolatile memory 4, which is set with a rewrite frequency limitation, a RAM 3 as a cache memory, and a controller 2 which controls data transfer between the nonvolatile memory 4 and the RAM 3.例文帳に追加

CPU1と、書き換え回数制限が設定された不揮発性メモリ4と、キャッシュメモリとしてのRAM3と、不揮発性メモリ4とRAM3との間でのデータの転送を制御するコントローラ2とを備える。 - 特許庁

A RAM controller 5 allows an instruction RAM 2 to pre-fetch an instruction from an external instruction ROM in the unit of banks so that the instruction RAM 2 acts like a cache memory for the external instruction ROM as its control and also allows a CPU 3 and a hardware section 1 to share parts of banks of the instruction RAM 2 in time division as its control.例文帳に追加

RAMコントローラ5が、外部インストラクションROMからインストラクションRAM2にインストラクションをバンク単位でプリフェッチさせてインストラクションRAM2を外部インストラクションROMのキャッシュメモリとして動作させる制御を行い、且つ、インストラクションRAM2の1部バンクをCPU3およびハードウェア部1に時分割共有させる制御を行う。 - 特許庁

When the process requires storing data into the HDD, the information processing device sets a threshold to restrict the capacity of an area to be distributed from the user area to the cache area so as to temporarily store the data concerned into the RAM cache area.例文帳に追加

また、プロセスによってHDDへデータを格納することが要求されると、当該データを一時的にRAMのキャッシュ領域に記憶するために、ユーザ領域からキャッシュ領域へ配分される領域の容量を制限する閾値を設定する。 - 特許庁

In a step S6, variables on a DRAM and a stack area used when a process performed in the cell refreshing process of a RAM started in a step S8 is performed, or when a process responding to a command from an input part carrying out processing is performed are fed to a cache memory.例文帳に追加

ステップS6で、ステップS8で開始されるRAMのセルフリフレッシュ処理中に実行される処理を実行するとき、または処理中の入力部からの指令に対応する処理を実行するとき使用される、DRAM上の変数およびスタックエリアが、キャッシュメモリに読み込まれる。 - 特許庁

To provide a second cache drive control circuit, a second cache, a RAM and a second cache drive control method, allowing reduction of unnecessary power supply without reducing processing speed of a processor, allowing suppression of a heating value, helping stable operation of the processor, realizing high reliability, and environmentally excellent by suppressing power consumption.例文帳に追加

プロセッサの処理速度の低下をもたらすことなく、不要な電力供給を削減でき、発熱量を抑え、プロセッサの安定動作を助け、高信頼性を実現するとともに、消費電力量を抑えることで環境的に優れるセカンドキャッシュ駆動制御回路、セカンドキャッシュ、RAM、及びセカンドキャッシュ駆動制御方法を提供する。 - 特許庁

Character codes and font data are previously stored on a disk drive, and an initializing process (S2) copies and saves the character codes and a specific character group of high use frequency in a cache area secured in a RAM and also secures a general cache area where characters other than the specific character group are saved in the cache area.例文帳に追加

文字コードとフォントデータとをディスク装置に予め格納しておき、初期化処理(S2)でRAM上に確保されたキャッシュ領域に文字コードと使用頻度の高い所定文字群をコピーして保存し、前記所定文字群以外の文字を保存する一般キャッシュ領域をキャッシュ領域上に確保する。 - 特許庁

A TRUE-TAG to which a parity code is attached and a SHADOW-TAG obtained by inverting its polarities are stored in different addresses (a) and 1a in a cache TAG-RAM 1.例文帳に追加

キャッシュTAG−RAM1内の別のアドレスa,1aにパリティコードを付加したTRUE−TAGと、その極性を反転させたSHADOW−TAGを格納する。 - 特許庁

A data processor reads data corresponding to a specified preread amount out from a specified position on an optical disk and stores them in a read cache area of a RAM.例文帳に追加

データプロセッサは、指定された先読み量に対応するデータを、光ディスクの指定された位置から読取り、RAMのリードキャッシュ領域に記憶する。 - 特許庁

例文

To provide a BIOS data storage device of a computer system which reduces the cost by storing BIOS data in a specific area of a static RAM used as a cache memory without using any expensive ROM and its driving method.例文帳に追加

高価なROMを使用せず、キャッシュメモリに用いられる静的RAMの特定領域にBIOSデータを格納して原価を低減し得るコンピュータシステムのBIOSデータ格納装置及びその駆動方法を提供する。 - 特許庁

索引トップ用語の索引



  
日本語WordNet
日本語ワードネット1.1版 (C) 情報通信研究機構, 2009-2024 License. All rights reserved.
WordNet 3.0 Copyright 2006 by Princeton University. All rights reserved.License
  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (c) 2001 Robert Kiesling. Copyright (c) 2002, 2003 David Merrill.
The contents of this document are licensed under the GNU Free Documentation License.
Copyright (C) 1999 JM Project All rights reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS