例文 (157件) |
v2-1の部分一致の例文一覧と使い方
該当件数 : 157件
If you have both GlassFish V2 as well as GlassFish V2 Ur1 installed, when you create a project you will see the Server listed as GlassFish V2(1) as the secondadded GlassFish server.例文帳に追加
GlassFish V2 と GlassFish V2 Ur1 のインストールが両方ある場合、プロジェクトの作成時に、そのサーバーは 2 番目に追加された GlassFish サーバーとして「GlassFish V2(1)」と表示されます。 - NetBeans
Note: Expanding JBI node of the GlassFish V2 server may take some time (1-2 minutes) 例文帳に追加
注: GlassFish V2 サーバーの JBI ノードの展開には時間がかかります (1 - 2 分) - NetBeans
In the case of measuring a position, the value of Rk/Ro is substituted for RL/Ro=Rk(V2-V1)/R(V1+V2)+V2/(V1+V2) to find out the position.例文帳に追加
位置測定時に、上記R_k /R_0 をR_L /R_0 =R_k (V_2 −V_1 )/R(V__1 +V_2 )+V_2 /(V_1 +V_2 )に代入して、位置を求める。 - 特許庁
The first step-down circuit 1 outputs an input voltage Vin reduced to a voltage V1, and the second step-down circuit 2 steps down the voltage V1 to a voltage V2.例文帳に追加
第1降圧回路1は入力電圧Vinを電圧V1に降圧して出力し、第2降圧回路2は電圧V1を電圧V2に降圧する。 - 特許庁
A voltage dividing circuit 1 divides a power supply voltage into a first divided voltage V1 and a second divided voltage V2.例文帳に追加
分圧回路1は、電源電圧を第1分圧電圧V1と第2分圧電圧V2に分圧する。 - 特許庁
A current- detecting part 1 detects coil current, based on the voltage V2.例文帳に追加
電流検出部1は、この電圧V2 に基づいてコイル電流を検出する。 - 特許庁
If you installed the GlassFish application server in the default location,then use Table 1 as a guide for locating the installation.Otherwise, navigate to the location where you installed GlassFish V2 ApplicationServer. 例文帳に追加
GlassFish アプリケーションサーバーをデフォルトの場所にインストールした場合、表 1 をインストール場所の参考にしてください。 さもなければ、GlassFish V2 アプリケーションサーバーをインストールした場所を指定してください。 - NetBeans
An applied voltage V1 of the minimum transmissivity in the electro-optical response of the domain 1 is V1>0, and an applied voltage V2 of the minimum transmissivity of the domain 1 is V2<0.例文帳に追加
ドメイン1の電気光学応答における最小透過率の印加電圧V1はV1>0であり、ドメイン2の最小透過率の印加電圧V2はV2<0である。 - 特許庁
A minus side reference value estimation part 809 computes Vj+1=Vj+dd (i=0, 1, and 2) to estimate/set reference value levels V1, V2, and V3.例文帳に追加
マイナス側参照値推定部809は、Vj+1=Vj+dd(i=0、1、2)を演算して参照値レベルV1、V2、V3を推定・設定する。 - 特許庁
A driving motor load control means for controlling the driving motor load of the following vehicles V2 is respectively installed in the leading vehicle 1 and the following vehicles V2.例文帳に追加
後続車両V2の原動機負荷を制御するための原動機負荷制御手段が先頭車両V1と後続車両V2とのそれぞれに設けられている。 - 特許庁
A clamping circuit 3 clamps the black level of a first video signal V1 to a voltage equal to the output voltage of a D/A conversion part 1 which corresponds to the minimum level of a second video signal V2.例文帳に追加
第1の映像信号V1の黒レベルをクランプ回路3により、第2の映像信号V2の最小レベルに対応するD/A変換部1の出力電圧と同電圧にクランプする。 - 特許庁
In the method for producing the flexible sheet, the peripheral speed V1 of the first driven rolls 42 and 43 and the peripheral speed V2 of the grooved rolls 2 and 3 are regulated so as to satisfy the relation of V1>V2.例文帳に追加
本発明の柔軟性シートの製造方法は、第1駆動ロール42,43の周速度V1と歯溝ロール2,3の周速度V2との関係を、V1>V2としている。 - 特許庁
A block unit 11 is configured to supply the first power source V1 to the load unit 5, and in response to the output of the second power source V2, to block the input of the second power source V2 into the first power source unit 1.例文帳に追加
ブロック部11は、第1の電源V1を負荷部5に供給し、第2の電源V2が出力されたとき、この第1の電源部1側への入力をブロックする。 - 特許庁
The feeding speed of film 2 from a cartridge 1 is set so as to be V2 and that of the film 2 by a driving roller 8 is set so as to be V2 by making a spool driving motor and a film driving motor rotate normally at the time of reading operation.例文帳に追加
読取動作時、スプール駆動モータ19およびフィルム駆動モータ20を正転させ、カートリッジ1からのフィルム2の送り出し速度がV2に駆動ローラ8によるフィルム2の送り速度がV2になるように設定する。 - 特許庁
In restore-operation, a high voltage side driving line of a sense amplifier group is switched to second voltage (V2) (1), accumulated electric charges of a recycle capacitor are utilized for charging bit lines to the second voltage (V2) from equalizing voltage.例文帳に追加
リストア動作では、センスアンプ群の高電圧側駆動線が第2電圧(V2)に切り替えられ( )、リサイクルキャパシタの蓄積電荷がビット線をイコライズ電圧から第2電圧(V2)に充電するために利用される(I)。 - 特許庁
A second power source V2 supplies a second supply voltage (1 V) smaller than the first supply voltage (3 V) to a crystal oscillation circuit 2.例文帳に追加
第2電源V2が、水晶振動回路2に対して第1電源電圧(3V)よりも小さい第2電源電圧(1V)を供給する。 - 特許庁
A DC-DC converter 1 converts a DC input voltage V2 into a given DC voltage V0 and outputs it.例文帳に追加
DCーDCコンバータ1は、直流入力電圧V2を、所定の直流電圧V0に変換して出力する。 - 特許庁
A microphone output V2 is cut off at a cut-off frequency (fc2) and the resulting output V12 becomes an output signal of a first omnidirectional microphone 1.例文帳に追加
マイクロホン出力V2はカットオフ周波数(fc2)でカットされ、出力V12は第1の無指向性マイクロホン1の出力信号となる。 - 特許庁
A voltage holding circuit 8 holds the peak voltage of the voltage signal V1 of the amplifier 3 in the reception circuit 1 as a holding voltage V2.例文帳に追加
電圧保持回路8は、受信回路1における増幅器3の電圧信号V1のピーク電圧を保持電圧V2として保持する。 - 特許庁
The voltage V1 or V2 is added to a reference voltage VS at an adder circuit 6 and the sum controls a gain of a voltage controlled attenuator 1.例文帳に追加
これらの電圧V1またはV2が加算回路6で基準電圧VSと加算されて電圧制御減衰器1のゲインを制御する。 - 特許庁
A drain potential V2 of the NMOS transistor 21 is monitored by an interface circuit 1 to indirectly monitor a potential VS.例文帳に追加
そして、NMOSトランジスタ21のドレイン電位V2をインターフェース回路1でモニタすることで、電位VSを間接的にモニタする。 - 特許庁
The switching regulator 1 so controls that the output voltage V2 becomes a target voltage according to voltage V5 inputted to a control terminal CNT.例文帳に追加
スイッチングレギュレータ1は制御端子CNTに入力される電圧V5に応じて、出力電圧V2が目標電圧となるように制御する。 - 特許庁
The rotational angle arithmetic unit 20 calculates an electric angle θ_E of a rotor 1 on the basis of the output signals V1, V2 after amplitude correction.例文帳に追加
回転角演算装置20は、振幅補正後の各出力信号V1,V2に基づいて、ロータ1の電気角θ_Eを算出する。 - 特許庁
A common component signal V2 is extracted from an input image signal V1 by a common component signal extracting section 1.例文帳に追加
共通成分信号抽出部1により、入力された映像信号V1から共通成分信号V2を抽出する。 - 特許庁
The input/output terminal-side bias lines V1 and V2 are connected to one electrode formed directly on the support substrate 1.例文帳に追加
この入出力端子側バイアスラインV1、V2を支持基板1に直接形成された一方電極に接続するように形成した。 - 特許庁
A selection circuit 2 is connected to generating points of voltages V1, V2 in a series resistor 1 according to a control output of a control circuit 3.例文帳に追加
選択回路2は制御回路3の制御出力に従い直列抵抗1のうち電圧V1、V2の発生点と接続される。 - 特許庁
A rotation angle θ of a rotor 1 is computed by a rotation angle computing part 23 based on the corrected signal V2' (=cosθ) and the other output signal V1(=sinθ).例文帳に追加
回転角演算部23は、補正された信号V2’(=cosθ)と、他方の出力信号V1(=sinθ)とに基づいて、ロータ1の回転角θを演算する。 - 特許庁
Flushing water is supplied to the toilet bowl body 1 through a flushing water supply passage in which opening/closing valves V1, V2 are installed.例文帳に追加
開閉弁V1、V2が設けられた洗浄水供給路を介して便器本体1に洗浄水が供給される。 - 特許庁
Further, preferably the wind velocity V2 of the blow-out air of the blow-out nozzle 4 is set to ten times or more as high as the traveling speed V1 of the band steel 1.例文帳に追加
更に、吹き出しノズル4の吹き出しエアの風速(V2)が帯鋼1の進行速度(V1)の10倍以上に設定されているのが好ましい。 - 特許庁
Thus, the image pickup apparatus 20 intermittently drives the imaging device 1 to be able to produce/ output an imaging signal V2.例文帳に追加
これにより、撮像装置10は、撮像素子1を間欠的に駆動して、撮像信号V2を生成・出力することができる。 - 特許庁
The load switching unit 20 switches the connections of the arm terminals 1 to 7 to the load terminals DU, U1, V1, W1, U2, V2 and W2 in response to the switching signal EXC.例文帳に追加
負荷切換ユニット20は、切換信号EXCに応じて、アーム端子1〜7と負荷端子DU,U1,V1,W1,U2,V2,W2との接続を切換える。 - 特許庁
A branching condition is determined by applying voltage V1 or V2 to the 1×3 optical directivity coupler 60.例文帳に追加
分岐作用の条件は、1×3光方向性結合器60への電圧V1またはV2の印加によって決定される。 - 特許庁
The output of the solar cell 1 is stepped down to a voltage, corresponding to voltage V2 of a battery 2 by a DC-DC converter 5.例文帳に追加
太陽電池1の出力は、DC−DCコンバータ5でバッテリ2の電圧V2に応じた電圧に降圧される。 - 特許庁
While the clock n, the level -V1, the clock n+1 and the level V2 are used, the part between the point b and the point c is linearly interpolated.例文帳に追加
aの直後の基準クロックn+1の時点、即ちc点での受信波のレベルV2を求める。 - 特許庁
The level V2 of the received waves in the point of time of a reference clock n+1 immediately after the point a, i.e., in a point c, is found.例文帳に追加
ゼロクロスポイントaの直前の基準クロックnの時点、即ちb点での受信波のレベル−V1を求める。 - 特許庁
When the image formed by changing the conveying speed of the recording medium P at the heating part 1 and the cooling part 10, is checked, the smooth image free from wrinkles can be obtained in the case of V1>V2 , wherein V1 is the conveying speed at the heating part 1 and V2 is the conveying speed at the cooling part 10.例文帳に追加
そして、加熱部1、冷却部10それぞれでの記録媒体Pの搬送速度を変化させ、画像のチェックを行ったところ、加熱部1での搬送速度をV1、冷却部10での搬送速度をV2とし、V1>V2の場合、しわのない滑らかな画像が得られた。 - 特許庁
A semiconductor device has an MOSFET circuit 2 provided on an SOI substrate, a power supply circuit part 1, which supplies a power supply voltage V2 to the MOSFET circuit 2 and a power supply voltage control circuit 3, which supplies a control signal Scnt1 to the power supply circuit part 1 and controls the power supply voltage V2.例文帳に追加
半導体装置は、SOI基板上に設けられたMOSFET回路2と、MOSFET回路2に電源電圧V2を供給する電源回路部1と、電源回路部1に制御信号Scnt1を供給して電源電圧V2を制御する電源電圧制御回路3とを備えている。 - 特許庁
At the start of the LDO, only an embedded FET 7 is connected to the operation amplifier 2, and when the LDO output voltage is not lower than a prescribed voltage V2 (V2>V1), a second comparator 5 starts to operate, and a gate of the external FET 1 is connected to the operation amplifier 2 only after a switch 6 is turned on.例文帳に追加
LDO立ち上げ時は内蔵FET7のみがオペアンプ2と接続しており、LDO出力電圧が所定の電圧V2(V2>V1)以上になると第2のコンパレータ5が動作し、スイッチ6をONすることにより初めて外付けFET1のゲートがオペアンプ2に接続される。 - 特許庁
When the voltage V2 decreases and a voltage difference between itself and the referential voltage Vref2 becomes large, the constant voltage output circuit 1 and the overcurrent limit circuit 2 compose a current control loop IR2 for controlling so that the output current Icc is decreased and the voltage V2 approximates the reference voltage Vref2.例文帳に追加
定電圧出力回路1及び過電流制限回路2は、電圧V2が低下して基準電圧Vref2との間の電圧差が大きくなると、出力電流Iccを低減して電圧V2を基準電圧Vref2に近づける制御を行う電流制御ループIR2を構成している。 - 特許庁
This mounted object discharge method by the airframe 1 for discharging a mounted object 20 along a lateral direction of the airframe 1 from the airframe 1, controls a flying speed V2 of the airframe 1 when discharging the mounted object 20.例文帳に追加
飛翔体1からこの飛翔体1の横方向に搭載物20を放出する飛翔体1による搭載物放出方法であって、搭載物20を放出する際に、飛翔体1の飛翔速度V2を制御する。 - 特許庁
An operation amplifier 7 for adjusting offset value in which the voltage V1 is input outputs an offset voltage V2, thereby increasing an offset value of the operation amplifier 1 for detection.例文帳に追加
V__1 が入力したオフセット値調整用オペアンプ7は、オフセット電圧V_2 を出力し、これにより検出用オペアンプ1のオフセット値が増加される。 - 特許庁
The valve V1 is then switched over to supply the zero gas from a zero gas flow channel 6a into the gas sensor chamber 1, thereby expelling the sample gas from the gas sensor chamber 1 and discharging through the valve V2 and the discharge flow channel 8.例文帳に追加
その後、バルブV1を切り替えてゼロガス流路6aからガスセンサ室1にゼロガス供給してガスセンサ室1から試料ガスを追い出し、バルブV2及び排出流路8を介して排出する。 - 特許庁
The second voltage dividing circuit 12 includes: first and second resistive elements R1, R2 connected in series between a negative voltage generation circuit 3 and the reference voltage generation circuit 1 and dividing a voltage between a negative voltage Vn and the reference voltage Vref to generate a second positive voltage V2 that can be measured by the tester dedicated to positive voltage; and a buffer BF outputting the second positive voltage V2.例文帳に追加
第2分圧回路12は、負電圧生成回路3と基準電圧生成回路1間に直列接続され、負電圧Vnと基準電圧Vref間の電圧を分圧して、正電圧専用のテスタにより測定可能な第2正電圧V2を生成する第1、2の抵抗素子R1、R2と、第2正電圧V2を出力するバッファBFとを備えている。 - 特許庁
In an NAND type flash memory 1, all contacts formed in a single interlayer dielectric, i.e. bit-line contacts CB and non-bit-line contacts CN are arranged at some of a plurality of lattice points LP of tub-dimension lattice L arrayed at a period P1 in a direction V1 and at a period P2 in a direction V2 crossing the direction V2.例文帳に追加
NAND型フラッシュメモリ1において、単一の層間絶縁膜中に形成された全てのコンタクト、すなわち、ビット線コンタクトCB及び非ビット線コンタクトCNを、方向V1に沿って周期P1で配列されると共に方向V2に対して交差する方向V2に沿って周期P2で配列された2次元格子Lの複数の格子点LPの一部に配置する。 - 特許庁
In the semiconductor device 1, the clamp MOS transistor of an output portion of the voltage clamp type regulator generating a supply voltage of an internal power source V2 to be supplied to an internal circuit 21 is divided into a plurality of transistor units 32, which are dispersedly arranged on a wiring path of the internal power source V2 connected to the internal circuit 21 and also connected to one another in parallel.例文帳に追加
半導体装置1は、内部回路21へ供給する内部電源V2の電源電圧を生成する電圧クランプ型レギュレータの出力部のクランプMOSトランジスタが、複数のトランジスタユニット32に分割され、この複数のトランジスタユニット32が、内部回路21に接続される内部電源V2の配線経路上に分散配置され、トランジスタユニット32相互間が、並列接続されている。 - 特許庁
Voltages V1 and V2 (0<V2/V1<1) are respectively applied between the carrier 1 and the back plate 2 and between the carrier 1 and the grid 3, and an electric line force passing through the part 3a of the grid 3 is formed toward the carrier 1 from the body 4.例文帳に追加
像担持体1と、転写背面電極2及びグリッド3との間に、それぞれ電圧V1、V2(0<V2/V1<1)を印加し、転写体4から像担持体1に向けて、グリッド3の開口部3aを貫通する電気力線を形成する。 - 特許庁
The voltage of the transfer backside electrode 2, electrode 3a and electrode 3b, electrode 3c and electrode 3d when the image carrier 1 is grounded are V1, V2, and V3 in this order.例文帳に追加
像担持体1を接地したときの、転写背面電極2、電極3a及び電極3b、電極3c及び電極3dの電圧をこの順に、V1、V2、V3とする。 - 特許庁
Relative velocity V2 in the vertical direction between the vehicle body 1 and the wheel 2 is detected by a sprung acceleration sensor 8, an unsprung acceleration sensor 9, a subtractor 13, and an integrator 12.例文帳に追加
ばね上加速度センサ8、ばね下加速度センサ9、減算器13および積分器12によって、車体1と車輪2との間の上,下方向の相対速度V2を検出する。 - 特許庁
例文 (157件) |
Copyright © Japan Patent office. All Rights Reserved. |
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。 |
© 2010, Oracle Corporation and/or its affiliates. Oracle and Java are registered trademarks of Oracle and/or its affiliates.Other names may be trademarks of their respective owners. |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |