1016万例文収録!

「cK」に関連した英語例文の一覧と使い方(3ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

cKを含む例文一覧と使い方

該当件数 : 446



例文

The CK contents, a license generator, a starting file, and license generating information are arranged on a digital storage medium.例文帳に追加

CK(content))、ライセンスジェネレータ、起動ファイル、およびライセンス生成情報はデジタル記憶媒体上に配置される。 - 特許庁

The phases of the clock signals CK and CKX are adjusted so as to match with the phases of input digital signals.例文帳に追加

クロック信号CKCKXの位相は、入力デジタル信号の位相と一致するよう調整される。 - 特許庁

The digital circuit 1 operates in accordance with a clock CK, and outputs an analog circuit control signal S1 for controlling the operation of the analog circuit 2.例文帳に追加

デジタル回路1は、クロックCKに従って動作し、アナログ回路2の動作を制御するためのアナログ回路制御信号S1を出力する。 - 特許庁

The random clock signal (CK-al) is preferably used as the base for operation for processing at least secret data.例文帳に追加

好ましい態様では、少なくとも機密データを処理する操作に対しては、ランダムクロック信号(CK-al)がベースにされる。 - 特許庁

例文

As a result, a sampling pulse (sam) having a pulse width longer than one cycle of the clock signal (CK, CKB) is produced.例文帳に追加

これらの結果、パルス幅がクロック信号(CKCKB)の1周期よりも長いサンプリングパルス(sam)が生成される。 - 特許庁


例文

A current I_3 flows in the opposite direction of the eddy current I_2 in a tertiary coil 103 by adjusting the capacitance of a capacitor Ck.例文帳に追加

3次コイル103には、コンデンサCkの静電容量を調節することにより、うず電流I_2 とは反対の向きに電流I_3 が流れる。 - 特許庁

The oscillator 20 outputs a triangle waveform signal St of a first frequency synchronized with the fundamental clock signal Ck to an analog circuit 23.例文帳に追加

また、発振器20は、基本クロック信号Ckに同期した同じ第1の周波数の三角波信号Stをアナログ回路23に出力する。 - 特許庁

A spread code generator 302 generates a spread code in a timing synchronous with the global clock CK supplied from the delay circuit 301.例文帳に追加

拡散符号発生器302は、遅延回路301より供給されるグローバルクロックCKに同期したタイミングで拡散符号を生成する。 - 特許庁

DIA' outputted from the flip-flop circuit 1 and CK' outputted from the delay circuit 2 are inputted to the EXOR circuit 3 together.例文帳に追加

フリップフロップ回路1から出力されるDIA´と遅延回路2から出力されるCK´は共にEXOR回路3に入力される。 - 特許庁

例文

The driving section outputs a clock CK as an output signal Gn in accordance with the starting signal or an output signal Gn-1 of the preceding stage.例文帳に追加

駆動部は、開始信号又は前段ステージの出力信号Gn−1に応じて、クロックCKを出力信号Gnとして出力する。 - 特許庁

例文

Instead of the variable delay circuit 10, a variable delay circuit may be provided which delays a clock CK of the latch circuit 2.例文帳に追加

可変遅延回路10に代えて、ラッチ回路2のクロックCKを遅延する可変遅延回路を設けてもよい。 - 特許庁

The dilution concentration Ck being a rate of the fresh air blow-by quantity to an exhaust gas quantity, is calculated from these oxygen concentrations Ca and Cb.例文帳に追加

これらの酸素濃度Ca,Cbから、排気ガス量に対する新気吹き抜け量の割合である希釈濃度Ckを算出する。 - 特許庁

A spread code generator 102 generates a spread code in a timing synchronous with a global clock CK.例文帳に追加

拡散符号発生器102は、グローバルクロックCKに同期したタイミングで拡散符号を生成する。 - 特許庁

Switching control parts (20, 30) switch between the on and off of transistors M1, M2 on the basis of the off-signal Soff and a clock signal CK.例文帳に追加

スイッチング制御部(20、30)は、オフ信号Soffとクロック信号CKにもとづき、トランジスタM1、M2のオン、オフを切り替える。 - 特許庁

A counter 10 counts a clock signal CK from the rising of a horizontal synchronizing signal HS to generate a first timing pulse P1.例文帳に追加

カウンタ10は水平同期信号HSの立ち上がりからクロック信号CKをカウントして、第1タイミングパルスP1を生成する。 - 特許庁

A synchronous type SRAMS1 storing data in a memory array 1 is operated in synchronizm with rise of a clock signal CK.例文帳に追加

メモリアレイ1にデータを記憶する同期型SRAMS1は、クロック信号CKの立ち上がりに同期して動作する。 - 特許庁

Delay time is examined by inputted a pulse signal, having a pulse width equal to the delay time to the input CK.例文帳に追加

遅延時間の検査は、この遅延時間に等しいパルス幅を有するパルス信号を入力CKに入力して行う。 - 特許庁

Since the CK terminal of a flip-flop circuit IC2b also changes from a LO level to the HI level, a /Q terminal becomes the LO level.例文帳に追加

フリップフロップ回路IC2bのCK端子もLOレベルからHIレベルに変化するので、/Q端子はLOレベルとなる。 - 特許庁

The CMNCTL has a function for controlling electric charges so as to eliminate potential difference between the COMN1 and the COMN2 when the CK is at the 'L' level.例文帳に追加

CMNCTLは、CKが‘L’レベルの際に、COMN1,COMN2の電位差を無くすように電荷を制御する機能を備える。 - 特許庁

Thereafter, a control signal 34 is switched into a fluctuation suppression state by stopping supply of a clock signal CK to the control signal 34.例文帳に追加

その後、制御回路34へのクロック信号CKの供給を停止させて制御回路34を変動抑制状態に切り換える。 - 特許庁

A DC-DC converter 210 raises an input voltage in accordance with a clock signal CK having a prescribed frequency and outputs a first driving voltage.例文帳に追加

DC−DCコンバータ210は所定周波数のクロック信号CKに応じて入力電圧を昇圧して第1駆動電圧を出力する。 - 特許庁

A frequency of a clock input from a clock terminal CK is divided into a half frequency by a frequency divider 140.例文帳に追加

クロック端子CKから入力されたクロックは分周器140によって半分の周波数に分周される。 - 特許庁

In addition, other anti-mCK antibodies (for example, an anti-smCK antibody) and other anti CK-M-inhibiting antibodies can be used.例文帳に追加

さらに他の抗mCK抗体(例えば抗smCK抗体)や抗ヒトCK−M阻害抗体を用いることができる。 - 特許庁

An input latch circuit 21 is arranged, which fetches display data DR, DG, DB by synchronizing them with the clock signal CK.例文帳に追加

クロック信号CKに同期を取って表示データDR、DG、DBを取り込む入力ラッチ回路21を設ける。 - 特許庁

In a sense amplifier circuit, a sense amplifier unit 11 is designed to amplify a differential voltage between two input signals DB, DT each having a reverse-phase relation, in response to synchronization signal CK.例文帳に追加

センスアンプ部11は、逆相関係にある2つの入力信号DB,DTの差動電圧を同期信号CKに応答して増幅する。 - 特許庁

Flip-flops FF1-FF4 latch input data D_IN at the timing of the corresponding clock signal CK respectively.例文帳に追加

フリップフロップFF1〜FF4はそれぞれ、入力データD_INを対応するクロック信号CKのタイミングでラッチする。 - 特許庁

To enable a required capacity (required compensation capacity Ck) to remain, irrespective of an ambient temperature when a secondary battery is charged.例文帳に追加

二次電池の放電時に、周囲温度にかかわらず必要な容量(必要補償容量Ck)を放電可能に残す。 - 特許庁

A personal computer 71 has a list 81 storing n combinations of a challenge Ck and a response Rk.例文帳に追加

パーソナルコンピュータ71は、チャンレジCkとレスポンスRkとの組み合わせがn通り格納されているリスト81を保持する。 - 特許庁

A first n-channel MOS transistor 13 is driven by an oscillation signal CK to charge a first capacitor 14.例文帳に追加

発振信号CKにより第1のNチャネルMOSトランジスタ13を駆動して、第1のコンデンサ14を充電する。 - 特許庁

At the point in time when the asymmetrical shared key CK is secretly shared, the interaction key IK is also already becomes calculable and a real time nature is guaranteed.例文帳に追加

非対称共通鍵CKが秘密に共有された時点では、対話鍵IKも既に計算可能となっており、リアルタイム性が保証される。 - 特許庁

To provide a frequency multiplying circuit wherein the duty factor of its output signal is varied scarcely by the frequency of its input signal CK and the voltage of its power supply.例文帳に追加

入力信号CKの周波数や電源電圧によるデューティ比の変化が少ない周波数逓倍回路を提供する。 - 特許庁

A plurality of user terminals (Alice and Bob) are provided and the asymmetrical shared key CK is secretly shared by using the key shared protocol Z.例文帳に追加

複数のユーザ端末(AliceとBob)があり、鍵共有プロトコルZにより非対称共通鍵CKを秘密に共有する。 - 特許庁

A characteristic-giving part 50 adds the effect component Ck to the frequency fk of the local peak Pk out of the frequency spectrum F.例文帳に追加

特性付与部50は、周波数スペクトルFのうち局所的ピークPkの周波数fkに効果成分Ckを付加する。 - 特許庁

A frequency dividing counter 12 performs P frequency division of the CK only in a period wherein the AD1 is the positive value, and outputs a count value CK1.例文帳に追加

分周カウンタ12で、AD1が正の値の期間のみCKをP分周し、カウント値CK1を出力する。 - 特許庁

Upon determination of the occurrence of fixation of the first control yoke, the fixation determination section outputs a separation command Ck to a separation unit 100.例文帳に追加

固着判定部は、第1操縦桿において固着が発生したと判定すると切り離しコマンドCkを切り離しユニット100に出力する。 - 特許庁

When the software is registered, decision of use permission using the check code CK recorded in the files is performed.例文帳に追加

ソフトウェアが登録済みの場合は、これらファイルに記録されたチェックコードCKを用いた使用許可判定が行われる。 - 特許庁

When the contents key data CK are changed, the parts key data PK are changed so that the temporary key data TMK are not changed.例文帳に追加

コンテンツ鍵データCKが変更になった場合には、テンポラリ鍵データTMKが変わらないように、パーツ鍵データPKを変更する。 - 特許庁

The signal DSP_CK_HALTn is delayed by a fixed time by delay circuits 71 and 72 and then inputted to an AND circuit 73.例文帳に追加

この信号DSP_CK_HALTnは、遅延回路71および72によって一定時間遅延された後アンド回路73へ入力される。 - 特許庁

Each dividing ratio can be adjacently set and the frequency of the reference clock CK_g can be lowered.例文帳に追加

それゆえ、各分周比を近接して設定して、基準クロックCKg の周波数を低く抑えることができる。 - 特許庁

The phase control signal is inputted to the device 52 and the phase of the clock CK is adjusted so as to be a right phase.例文帳に追加

位相制御信号を位相調整器52に入力し、クロックCKの位相を正しい位相となるように調整する。 - 特許庁

Power supply potential VP is supplied from a power supply circuit 34 to the power supply terminals RA1 and RAn of the IC chip Ck.例文帳に追加

ICチップCkの電源端子RA1およびRAnには電源回路34から電源電位VPが供給される。 - 特許庁

A shift register circuit 22 is arranged, which transfers a start pulse signal SP by synchronizing it with a clock signal CK.例文帳に追加

クロック信号CKに同期を取り、スタートパルス信号SPを転送するシフトレジスタ回路22を設ける。 - 特許庁

When executing the CK performance, the dimension of the performance display range is further narrowed (S208c and S209c).例文帳に追加

CK演出が実行される場合は、演出表示領域の大きさがさらに狭められる(S208c、S209c)。 - 特許庁

Then, the pulse width of the sampling pulses SAM1 to SAM5 is changed in accordance with the duty ratio of the clock signal ck/ckb.例文帳に追加

これらサンプリングパルスSAM1〜5のパルス幅は、上記クロック信号ckckbのデューティ比に応じて変化する。 - 特許庁

A first n-channel MOS transistor (Tr) 13 is driven by an oscillation signal CK to charge a first capacitor 14.例文帳に追加

発振信号CKにより第1のNチャネルMOSトランジスタ(Tr)13を駆動して、第1のコンデンサ14を充電する。 - 特許庁

A therapeutic agent with silk peptide as an active constituent is used for a senile disease associated with an accumulation of CK-BB.例文帳に追加

シルクペプチドを有効成分とする、CK−BBの蓄積を伴う老齢性疾患の治療薬とする。 - 特許庁

When a processor whose priority is at the highest order or the next highest order gives access to a memory, a signal DSP_CK_HALTn is outputted.例文帳に追加

優先順位が最上位または次位のプロセッサからメモリへアクセスがあった場合に、信号DSP_CK_HALTnが出力される。 - 特許庁

Every time the value of the signal pc increases, the PLL4 shifts the phase of a sampling clock ck for one pixel time divided by N.例文帳に追加

PLL4は、位相制御信号pcの値が増える毎に、サンプリングクロックckの位相を1画素の時間をN分割した時間ずつずらす。 - 特許庁

A transistor Q8, which acts as a MOS capacitive element, is provided between the clock terminal CK and the gate of the transistor Q2.例文帳に追加

クロック端子CKとトランジスタQ2のゲートとの間には、MOS容量素子として機能するトランジスタQ8が設けられる。 - 特許庁

例文

A PLL circuit 5 is provided with a phase adjusting device 52 and generates a sampling clock CK that synthesizes with a horizontal synchronizing signal from a personal computer.例文帳に追加

PLL回路5は位相調整器52を備え、パソコンからの水平同期信号に同期したサンプリングクロックCKを発生する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS