1016万例文収録!

「ちょう形回路」に関連した英語例文の一覧と使い方(14ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > ちょう形回路に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

ちょう形回路の部分一致の例文一覧と使い方

該当件数 : 2148



例文

さらに、伝達関数が制御端子107、108の電位差に比例し、制御端子109、110の電位差に反比例する可変利得増幅回路104に、電源電圧変動感度調整電圧および温度変動感度調整電圧を与える回路構成にすることにより線性を確保しながら小規模な回路構成を実現している。例文帳に追加

Furthermore, the circuit is configured so that a variable gain amplifier circuit 104 in which a transfer function is proportional to potential difference between control terminals 107, 108, and inversely proportional to potential difference between control terminals 109, 110 is applied with the adjustment voltage of supply voltage fluctuation sensitivity and adjustment voltage of temperature fluctuation sensitivity, thereby reducing the circuit scale while securing the linearity. - 特許庁

基準発生回路10の出力ラインに対して、基準発生回路10において発生する高調波成分を除去するためのコンデンサ31を設けることで、基準発生回路10の基準信号ラインがRF信号ラインの近くに成されている場合でも、高調波成分によってRF信号が悪化するのを防止することができる。例文帳に追加

A capacitor 31 for removing the harmonic generated in a reference generation circuit 10 is provided at the output line of the circuit 10 to prevent the deterioration of an RF signal line by the harmonic component even when the reference signal line of the circuit 10 is formed near an RF signal line. - 特許庁

磁性体材料によって成るコア3と該コア3に巻いた巻線4とを有するアンテナコイル2と、該アンテナコイル2と共に同調回路成する同調IC6を実装したアンテナ回路基板5とを備え、接着剤5aによって前記アンテナコイル2と前記アンテナ回路基板5を固着して一体化する構成とした。例文帳に追加

The antenna unit is provided with a core 3 consisting of a magnetic substance material, an antenna coil 2 having a winding wire 4 wound around the core 3 and an antenna circuit board 5 on which a tuning IC 6 forming a tuning circuit together with the antenna coil 2 is mounted and constituted as a united body fixing the antenna coil 2 to the antenna circuit board 5 by adhesives 5a. - 特許庁

分散配置した機器間の通信手段に特に無線媒体を用いる場合、LC同調回路を用いて受信回路を構成し、受信した信号エネルギーが同調回路内で減衰振動を起こし、キャリア停止後も振動が継続することによる波歪みが生じる場合においても、受信データの読みとりエラーを減少させることができる通信装置を得る。例文帳に追加

To provide communication equipment in which a reception circuit is constituted by using an LC tuning circuit in the case of using a radio medium especially for a communication means between dispersedly arranged pieces of equipment and the read errors of reception data can be reduced even when received signal energy causes damped vibration inside the tuning circuit and waveform distortion due to the continuation of the vibration even after a carrier is stopped is generated. - 特許庁

例文

正電圧供給回路41および負電圧供給回路42は、パルス幅制御回路51によって制御される変調電圧を発生するので、走査電極42は負荷に応じてパルス幅が制御された変調電圧波が印加され、負荷に応じた輝度の均一化のための補正を行うことができる。例文帳に追加

Since a positive voltage supplying circuit 41 and a negative voltage supplying circuit 42 generate modulation voltages which are controlled by the circuit 51 and a modulation voltage waveform whose pulse width is controlled in accordance with the load is impressed to the scanning electrode 40, and the correction for uniformizing luminance corresponding to loads can be performed. - 特許庁


例文

外部抵抗を備える半導体集積回路であって、半導体集積回路の入出力インピーダンスは、外部抵抗の抵抗値に基づいて調整され、外部抵抗は、その抵抗値として、複数の抵抗値の中から所望の抵抗値を選択できるように成されていることを特徴とする半導体集積回路例文帳に追加

The semiconductor integrated circuit includes an external resistance, wherein input-output impedance of the semiconductor integrated circuit is adjusted on the basis of the resistance value of the external resistance, and the external resistance is configured such that a desired resistance value is selected from among a plurality of resistance values as its resistance value. - 特許庁

光導波路回路13は、光入力部9と光出力部10の少なくとも一方を複数有する広帯域光波長合分波回路7の対応する光入力部9または光出力部10に、第1から第N(Nは2以上の整数)の複数の狭スペーシング光波長合分波回路8a,8bを接続して成する。例文帳に追加

The optical waveguide circuit 13 is formed by connecting a first to the N-th (N is integer ≥2) narrow spacing optical wavelength multiplexing/demultiplexing circuits 8a and 8b to a corresponding light inputting part 9 or light outputting part 10 of a wideband optical wavelength multiplexing/demultiplexing circuit 7 having a plurality of at least either light inputting parts 9 or light outputting parts 10. - 特許庁

この走査回路102による行方向配線の選択に同期して、パルス幅変調回路106からは複数の列方向配線の各々に印加すべきパルス幅変調信号が出力され、電流源109からは波生成回路107より入力される先頭部分の所定期間における電圧レベルの高い基準信号に応じた電流が出力される。例文帳に追加

Moreover, pulse width modulation signals which are to be applied to each of a plurality of column-direction wirings are outputted in synchronization with the selection of the row-direction wirings by the circuit 102 and currents in accordance with a reference signal which is to be inputted from a waveform generating circuit 107 and whose voltage level in the prescribed period of a leading part is high are outputted from a current source 109. - 特許庁

光ハイブリッド回路100は、平行四辺状の2:2光カプラ1と、平行四辺状の4:4多モード干渉カプラ2と、長方状の出力側2:2光カプラ3とを備える。例文帳に追加

An optical hybrid circuit 100 comprises a parallelogram-shaped 2:2 optical coupler 1 and a parallelogram-shaped 4:4 multi-mode interference coupler 2, and a rectangular-shaped output side 2:2 optical coupler 3. - 特許庁

例文

変調回路は、アンテナコイルの両端電圧を負荷変調するときに、アンテナコイルの両端電圧に重畳する変調信号波をなまらせる機能を有する。例文帳に追加

A modulation circuit has a function for blunting a modulation signal waveform superposed on a voltage between antenna coil ends when load modulating the voltage between the antenna coil ends. - 特許庁

例文

発光素子21は、制御回路23の制御により発光波長を切換可能な発光素子であり、本実施態では、430nm(低測定波長)と450nm(高測定波長)の二種類の波長の光を切り替えて発光する。例文帳に追加

The emitting element 21 is a light emitting element with its light emission wavelength changeable under the control of the control circuit 23, and performs light emission while switching between two wavelengths of light, 430 mm (low measurement wavelength) and 450 mm (high measurement wavelength). - 特許庁

超電導グランドプレーン膜を有する超電導回路装置において、超電導グランドプレーン膜の一部の領域の厚み方向に、膜厚よりも短い厚みを有する超電導性を示さない領域を成する。例文帳に追加

In the superconductive circuit device having a superconductive ground plane film, a region having a thickness less than the film thickness and exhibiting no superconductivity is formed in the thickness direction of a partial region of the superconductive ground plane film. - 特許庁

電源変調回路7は電源電圧を変調波信号MD2により変調し、変調電圧VPをトランス3の1次巻線31の一端に印加する。例文帳に追加

A power supply modulation circuit 7 modulates a power supply voltage with a modulation waveform signal MD2 and applies a modulation voltage VP to one terminal of the primary winding 31 of the transformer 1. - 特許庁

有限の立上り時間および立下り時間を有するデジタル信号の出力信号波のパルス幅を調整するパルス幅調整回路に関し、超高速領域においてもパルス幅の調整範囲を広くとること。例文帳に追加

To broaden a regulating range of a pulse width even in a super-high speed range in a pulse width regulating circuit for regulating the pulse width of the output signal waveform of a digital signal having finite rising time and falling time. - 特許庁

給電装置1の金属検出回路33において、被変調波信号を復調して、その復調した復調信号、すなわち、方波パルス信号の周期を計測して金属片の有無を判定する。例文帳に追加

In the metal detection circuit 33 of the power supply device 1, the modulated wave signal is demodulated, a period of the demodulated demodulation signal, namely, the rectangular wave pulse signal is measured to determine the presence/absence of the metal piece. - 特許庁

歪,相互変調歪を改善した可変容量素子の容量調整方法、共振回路の共振周波数調整方法、及びフィルタの帯域調整方法を提供することにある。例文帳に追加

To provide a method of adjusting the capacity of a varactor with improved waveform distortion and cross-modulation distortion, a method of adjusting the resonance frequency of a resonance circuit, and a method of adjusting the band of a filter. - 特許庁

PLLループを構成するVCXO4およびVCO5に矩波で変調をかけてFM変調するFM変調回路において、制御回路1によってVCXO4およびVCO5のそれぞれにレベルのみが異なり位相および波が同一の矩波を各別に同時に出力して、VCXO4およびVCO5に変調をかけるようにした。例文帳に追加

In the FM modulation circuit that modulates an output of a VCXO 4 and a VCO 5 being components of a PLL loop with a rectangular wave to attain FM modulation, a control circuit 1 simultaneously outputs rectangular waves with different levels and the same phase and waveform to the VCXO 4 and the VCO 5 so as to modulate the outputs of the VCXO 4 and the VCO 5. - 特許庁

送信回路12a,12c,12dと遅延回路12b,12eを設け、超音波送受波方向の1送信信号で成される超音波の発生期間内に次の送信信号で成される超音波が発生するように、1つの振動子11に複数回の送信信号を与え、波が合成された超音波を得るようにする。例文帳に追加

This ultrasonic diagnosis equipment is provided with transmission circuits 12a, 12c and 12d and delay circuits 12b and 12e, provides a single transducer 11 with a plurality of times of transmission signals to generate an ultrasonic waveform formed of a next transmission signal within a generation period of the ultrasonic wave formed of a single transmission signal in the ultrasonic transmitting/receiving wave direction, and provides the ultrasonic wave with an associated waveform. - 特許庁

この計算値に応じて、第1信号発生装置の遅延回路130は波データをサンプリング・クロック単位で遅延し、第2信号発生装置の位相調整回路216及び218は波データをサンプリング・クロックの位相レベルで遅延する。例文帳に追加

The delay circuit 130 of the first signal generator delays waveform data by the sampling clock according to the calculated value, and phase adjustment circuits 216 and 218 of the second signal generator delay the waveform data at the phase level of the sampling clock. - 特許庁

信号合成回路12は、受信回路10から出力されたタイムコードを含む信号から、各サンプル点が複数ビットにより表される値であり、かつ、単位時間長の入力波データを取得し、入力波データを累算して累算する。例文帳に追加

A signal synthesis circuit 12 acquires a unit time length of input waveform data in which each sample point has a value expressed by a plurality of bits from signals including time codes outputted from a reception circuit 10 and accumulates the input waveform data. - 特許庁

本発明による印刷回路基板の製造方法は、絶縁層に無電解メッキ層を成する工程と、無電解メッキ層にインクジェット方式で導電性インクを塗布して回路パターンを成する工程と、を含むことを特徴とする。例文帳に追加

A manufacturing method of a printed circuit board includes a step of forming an electroless plating layer on an insulating layer and a step of forming a circuit pattern by applying conductive ink on the electroless plating layer by making use of an ink jet system. - 特許庁

層間絶縁膜12としてSiOC膜を有する半導体集積回路ウエハの製造方法であって、前記SiOC膜を成するとともにSiOC膜の表面に改質層13を成する工程を含むことを特徴とする半導体集積回路ウエハの製造方法。例文帳に追加

The method for manufacturing a semiconductor integrated circuit wafer having an SiOC film as its interlayer insulator film 12 includes a process of forming a modified layer 13 on the surface of the SiOC film. - 特許庁

バイパス回路は、RF特性に適したコンデンサC3、C4とダイオードD1により成されており、バイパス回路は、増幅器のオーバードライブにより発生する相互変調ひずみを回避するため、増幅器を迂回する経路を成するように制御される。例文帳に追加

The bypassing circuit is formed by capacitors C3 and C4 being suitable for an RF characteristic and a diode D1 and is controlled to form a route for bypassing the amplifier in order to avoid the intermodulation distortion caused by the overdriving of the amplifier. - 特許庁

フレキシブル回路基板に成された位置決め孔がバックライトユニットに成された位置決めピンにより拡張されることを防止し、フレキシブル回路基板にしわや撓みが生じることを防止することのできる液晶表示装置を提供する。例文帳に追加

To provide a liquid crystal display device in which a positioning hole formed on a flexible circuit board is prevented from being widened by a positioning pin formed on a backlight unit and wrinkles and a warpages are prevented from being produced on the flexible circuit board. - 特許庁

CPU6は、処理回路5から入力されたデジタルパルスのデューティ比に基づいて元のアナログ波のレベルを検知し、その結果に従って処理回路5を制御し、あらかじめ設定した閾値のレベルに合わせてアナログ波のレベルをシフト調整する。例文帳に追加

A CPU 6 detects the level of an original analog waveform input based on the duty factor of the digital pulse input from the process circuit 5, and then in accordance with the result controls the circuit 5 to adjust the level shift of the an analog waveform for matching the preset threshold value level. - 特許庁

また、プラスチック三次元回路素子の製造方法は、パルス幅が10^-12秒以下のレーザーをプラスチック構造体の内部に焦点を合わせて照射して孔を成した後、該孔に導電性物質を含有させて回路成することを特徴とする。例文帳に追加

The method of manufacturing the plastic three-dimensional circuit element is that, after forming the hole by focusing the laser beam of 10^-12 sec or shorter to the inside of the plastic structure, an electrically conductive material is filled in the hole to form the circuit. - 特許庁

導体回路と絶縁樹脂層とが順次成されているプリント配線板であって、導体回路の一部がパターン電気めっきにより成されており、前記絶縁樹脂層の1GHzにおける誘電正接が0.01以下であることを特徴とする多層プリント配線板。例文帳に追加

In a multilayer printed wiring board, a conductor circuit and an insulation resin layer are formed one by one, a part of a conductor circuit is formed by pattern electric plating, and a dielectric tangent in 1 GHz of the insulation resin layer is 0.01 or below. - 特許庁

本発明による半導体集積回路装置は、マクロセルが成されている領域上を通過するように伸長している信号配線に、当該マクロセルとこれに近接する入出力回路との間に成されたバッファリングセルが接続されている。例文帳に追加

The semiconductor integrated circuit device is provided in which a buffer ring cell formed between the microcell and an input/output circuit close thereto is connected to signal wiring extended over a region where the microcell is formed. - 特許庁

耐熱性シート16に複数の穴10が成され、前記複数の穴の単位面積当たりの穴数は、穴が成される位置により異なることを特徴とする回路基板の製造用クッション材を用いて回路基板を製造する。例文帳に追加

The circuit board is manufactured using the cushioning material of the circuit board wherein a plurality of holes 10 are formed to a heat-proof sheet 16 and the number of holes in the unit area among the plurality of holes is different depending on the position where the hole is formed. - 特許庁

薄膜集積回路を有するICチップは、従来のシリコンウェハにより成される集積回路と異なり、半導体膜を能動領域(例えば薄膜トランジスタであればチャネル成領域)として備えることを特徴とする。例文帳に追加

The IC chip having a thin film integrated circuit is different from an integrated circuit formed of conventional silicon wafer and includes a semiconductor film as an active region, for example, as a channel region when it is a thin film transistor. - 特許庁

断面状(同軸外径)は、等価回路上の伝送線路と見たときのインピーダンスに相当するため、断面状を変化させると、この伝送線路のインピーダンスが変化し、共振回路としてのインピーダンスを自在に調整することができる。例文帳に追加

Since the cross-sectional shape (coaxial outer diameters) corresponds to impedance when viewed as a transmission line on an equivalent circuit, the impedance of the transmission line varies when the cross-sectional shape is changed, and impedance as a resonance circuit can be freely adjusted. - 特許庁

回路基板1の導電用貫通孔4に絶縁性感光剤3で核9を露光・現像して成し、該核9と貫通孔4内壁によりメッキを成長させ、貫通孔4にメッキを充填する回路基板1の貫通孔4に核9を成するメッキ方法。例文帳に追加

A plating method for forming a nucleus 9 in a through hole 4 of a circuit board 1 includes forming the nucleus 9 in the through hole 4 for electric conduction in the circuit board 1 by exposure and development using insulating photosensitizer 3, growing plating by the nucleus 9 and an inner wall of the through hole 4, and filling the through hole 4 with the plating. - 特許庁

Si基板2上に成され、クロック信号に同期して動作するクロック動作回路のインバータ66と、SOI構造に成されたクロックタイミング調整回路のインバータ46と、インバータ66とインバータ46とを電気的に接続するビアホール82とを有するように構成する。例文帳に追加

The semiconductor integrated circuit device comprises an inverter 66 of a clock operation circuit operating in synchronism with a clock signal, an inverter 46 of a clock timing regulation circuit formed in SOI structure, and a via hole 82 for connecting the inverters 66 and 46 electrically, formed on an Si substrate 2. - 特許庁

シフト回路23cは、基本クロック信号をクロック調整信号の立ち上がりで同期する第2フリップフロップ23c1で成され、カウンタ回路23aは、基本クロック信号を2分周する第1フリップフロップ23a1および第1インバータ23a2で成されている。例文帳に追加

The shift circuit 23a includes a second flip-flop 23c1 which synchronizes the basic clock signal at the start of the clock adjustment signal, and the counter circuit 23a includes a first flip-flop 23a1 and a first inverter 23a2 which divide the basic clock signal into two. - 特許庁

回路電極上に、フィルム成性樹脂、硬化剤及び該硬化剤により硬化しない粘着性付与樹脂を含む硬化剤層と、保護フィルムから成る保護フィルム層とが順に成されていることを特徴とする硬化剤付き回路基板。例文帳に追加

The circuit board with the hardening agent is formed by forming a film-forming resin, a hardening agent layer containing a hardening agent and a tackifying resin not hardened by the hardening agent, and a protective film layer made of a protective film in this order on the circuit. - 特許庁

基本機能のための制御回路成された主制御基板12及び付加機能のための制御回路成された副制御基板14を備え、前記主制御基板12に対して前記副制御基板14を重畳的に配設・結線した。例文帳に追加

The control substrate structure of a warm water washing toilet seat is equipped with a main control substrate 12 forming a control circuit for a basic function and an auxiliary control substrate 14 forming the control circuit for an additional function, and the auxiliary control substrate 14 is placed and connected to the main control substrate 12 in a piled up state. - 特許庁

同一基板上に成される複数種類の薄膜トランジスタの特性をゲート長に応じて独立に制御可能とし、例えば、同一基板上に成されるアナログ回路部の薄膜トランジスタ及びデジタル回路部の薄膜トランジスタの両方の性能を向上可能とする。例文帳に追加

To make the characteristics of a plurality of types of thin film transistors formed on the same substrate independently controllable according to a gate length and, for example, to enable to improve the performance of both the thin film transistor of an analog circuit and the thin film transistor of a digital circuit formed on the same substrate. - 特許庁

アンテナ部および信号処理回路部を1つの誘電体基板に成したアンテナモジュールであって、前記アンテナ部と前記信号処理回路部の間に空隙部を設け、該空隙部に接する端面または該空隙部の周辺に接地電極を成した構造を特徴とする。例文帳に追加

The antenna module has an antenna part and a signal processing circuit part on one dielectric substrate and is characterized in that a gap part is provided between the antenna part and signal processing circuit part and a ground electrode is formed on an end surface in contact with the gap part at the periphery of the gap part. - 特許庁

状の基材2と、基材2上に配した、偏芯モータ11にて作製された発電機6、コンデンサ8、および発光素子7より成る発光回路と、発光素子6を突出させる孔が成されるとともに、発光回路の表面を被覆するカバー体4と、を備えたことを特徴とする。例文帳に追加

The luminous label comprises a rectangular substrate 2; a luminous circuit composed of a generator 6 prepared with an eccentric motor 11, a capacitor 8 and the luminous elements 7 which are arranged on the substrate 2; and a cover body 4 which has holes made so as to make the luminous elements 7 protrude therethrough and covers the surface of the light-emitting circuit. - 特許庁

受信した4値FSK信号を4値ディジタル符号に変換する際に、平均値回路12により復調信号3の平均値を計算し、波回路13は、その平均値が第2の基準値となるようにデジタル信号の値を全体的に増減する処理を常に段階的に行う。例文帳に追加

When a received 4-value FSK signal is converted to a 4-value digital code, a mean value circuit 12 calculates a mean value of a demodulation signal 3, and the processing of increasing/decreasing overall the value of a digital signal is always conducted stepwise in a waveform shaping circuit 13, so that the mean value is a 2nd reference value. - 特許庁

本発明による印刷回路基板の印刷用スキージは、回路基板に圧力を加える端部に、前記スキージの長さ方向軸を基準に第1角度に成された第1面取り部;及び前記第1面取り部の延長線を基準に第2角度に成された第2面取り部;を含んで構成される。例文帳に追加

The printing squeegee for the printed circuit board is composed including, at the end for applying pressure to the printed circuit board, a first chamfer formed at a first angle with reference to the longitudinal direction axis of the squeegee and a second chamfer formed at a second angle with reference to an extension line of the first chamfer. - 特許庁

メモリセルアレイおよび周辺回路領域の素子分離領域の深さを調節しつつ、周辺回路部の素子分離領域に成されるマイクロトレンチ状の影響を抑制し、信頼性の高い半導体記憶装置を提供する。例文帳に追加

To provide a highly reliable semiconductor storage device which inhibits an influence of a shape of a micro trench formed in an element isolation region of a peripheral circuit part with adjusting a depth of the element isolation region of a memory cell array and the peripheral circuit part. - 特許庁

LD制御部2に入力する画像データの孤立ドットを孤立ドット検出回路4によって検出し、パルス幅変調回路6がその孤立ドットを成する場合のLD駆動パルスの幅を、連続ドットを成させる場合の1ドット当たりのパルス幅より大きくする。例文帳に追加

An isolation dot detecting circuit 4 detects isolation dots in image data inputted to an LD control section 2 and a pulse width modulation circuit 6 increases the width of an LD drive pulse at the time of forming an isolation dot as compared with the pulse width per dot at the time of forming continuous dots. - 特許庁

本発明の半導体装置は、両面(A面側,B面側)に回路成された第1半導体基体と、少なくとも片面に回路成された第2半導体基体とを備え、第1半導体基体と第2半導体基体とを積層状態に貼り合わせてあることを特徴とする。例文帳に追加

The semiconductor device is characterized in that a first semiconductor substrate in which circuits are formed on both sides (A side and B side) and a second semiconductor substrate in which a circuit is formed on at least one side are equipped with and in that the first semiconductor substrate and the second semiconductor substrate are bonded in a laminated state. - 特許庁

このような構成の磁気回路を多段に重ねると個々の磁気回路同士の空隙に成される磁場(空隙磁場)は、水平磁化(面内磁化)磁石(20A)による磁場に加え、垂直磁化磁石(20Aaおよび20Ab)からの磁場が重畳されて成される。例文帳に追加

When stacking magnetic circuits in such a configuration, the magnetic fields (gap magnetic field) formed in gaps between respective magnetic circuits are made by superimposing the magnetic fields from vertically magnetized magnets (20Aa and 20Ab) onto a magnetic field produced by a horizontally magnetized (in-plane magnetization) magnet (20A). - 特許庁

上蓋と下蓋とから構成され内部に複数の角電池と該電池の充電を制御する保護回路とを収納した電池パックにおいて、前記角電池の重ね合わせた側部に該側部と同様寸法の保護回路基盤を配置してなることを特徴とする電池パック内の部品配置構造。例文帳に追加

With the battery pack composed of a top lid and a bottom lid housing inside the plurality of square batteries and a protective circuit controlling the charging of the batteries, the protective circuit board of a similar size to the side is arranged at the side where the square batteries are stacked. - 特許庁

表面に回路パターンが成されるセラミックグリーンシートにおいて、水溶性アクリルバインダを3〜25重量%含有し、回路パターンを成する面の表面抵坑率が9×10^12(Ω/□)以下に調整されている。例文帳に追加

In a ceramic green sheet having a circuit pattern on its surface, a water-soluble acrylic binder is incorporated in an amount of 3 to 25 wt.% and the surface resistivity of the surface on which the circuit pattern is formed is controlled to be ≤9×1012 (ohms/(square)). - 特許庁

表面に回路パターンが成されるセラミックグリーンシートにおいて、セラミックグリーンシート1の回路パターンを成する表面に表面抵抗率調整層2を設け、表面抵坑率を9×10^12(Ω/□)以下とした。例文帳に追加

In this ceramic green sheet on the surface of which a circuit pattern is formed, a surface resistivity adjustment layer 2 is provided on a surface, on which the circuit pattern is formed, of the ceramic green sheet 1, and the sheet resistivity is made not to exceed 9×1012 (Ω/(square)). - 特許庁

VCF20の変調された出力信号、この変調された出力信号と波発生回路30からの波データの加算信号、および、この波データの何れかをセレクタ80で択一的に選択する。例文帳に追加

A selector 80 selectively selects each one of the output signals modulated by the VCF 20, the added signals of the modulated output signals and the waveform data from the circuit 30 and the waveform data. - 特許庁

例文

変調器2は励振信号を波制御回路9からの変調信号で波された後、電力増幅器5_1〜5_n、電力合成器6、方向性結合器7を通り送信出力信号として出力される。例文帳に追加

In a modulator 2, an exciting signal is outputted as a transmission output signal via power amplifiers 5_1-5_n, a power synthesizer 6 and a directional coupler 7 after shaping its waveform with a modulation signal from a waveform control circuit 9. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS