1016万例文収録!

「in-phase sampling」に関連した英語例文の一覧と使い方(4ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > in-phase samplingに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

in-phase samplingの部分一致の例文一覧と使い方

該当件数 : 218



例文

In the case of sampling a digital base band system created by down-converting the received signal and analog/digital converting the result, a phase controller 18 outputs an address denoting a prescribed time on the basis of an offset value A 19.例文帳に追加

位相制御器18は、受信信号をダウン・コンバートかつA/D変換して作成されるディジタル・ベースバンド信号をサンプリングするときに、オフセット値A 19に基づいて所定の時刻を示すアドレス値を出力する。 - 特許庁

To provide a digital PLL (Phase locked loop)circuit capable of generating a clock signal that does not cause disturbance in a video even if used as a sampling clock signal to sample a video signal.例文帳に追加

映像信号をサンプリングするためのサンプリングクロック信号として用いても、映像に乱れを生じさせないクロック信号を生成することのできるデジタルPLL回路を提供することを課題とする。 - 特許庁

The signal amplitudes before and after the phase difference detection output are compared for each sampling period and an up-down counter 15 counts the number of transitions in the increasing direction and the decreasing direction.例文帳に追加

各サンプリング周期毎に位相差検出出力の前後の信号振幅を比較し、プラス方向及びマイナス方向の推移数をアップ/ダウンカウンタ15にて計測する。 - 特許庁

The analog-to-digital converter samples an analog data input at a sampling phase governed at least in part by a coarse control, and provides a series of digital samples.例文帳に追加

アナログ−ディジタル変換器は、少なくとも部分的に粗制御によって調節されるサンプリング位相でアナログ・データ入力をサンプリングし、一連のディジタル・サンプルを提供する。 - 特許庁

例文

Flip-flops (101a to 102b) are arranged in accordance with each phase of over-sampling, and selectors (107 and 108) are provided for each pair of phases.例文帳に追加

フリップフロップ(101a〜102b)をオーバーサンプリングの各位相に対応づけて設け、また、一組の各位相毎にセレクタ(107,108)を設ける。 - 特許庁


例文

To provide a receiver in which expansion of circuit scale is suppressed and costs are reduced by absorbing delay deviation and controlling a phase of a sampling clock to an A/D converter.例文帳に追加

遅延偏差を吸収すると共に、AD変換器へのサンプリングクロックの位相を制御することによって、回路規模の増大を抑え、コストを低減した受信機を提供する。 - 特許庁

To rationalize an inspection process for display devices capable of regulating the phase of a clock signal inputted to a panel on the outside in such a manner that the delay amount of sampling pulses is compensated based on a feedback pulse.例文帳に追加

フィードバックパルスに基づき、サンプリングパルスの遅延量を補償する様に、パネルに入力するクロック信号の位相を外部で調整可能とした表示装置の検査工程を合理化する。 - 特許庁

To provide a display device in which ghost is hardly recognized by using a sampling pulse longer than a signal duration period per one dot and employing a phase expansion driving system.例文帳に追加

1ドット当たりの信号持続期間よりも長いサンプリングパルスを使用しかつ相展開駆動方式を採用しており、ゴーストが知覚されにくい表示装置を提供する。 - 特許庁

In these methods, the phase difference between a periodical input signal F(t) inputted to the system and a periodical output signal E(t) from the system which is expressed by discrete data sampled by a prescribed sampling rate is detected or controlled.例文帳に追加

系へ入力する周期的入力信号F(t)と、所与のサンプリングレートでサンプリングして得られる離散データで表されるその系の周期的出力信号E(t)との間の位相差を検出ないし制御する。 - 特許庁

例文

To easily correct phase variation of an OFDM symbol generated due to deviation of sampling frequency between transmission and reception in an OFDM receiver.例文帳に追加

OFDM受信装置において、送受信間におけるサンプリング周波数のずれにより生ずるOFDMシンボルの位相変化を簡便に補正すること。 - 特許庁

例文

The calculator is connected with the signal receiver, and calculates a self-phase modulation noise at the present time based on a signal power of a waveform of the input signal at the present time and a sampling time in proximity to the present time.例文帳に追加

計算器は、信号受信器に接続され、現在時刻および現在時刻に近いサンプリング時刻における入力信号波形の信号パワーに基づいて、現在時刻における自己位相変調雑音を計算する。 - 特許庁

Moreover, the sampling frequency fs of the in-phase side A/D converter 24I and the quadrature side A/D converter 24Q is set to Δf or to Δf/(2^n) (where, (n) is a positive integer).例文帳に追加

しかも、同相側A/D変換器24Iおよび直交側A/D変換器24Qのサンプリング周波数fsを、ΔfまたはΔf/(2^n)(ただし、nは正の整数)とする。 - 特許庁

To provide a circuit that can automatically and surely adjust a sampling phase even in the case of a moving picture as well as a still picture such as a test pattern.例文帳に追加

テストパターンなどの静止画像の場合のみならず、動画像の場合であっても自動的に確実にサンプリング位相調整のできる回路を提供すること。 - 特許庁

Accordingly, the influence of the wave source phase and the measurement noise can be removed, and the wave source spatial distribution can be estimated, in which the calculation amount is independent of the time sampling number.例文帳に追加

こうすることで、波源位相と計測ノイズの影響を除去することができ、計算量が時間サンプリング数に依存しない波源空間分布を推定することができる。 - 特許庁

To obtain a receiver having a sampling filter and preventing the reception performance of the receiver from deteriorating due to an amplitude error or a quadrature error between an in-phase component and a quadrature component of a reception signal.例文帳に追加

サンプリングフィルタを備えた受信機において、受信信号の同相成分と直交成分との振幅誤差や直交誤差による受信性能劣化を防ぐことのできる受信機を得る。 - 特許庁

The phase error detection circuit 7 includes a computing unit which calculates a ratio Cn (=An/2/Bn) of a sum An and a difference Bn relating to a signal level Xn, X_n-1 in continuous two sampling positions (n), (n-1) of the input signal.例文帳に追加

位相誤差検出回路7は、入力信号の連続する2つのサンプリング位置n,(n−1)における信号レベルXn、Xn−1について、それらの和Anと差Bnの比Cn(=An/2/Bn)を演算する演算器を備える。 - 特許庁

The phase of the clock signal inputted to a panel is made regulatable on the outside in such a manner that the delay amount of the sampling pulses is compensated based on the feedback pulse.例文帳に追加

フィードバックパルスに基づき、サンプリングパルスの遅延量を補償する様に、パネルに入力するクロック信号の位相を外部で調整可能とする。 - 特許庁

A network data generating device in an NT side device 1 with a V.35 interface is provided to generate network data by sampling received data from TE side equipment 2, in which protection areas are set in the vicinity of conversion points, and if the conversion point falls in any protection area, a sampling clock phase is inverted.例文帳に追加

V.35インタフェースを有するNT側装置1において、TE側装置2からの受信データをサンプリングにより生成する網データ生成装置において、TE側装置からの受信データのデータ変換点の前後に保護範囲を設定し、前記データ変換点が何れかの保護範囲に入った際には、サンプリングクロックの位相を反転させる。 - 特許庁

Quantized data I and Q obtained by applying frequency conversion to an input modulated wave into a base band are obtained from output terminals 106 and 107 by using a sampling frequency equal to a center frequency of the input modulated wave (in) and performing a sampling operation with clock signals 104 and 105 having 90° phase difference from each other in two AD converters 102 and 103.例文帳に追加

入力変調波inの中心周波数に等しいサンプリング周波数を用い、2つのAD変換器102,103にて互いに90度の位相差を有するクロック信号104,105でサンプリング動作させることにより、入力変調波がベースバンド帯域へ周波数変換された量子化データIおよびQを出力端子106,107から得る。 - 特許庁

Each of phase rotators 1241-124n carries out phase matching of each of I-signals and Q-signals, which are output signals from the orthogonal sampling apparatus, read from a memory arranged in the prior stage of the own apparatus, and adders 1251, 1252 carry out addition processing of output signals of the phase rotators 1241-124n.例文帳に追加

位相回転器1241〜124nそれぞれは、自装置の前段に配置されたメモリから読み出した直交サンプリング器の出力信号であるI信号およびQ信号それぞれの位相合わせを行ない、加算器1251および加算器1252は、位相回転器1241〜124nの出力信号の加算処理を行なう。 - 特許庁

In case of a synchronization shift from the phase for the maximum SN, an interpolation circuit 103 regulates an interpolation calculation coefficient of a base-band analog signal that an output digital signal of an A/D converting circuit indicates based on a phase shift amount from a phase shift detecting circuit 105 when carrying out an interpolation calculation processing over the output digital signal, and supplies the interpolated signal to a secondary sampling circuit 104.例文帳に追加

最大SN比を与える位相との同期ずれが生じた場合、インターポレーション回路103が、位相ずれ検出回路105からの位相ずれ量に基づきA/D変換回路101の出力デジタル信号に対して当該出力デジタル信号が示すベースバンドアナログ信号のインターポレーション係数を調整して補間処理を施し、2次サンプリング回路104に与える。 - 特許庁

The antenna configuration of the system includes a reference antenna element for correcting deviation in each sampling timing due to out of synchronism of a transmitter-receiver of the linear array antenna, the reference antenna detects a pilot signal to detect the phase deviation and corrects the phase of an information signal on the basis of the phase deviation.例文帳に追加

リニアアレーアンテナの送受信機の同期外れによる各サンプリングタイミングのずれを補正するための基準アンテナ素子を加えたアンテナ構成とすると共に、この基準アンテナによってパイロット信号を検出して位相ずれを検出し、この位相ずれに基づいて情報信号の位相を補正する。 - 特許庁

The phase correction part 11 generates phase correction data of N points of m groups (m is an integer of ≥2) by changing phases of input data of N points from the sampling circuit 10 and the Fourier transformation part 12 generates transformation data of N points of m groups by applying Fourier transformation to the phase correction data of respective groups in parallel.例文帳に追加

位相補正部11は、サンプリング回路10からのN点の入力データの位相を変化させてm組(mは2以上の整数)のN点の位相補正データを生成し、フーリエ変換部12は、各組の位相補正データにフーリエ変換を並列に施すことでm組のN点の変換データを生成する。 - 特許庁

The loop filter is configured to: (i) temporarily disable at least a part of a timing recovery loop after the temporary power down/power up sequence in the first communication device; and (ii) initiate a progression through a set of potential sampling phases to determine a given sampling phase at which the first communication device can recommence communication with the second communication device.例文帳に追加

ループフィルタは(i)第1の通信装置における一時的なパワーダウン/パワーアップシーケンス後にタイミング再生ループの少なくとも一部を一時的に無効にするように、及び(ii)第1の通信装置が第2の通信装置との通信を再開することができる所与のサンプリング位相を決定するために一連の可能性のあるサンプリング位相によりプログレッションを開始するように構成されている。 - 特許庁

In this sampling device for underwater component determination, a flow adjusting valve and a manifold are connected to a sampling line branched from a water main pipe, and at least one flow adjuster and a plurality of solid phase extraction cartridges, and a filter holder, if necessary, are connected to the downstream side of the manifold.例文帳に追加

水中成分定量用サンプリング装置は、水主配管から分岐されたサンプリングラインに流量調整バルブ、マニホールドを接続し、マニホールドの下流側には、少なくとも一つの流量調整器と複数の固相抽出カートリッジ、さらに必要によりフィルターホルダーが接続される。 - 特許庁

This baseband signal receiving circuit is provided with a sampling means, which samples the baseband signals in a given clock phase of N kinds of clock phases having frequencies which are N (an integer of 2 or larger) times as high as the symbol transmitting speed of the baseband signals and a sample clock extracting circuit which obtains the information on sampling clock phases.例文帳に追加

本発明のベースバンド信号受信回路は、ベースバンド信号のシンボル送信速度のN(2以上の整数)倍の周波数を有するN種類のクロック位相のうち、与えられたクロック位相でベースバンド信号をサンプリングするサンプリング手段と、サンプリングクロック位相の情報を得るサンプルクロック抽出回路とを備える。 - 特許庁

The feedback path includes first and second capacitors (+C_REF) and (-C_REF) having first plates coupled electrically in common at a common plate node and switching circuitry (310a-310d) for sampling selected reference voltages onto second plates of the capacitors during a sampling phase.例文帳に追加

この帰還経路は、共通のプレートノードにおいて電気的に共通して結合された第一プレートを有する第一コンデンサ(+C_REF)および第二コンデンサ(−C_REF)と、標本化位相中に選択された基準電圧をコンデンサの第二プレート上に標本化するためのスイッチング回路(310a〜310d)とを含む。 - 特許庁

A disk reproduced signal is distributed into N and a sampling clock is distributed into N, phase difference is given to either the disk reproduced signal or the sampling clock, and N A/D converters and N memories which are provided to the disk reproduced signal are operated parallelly to thereby convert the disk reproduced signal into a digital value at a high speed, storing the digital value in the memories.例文帳に追加

ディスク再生信号をN分配し且つサンプリングクロックをN分配して、該ディスク再生信号または該サンプリングクロックのいずれかに位相差を与え、ディスク再生信号に対してN個配設したA/D変換回路とメモリとを並列に動作させることで、ディスク再生信号を高速にディジタル値に変換して該メモリに保持する。 - 特許庁

To perform phase adjustment of a sampling clock without necessity for a specific pattern of an input signal in a picture display device which generates the sampling clock synchronized with a dot clock used for generating an analog signal such as an output picture of a personal computer.例文帳に追加

パソコン出力画像等のアナログ映像信号の生成に用いられたドットクロックに同期したサンプリングクロックを生成し、該アナログ映像信号をデジタル信号に変換して表示を行う画像表示装置において、特定パターンの入力信号を必要とせずにサンプリングクロックの位相調節を実施できるようにする。 - 特許庁

The feedback path includes a first capacitor (+C_REF) and a second capacitor (-C_REF), having first plates coupled electrically, in common at a common plate node and switching circuitry (310a-310d) for sampling selected reference voltages onto the second plates of the capacitors during sampling phase.例文帳に追加

この帰還経路は、共通のプレートノードにおいて電気的に共通して結合された第一プレートを有する第一コンデンサ(+C_REF)および第二コンデンサ(−C_REF)と、標本化位相中に選択された基準電圧をコンデンサの第二プレート上に標本化するためのスイッチング回路(310a〜310d)とを含む。 - 特許庁

In the encoding, decoding in the second time and afterward, the coefficient data itself to be interpolated in the case of decoding are already deteriorated since a block position is shifted to a block position in encoding, decoding in the first time because of fluctuation of a sampling phase.例文帳に追加

2回目以降の符号化、復号化では、サンプリング位相の揺らぎのために、ブロック位置が1回目の符号化、復号化におけるブロック位置に対してずれるため、復号化の際に補間される係数データ自体が既に劣化したものとなる。 - 特許庁

To provide an apparatus and method for processing a video signal capable of surely reducing noise even if large distortion such as that caused in a triangle wave exists in an input waveform when the video signal is A/D- converted and the phase of a sampling clock is adjusted to reduce noise resulting from jitter.例文帳に追加

映像信号をA/D変換する場合に、サンプリングクロックの位相を調整してジッタによるノイズを軽減する場合に、入力波形に三角波のような大きな歪みがあっても、ノイズを確実に低減できるようにする。 - 特許庁

To make a receiving circuit into an LSI (large-scale integration) and small-sized by relaxing the filter property of a receiving circuit in an interfering wave removal operation in which sampling is performed while my a phase shift of an interfering wave signal is changed to lower an interfering wave signal level and thereby to keep a desired signal level.例文帳に追加

妨害波信号の移相のみを変化させてサンプリングすることで、妨害波信号レベルを低下させ、希望信号レベルを保持する妨害波除去動作で、受信回路のフィルター特性を緩和して受信回路のLSI化、小型化を実現する。 - 特許庁

To provide a magnetic disk device wherein a head position control can be improved in accuracy as a result, by making it possible to generate a highly accurate positional error signal by A/D conversion processing using a sampling clock phase-locked with each burst signal in reproduction processing for reproduce positional information.例文帳に追加

位置情報を再生する再生処理において、各バースト信号に位相同期されたサンプリングクロックを使用したA/D変換処理により、高精度の位置誤差信号を生成できるようにして、結果的にヘッド位置決め制御の精度を向上できる磁気ディスク装置を提供することにある。 - 特許庁

To provide a phase correction circuit of a disk player, in which a sampling clock is producible by correcting the influence of a scratch, etc., in the manner of evading or reducing them even though the scratch, etc., exist on the fixed pattern area of a magneto-optical disk.例文帳に追加

光磁気ディスクの固定パターン領域にキズ等があっても、そのキズ等の影響を回避又は軽減するように補正してサンプリングクロックを生成し得るディスク再生装置の位相補正回路及びそれを用いたディスク再生装置を提供する。 - 特許庁

The imaging means collects magnetic resonance data corresponding to an asymmetric sampling region in the wave number direction in the k-space from a body to be examined, and forms the imaging data based on the magnetic resonance data by a data processing including a phase correction and a filter processing taking a complex conjugate.例文帳に追加

イメージング手段は、k空間において波数方向に非対称なサンプリング領域に対応する磁気共鳴データを被検体から収集し、位相補正及び複素共役をとるフィルタ処理を含むデータ処理によって前記磁気共鳴データに基づく画像データを生成する。 - 特許庁

Each A/D converter 25 is supplied with a sampling clock which is generated by a clock generator 26 and has a period Ts as an N multiple of the predetermined time ΔT in an in-phase state and samples the input signal x(t) equivalently at a period Ts/N.例文帳に追加

各A/D変換器25には、クロック生成部26によって生成された所定時間ΔTのN倍の周期Tsのサンプリングクロックが同相で与えられ、アナログ信号x(t)に対して等価的に周期Ts/Nのサンプリングが行なわれる。 - 特許庁

To absorb a variation in effective gain detected from equalization data by an effective gain having characteristics reverse to those of the detected effective gain in a PLL arranged such that a phase is detected using the equalization data from an equalizer and a sampling clock signal is controlled based on the detected phase information.例文帳に追加

等化器からの等化データを用いて位相を検出し、この検出した位相情報に基づいてサンプリングクロック信号を制御する構成のPLLにおいて、等化データから実効ゲインを検出し、その検出した実効ゲインと逆特性の逆特性実効ゲインで実行ゲインの変動を吸収する。 - 特許庁

In a timing adjustment period, a data signal for adjustment is generated, the data signal and timing signal are relatively shifted in phase, and the outputs of the sampling circuits are connected to a common output line 13 by switches 9 and 12, thereby determining a suitable phase of the timing signal or video signal based upon the output of the common output line.例文帳に追加

タイミング調整期間に、調整のためのデータ信号を発生させ、該データ信号の位相とタイミング信号の位相とを相対的にシフトさせるとともに、スイッチ9、12によりサンプリング回路の出力を共通出力線13に接続し、共通出力線の出力に基づいて最適のタイミング信号又はビデオ信号の位相を決定する。 - 特許庁

The sine wave signal different in 90 degree phase angles output from the MR element are sampled by a prescribed sampling frequency, and the change rate parameters representing the two sine wave signals RSA and RSB are calculated based on the sample values.例文帳に追加

MR素子から出力される、位相角が90度異なる正弦波信号を所定サンプリング周期でサンプリングし、そのサンプル値に基づいて2つの正弦波信号の変化率を示す変化率パラメータRSA及びRSBを算出する。 - 特許庁

To reduce secondary higher harmonic distortion due to a voltage dependent primary coefficient of sampling capacitor capacitance values included in fully differential outputs, when using a differential input signal and even when there is an amplitude error or a phase error between differential signals.例文帳に追加

差動入力信号を使用する場合であって、その差動信号間に振幅誤差や位相誤差がある場合でも、全差動出力中に含まれるサンプリングキャパシタ容量値の電圧依存性の1次係数に伴う2次高調波歪みを低減すること - 特許庁

This receiver includes an RF front end for receiving a satellite positioning signal, an analog/digital converter for sampling the signal received in order to create a signal sample, the memory, and a processor for deriving the code phase and pseudo range and processing the signal sample to calculate the position measurement.例文帳に追加

この受信機は、衛星測位信号を受信するRFフロント・エンドと、信号サンプルを生成するために受信された信号をサンプリングするアナログ/ディジタル変換器と、メモリと、符号位相および擬似距離を導出し、位置測定を計算するために信号サンプルを処理するプロセッサとを含む。 - 特許庁

The sampling method includes the steps of emitting the plasma to a surface of the analytical object housed in a closed space; producing a sample gas, by making a surface layer part thereof guide into a gas phase; and introducing the sample gas into the analyzer through an introduction means from the closed space by a gas flow.例文帳に追加

閉空間内に納められた分析対象物の表面にプラズマを放出し、その表層部を気相中に飛散させてサンプルガスとし、当該サンプルガスをガス流によって前記閉空間から導入手段を通して分析装置に導入することを特徴とする。 - 特許庁

To provide a phase locked loop circuit with variable loop band, which does not generate deterioration in a modulating signal even when a continuous signal of "1" is inputted, also can maintain the frequency of a reference signal low and maintain the sampling frequency of a phrase comparator and a delta sigma circuit low even when the symbol rate is high.例文帳に追加

“1”の連続信号が投入された場合にも変調信号劣化を発生せず、さらに、シンボルレートが高い場合においても基準信号の周波数を低く保ち、位相比較器およびデルタシグマ回路のサンプリング周波数を低く保持できるループ帯域可変の位相同期回路を提供する。 - 特許庁

The phase error detecting circuit 7 is provided with a computing element computing a ratio C_n (=A_n/2/B_n) of the sum A_n and the difference B_n of signal levels X_n, X_n-1 in continuous two sampling positions (n), (n-1) of an input signal.例文帳に追加

位相誤差検出回路7は、入力信号の連続する2つのサンプリング位置n,(n−1)における信号レベルX_n、X_n−1について、それらの和A_nと差B_nの比C_n(=A_n/2/B_n)を演算する演算器を備える。 - 特許庁

A high-accuracy timing estimation means 108 selects the higher reliable one of estimation results of symbol timing which are obtained in every phase period, so that the symbol timing can be estimated with time resolution double as high as the sampling cycle.例文帳に追加

高精度タイミング推定手段108において、各々の期間に得られたシンボルタイミング推定結果のうち、推定結果の信頼度が高い方の推定結果を選択することにより、サンプリング周期の2倍の時間分解能で、シンボルタイミングの推定が可能となる。 - 特許庁

A signal processing circuit 101 has two sample-and-hold circuits 5a, 5b connected to the output end of an amplifier 2, and the outputs of the amplifier are sampled by the sample-and-hold circuits 5a, 5b at different voltages by means of sampling signals that are out of phase in terms of time.例文帳に追加

増幅器2の出力端に2個のサンプリングホールド回路5a,5bを接続し、このサンプルホールド回路5a,5bにより、増幅器の出力を、時間的に位相がずれたサンプリング信号により互いに異なる電圧でサンプリングする。 - 特許庁

When reading of the image signal of the original 102 is started, the edge detecting part 131 detects the edge of an image signal ψOS and in accordance with the detected edge, the pulse generating part 134 generates the sampling pulse whose phase is predetermined by the CPU 127.例文帳に追加

原稿102の画像信号の読み取りを開始すると、エッジ検出部131が画像信号φOSのエッジを検出し、この検出されたエッジに応じて、位相がCPU127により予め決定されているサンプリングパルスをパルス生成部134が生成する。 - 特許庁

To provide a semiconductor integrated circuit in which an influence of phase noise of a sampling clock on transfer characteristics of a DAC and an ADC can be detected and the quality of a loop-back test can be improved, and to provide a method of testing the same.例文帳に追加

サンプリングクロックの位相ノイズがDACおよびADCの変換特性に与える影響を検出することができ、ループバックテストのテスト品質を向上させることができる半導体集積回路およびそのテスト方法を提供する。 - 特許庁

例文

In addition, sampling is performed at a frequency 360 or higher than the frequency of the photo-CT system current and any delay arising from transmission is corrected at a digital relay processing portion, so that protection relay processing can be performed at a current with less phase delay.例文帳に追加

また、光CT系統電流の周波数より360倍以上大きい周波数でサンプリングし、ディジタルリレー処理部で伝送による遅延を補正することで、位相遅れの少ない電流値での保護リレー処理を可能とする。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS