1153万例文収録!

「1 0」に関連した英語例文の一覧と使い方(61ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

1 0の部分一致の例文一覧と使い方

該当件数 : 5553



例文

Therefore, the address of the PE#0 is calculated with a predetermined calculating formula from the addresses of the data for the PE#1 by using memory space address solution portion 1310.例文帳に追加

そこでメモリ空間間アドレス解決部1310により、PE#1にとっての上記データのアドレスから、そのPE#0にとってのアドレスを所定の計算式にもとづいて算出する。 - 特許庁

The large deviation of the brightness, chroma and hue of the reproduction image to the original image is suppressed when the stream of QST=0 is inputted in the device fixed to QST=1.例文帳に追加

QST=1に固定的な機器にQST=0のストリームが入力されたときの、原画像に対する再生画像の明度、彩度、色相の大幅なずれが抑えられる。 - 特許庁

When the change of a horizontal division rule is completed, generation of variable IDs ending with 0 is prohibited and then a replication setting of the database devices 7 (#1, #2, #5, #6) is changed.例文帳に追加

水平分割ルールの変更が完了した時点で、末尾が0で終わる可変IDの生成を禁止した後、データベース装置7(#1、#2、#5、#6)のレプリケーション設定を変更する。 - 特許庁

In the case the change ΔL of the tool length L is larger than 0, it is determined that the probe 14 is elongated, and the descending distance S of the joining tool 1 is shortened by ΔL.例文帳に追加

ツール長さLの変化量ΔLが0より大きい場合は、プローブ14が伸びたと判断して、接合工具1の下降距離SをΔLだけ短くする。 - 特許庁

例文

The substrate potential of the transistor Qn1 is set to 0 V by a first substrate bias circuit VBGEN1 and the substrate potential of the transistor Qn2 is set to -1 V by a second substrate bias circuit VBGEN2.例文帳に追加

第1の基板バイアス回路VBGEN1によりトランジスタQn1の基板電位を0Vに設定し、第2の基板バイアス回路VBGEN2によりトランジスタQn2の基板電位を−1Vに設定する。 - 特許庁


例文

The AlGaN clad layer 17 comprises a first Al_X1Ga_1-X1N (0<X1<1) layer 19, and a second Al_X2Ga_1-X2N (X1<X2) layer 21.例文帳に追加

AlGaNクラッド層17は、第1のAl_X1Ga_1−X1N(0<X1<1)層19および第2のAl_X2Ga_1−X2N(X1<X2)層21とを含む。 - 特許庁

In concrete, plating liquid containing 50 to 85 g/L copper (II), 0 to 100 g/L sulfuric acid, and 1 to 100 mg/L chlorine ions is used, and plating is carried out at 30 to 65°C.例文帳に追加

具体的には、銅(II)イオン50〜85g/L,硫酸 0〜100g/L,塩素イオン 1〜100mg/Lを含むめっき液を用い、温度 30〜65℃でめっきを行う。 - 特許庁

A glass powder for forming dielectrics essentially comprises 1-45 mol% SiO_2, 31-50 mol% TiO_2, 10-40 mol% MgO+CaO+SrO+BaO and 0-15 mol% Al_2O_3.例文帳に追加

モル%表示で、本質的に、SiO_2:1〜45%、TiO_2:31〜50%、MgO+CaO+SrO+BaO:10〜40%、Al_2O_3:0〜15%、からなる誘電体形成用ガラス粉末。 - 特許庁

The error detection threshold producing unit 313 multiplies the correlation peak value detected by the correlation peak detector 312 by a coefficient α (0<α<1) to obtain an error detection threshold.例文帳に追加

誤検出閾値生成部313は、相関ピーク検出部312により検出された相関ピーク値に係数α(0<α<1)を乗算して誤検出閾値を得る。 - 特許庁

例文

The control device 10 reads the encrypted data, decodes the data, and sets data of corresponding memory address and bit number within the control device 10 to 1 or 0.例文帳に追加

制御装置10は、暗号化されたデータを読み込んで、解読し、制御装置10内の対応するメモリ番地及びビット番号のデータを1又は0に設定する。 - 特許庁

例文

A decoder state machine 20 samples a time result at each edge pulse and activates a decoded data bit (0 or 1), a data clock frame start signal or NO signal.例文帳に追加

デコーダ状態機械20がタイム・リザルトをエッジ・パルス毎にサンプリングし、デコード化データ・ビット(0または1)、データ・クロック、フレーム・スタート信号またはNO信号をアクティブにする。 - 特許庁

For instance, all 360° direction is divided into sixteen directions and the azimuth angle range of the azimuth of {(1/8)+(N/4)}π radian (N=0 to 7) is made larger than the azimuth angle range of other azimuths.例文帳に追加

例えば、360度の全方向を16分割し{(1/8)+(N/4))}πラジアン(N=0,1,2,...,7)の方位の方位角範囲を他の方位の方位角範囲より大きくする。 - 特許庁

X refers to an arbitrary linkage chain except ether linkage, R1-R4 independently refer to arbitrary substituents, and n refers to 0 or 1.例文帳に追加

(ここで、Xは結合鎖であってエーテル結合を除く任意の結合鎖で、R1〜R4はそれぞれ独立して任意の置換基であり、nは0または1を表す。) - 特許庁

(c) The difference between an elution end temperature and an elution peak temperature of at most 7°C and the amount eluted before 0°C of at most 1 wt.% of the whole in the TREF elusion curve.例文帳に追加

(c)TREF溶出曲線において、溶出終了温度と溶出ピーク温度の差が7℃以下、且つ0℃までに溶出する量が全体の1wt%以下。 - 特許庁

In this case, since the specific bit 1 is at a low level, a fact that additional information bit data is 0 is learned by recognizing the signal level of the specific bit on the reception side.例文帳に追加

この場合、特定ビット1はロウレベルであるため、受信側でその特定ビットの信号レベルを認識すれば、追加情報ビットデータが0であることが分かる。 - 特許庁

When the row address signal XA<0> is at H level and the XA<1> is at L level, a delay is given to the internal clock signal intCLK0 by delay elements 501, 505.例文帳に追加

行アドレス信号XA<0>がHレベルでXA<1>がLレベルのときには、遅延素子501,505によって内部クロック信号intCLK0に遅延が与えられる。 - 特許庁

A host exchange 1 defines the specific message of an LAPV5 protocol as the act instruction data 10 of the 0 system controller of a layer 2 and sends them out to the remote exchange 5.例文帳に追加

ホスト交換機1は、LAPV5プロトコルの特定のメッセージを、レイヤ2の0系制御装置のアクト指示データ10として定義して、リモート交換機5に送出する。 - 特許庁

In formula (I), X_1, X_2, X_3 and X_4 each independently represents an oxygen atom or a sulfur atom; m represents an integer of 1 to 3; and n represents an integer of 0 to 3.例文帳に追加

(式(I)中、X_1、X_2、X_3及びX_4は、それぞれ独立に、酸素原子又は硫黄原子を表す。mは、1〜3の整数を表す。nは、0〜3の整数を表す。) - 特許庁

A bus arbitration circuit 42 periodically monitors the count values of the counter registers 56 of respective devices 1 to 4 and arbitrates only the device having the a prescribed count value (e.g. "0").例文帳に追加

バス調停回路42は、デバイス1〜4のカウンタレジスタ56のカウント値を定期的に監視し、カウント値が所定値(例えば「0」)になったデバイスだけが調停の対象とされる。 - 特許庁

When the row address signal XA<0> is at L level and the XA<1> is at H level, a delay is given to the internal clock signal intCLK0 by delay elements 505, 509.例文帳に追加

行アドレス信号XA<0>がLレベルでXA<1>がHレベルのときには、遅延素子505,509によって内部クロック信号intCLK0に遅延が与えられる。 - 特許庁

After the number becomes g(T-1)>g(T), it is determined whether the SN ratio of all GPS signals is decreased to the threshold or smaller and becomes g(T)=0, after Tch hours goes by (S314).例文帳に追加

g(T−1)>g(T)になった後、Tch時間経過後にすべてのGPS信号のSN比が閾値以下に低下してg(T)=0になるかを判定する(S314)。 - 特許庁

In each pixel of an input image, a white level determination part 81 stores Flag=1 for a pixel exceeding a predetermined threshold value, and stores Flag=0 for a pixel smaller than the threshold value.例文帳に追加

白レベル判定部81は、入力画像の各画素において、予め設定した閾値を超える画素についてはFlag=1を、閾値より小さい画素についてはFlag=0を格納する。 - 特許庁

An enable signal generating section 14 generates an enable signal 108 with a logical 0, when the count 106 agrees with a numeral entered in advance and with a logical 1, when they disagree.例文帳に追加

イネーブル信号生成部14は計数値106 が予め入力されている数値に一致するとき論理が0、一致しないとき論理が1のイネーブル信号108 を生成する。 - 特許庁

Each circuit unit 60 outputting a 1/0 logical value in a fuse program circuit 58 comprises a PMOS transistor 62, a NMOS transistor 64, and a program fuse 66.例文帳に追加

ヒューズプログラム回路58において1/0論理値を出力する各回路ユニット60は、PMOSトランジスタ62と、NMOSトランジスタ64と、プログラムヒューズ66とを含む。 - 特許庁

Since the detected signals of the HMW [0] and the HMW [1] are generated based on the frequency of generations, effect of the single-shot demodulation errors can be reduced.例文帳に追加

発生頻度の大小に基づいてHMW[0],HMW[1]の検出信号を生成するため、単発的に生じる誤復調の影響を低減できる。 - 特許庁

In a Step S18, when the coefficient Nk_0 is close to "0", large reaction force torque Tz is calculated, and when the coefficient Nk_0 is close to "1", small reaction force torque Tz is calculated.例文帳に追加

そして、ステップS18にて、係数Nk_0が「0」に近い値であれば大きな反力トルクTzを計算し、係数Nk_0が「1」に近い値であれば小さな反力トルクTzを計算する。 - 特許庁

When row address signals XA<0>, XA<1> are both at L level, delay is given to an internal clock signal intCLK0 before delay only by a delay element 501.例文帳に追加

行アドレス信号XA<0>,XA<1>がともにLレベルのときには、遅延素子501によってのみ遅延前の内部クロック信号intCLK0に遅延が与えられる。 - 特許庁

The control part regulates "1" to gratings corresponding to (3n+2)th nozzles (blocks) and "0" to other gratings in each grating having a state of (3m+2).例文帳に追加

また、制御部は、ステートが3m+2の各格子に対し、それぞれ第3n+2番のノズル(ブロック)に対応する格子に“1”を規定し、それ以外の格子に“0”を規定する。 - 特許庁

When first data "0" is written by a write control circuit 1, output waveforms from a magneto-resistance effect element MR are different in accordance with a direction of magnetization of a magnet-sensitive layer.例文帳に追加

書き込み制御回路1によって、第1データ「0」を書き込んだ場合、感磁層の磁化の向きに応じて、磁気抵抗効果素子MRからの出力波形が異なる。 - 特許庁

In formula, R is a 1-18 alkyl group, AO is a 2-4 oxyalkylene group, and n is an integer of 0-20.例文帳に追加

RO−(AO)_n−H (1)(式中、Rは炭素数が1〜18のアルキル基を表し、AOは炭素数2〜4のオキシアルキレン基を表し、nは0〜20の整数を表す。) - 特許庁

When data have color components 0, 1 configuring received pixels, an error caused in the quantization processing is added to respective data positions and the result is given to an output setting section 2.例文帳に追加

入力した画素を構成する色成分0、1があった場合、それぞれの位置に量子化処理で発生した誤差を加算させその結果を入力する。 - 特許庁

A transmitting means 170 inputs 1st check data to a 0 system and 2nd check data having contents excluding the contents of the 1st check data to a 1 system.例文帳に追加

送信手段170は、第1検査データを0系システムへ入力し、第1検査データの内容に排他する内容を有する第2検査データを1系システムへ入力する。 - 特許庁

For example, in the case of data that are not decoded and reverse- reproduced are recorded, the flag TFF having been set to '0' at the recording is inverted into '1'.例文帳に追加

例えば、復号化せずに逆転再生されたデータを記録し、これを逆転再生する際には、記録時に〔0〕であったフラグTFFが反転され〔1〕とされる。 - 特許庁

The ULSI is manufactured out of elements utilizing a binary notation wherein the time when elementary particles or atoms are returned to past is set to 1 and the time interval when elementary particles or atoms are not returned to past is set to 0.例文帳に追加

素粒子または原子を過去に戻した時を1として戻さなかった時の間隔を0とする2進法を利用した素子でULSIを造る。 - 特許庁

Adders 12-0 to 12-j-1 sum the CDS respectively to obtain DSV, and a &verbar;DSV&verbar; comparator 14 detects the minimum DSV.例文帳に追加

そして、加算器12−0〜12−j−1において、CDSをそれぞれ積算してDSVを求め、|DSV|比較器14においてDSVが最小のものを検出する。 - 特許庁

The W type ferrite may be a compound having the composition represented by formula: A[Zn_2(1-x)(LiFe)_x]Fe_18O_27(wherein, A is Sr or Ba, x=0-0.5).例文帳に追加

W型フェライトは,A〔Zn_2(1−x)(LiFe)_x〕Fe_18O_27(ただし,AはSrまたはBa,x=0〜0.5)の組成を有する化合物であることができる。 - 特許庁

The film presence flag is 0 when the color image recorded on the film M is not read and set to 1 when a color film of one frame is read out.例文帳に追加

フィルム有フラグは、フィルムMに記録されたカラー画像の読み取りが行なわれていないときは0であり、1コマのカラー画像の読み取りが行なわれると、1にセットされる。 - 特許庁

A dielectric thin film of this thin-film laminated capacitor contains reduction preventing agent and acceptor in main component shown by (Ba1-x, Srx)TiO3 (where 0≤x≤1).例文帳に追加

本願発明の薄膜積層コンデンサの誘電体薄膜は、(Ba_1-x Sr__x )TiO_3 (ただし、0≦x≦1)で表される主成分に還元防止剤とアクセプタとを含有している。 - 特許庁

When inspecting the inside of the sealant for defects, the light beam 3 is incident into the semiconductor element 1 at an angle of 0 to 20° with respect to the upper surface of the chip, and imaging is conducted.例文帳に追加

封止体内部の欠陥を検査する時には、チップ上面に対して0°〜20°の角度で光線3を半導体素子1に入射させて撮像する。 - 特許庁

The data OI-OIII are determined based on the previous print color and the current print color and conduction of each section I-III is specified by the value '1', '0' of each bit.例文帳に追加

データO_I〜O_IIIは、前回の印字色と今回の印字色とに基づいて決定され、各ビットの「1」「0」の値により各区間I〜IIIでの通電の有無が指定される。 - 特許庁

This ink composition for use in ink jet is an aqueous ink composition that comprises at least dye, a water-soluble organic solvent and water, wherein the ink composition contains a compound, as the water-soluble organic compound, represented by general formula (I)(n is an integer of 0-1).例文帳に追加

染料、水溶性有機溶剤、及び水を少なくとも含む水性インク組成物において、(b)の水溶性有機化合物として、以下の一般式(I): - 特許庁

Measured values for all the wells are compared with a threshold, and a flag "1" is set to measured values not smaller than the threshold and a flag "0" is set to measured values smaller than the threshold.例文帳に追加

全てのウエルに対する測定値を閾値と比較し、測定値が閾値以上である場合にフラグ1を付与し、測定値が閾値未満である場合にはフラグ0を付与する。 - 特許庁

Furthermore, the dark potential VD of the photoreceptor (1), potential after exposure VL and developing bias voltage VB are set to satisfy 0<&verbar;VD&verbar;-&verbar;VB&verbar;<&verbar;VD-VL&verbar;<400 V.例文帳に追加

更に、感光体(1)の暗部電位VD、露光後電位VL、現像バイアス電圧VBに関して、0<|VD|−|VB|<|VD−VL|<400Vを満たすように設定する。 - 特許庁

When all bits of the low-order counter 2a are reset to "1" from "0", a high-order counter 2b for carry is incremented for one at a time from the low-order bit in the above counting operation.例文帳に追加

上記カウント動作において、下位カウンタ2aの全ビットが「0」から「1」にリセットされるとき、桁上がり用の上位カウンタ2bを下位ビットから1つずつインクリメントとする。 - 特許庁

The positive electrode 12 contains a compound expressed by the general formula Li1+xMnyFezPO4 (in the formula, x, y and z are the values of within the ranges 0<x<0.1, 0.5<y<0.95, and 0.9<y+z≤1, respectively).例文帳に追加

正極12は一般式Li_1+x Mn_y Fe_z PO_4 (式中、x,yおよびzはそれぞれ0<x<0.1,0.5<y<0.95,0.9<y+z≦1の範囲内の値である)で表される化合物を含んでいる。 - 特許庁

Baseband processors (BB) 11, 21 of the transmitters of the 0-system and the 1-system carry out ON/OFF of outputs of transmission data, after modulation/spreading responding to transmission pulses P.例文帳に追加

0系および1系の送信機のベースバンド処理部(BB)11,21は、送信パルスPに応じて変調・拡散を行った送信データの出力をON/OFFする。 - 特許庁

A CDCSS bit judge 18 generates a CDCSS judging data which has judged that detection signal components are "1" and "0" for extracting an input CDCSS.例文帳に追加

CDCSSビット判定部18は、入力したCDCSS抽出用検波信号成分について”1”,”0”と判定したCDCSS判定データを生成する。 - 特許庁

Accordingly, an atmosphere in the vicinity of the piezoelectric thin-film element 1 is stabilized for a prolonged term, and a dew point can be kept in a low humidity within a range of -40°C toC.例文帳に追加

これによって、圧電体薄膜素子1の近傍雰囲気を長期に渡って安定して、露点が−40℃〜0℃の範囲内の低湿度に保つことが可能となる。 - 特許庁

In this metal surface coating method, a surface treatment agent (A) comprising 1-100 wt.% of a dehydrating agent and 0-99 wt.% of a non-aqueous solvent is applied to the rust surface before coating (B) is applied thereto.例文帳に追加

錆面に対し、脱水剤1〜100重量%、非水系溶剤0〜99重量%からなる表面処理剤(A)を塗付した後、塗料(B)を塗装する。 - 特許庁

例文

At the management end points 1 and 2, furthermore, a CCM frame which has had its Traffic Field area 60 set to OFF (0) is generated, which is then transmitted toward a communication path.例文帳に追加

また管理端点1,2は、Traffic Field領域60をOFF(0)に設定したCCMフレームを生成してこれを通信経路へ向けて送信する。 - 特許庁




  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS