1016万例文収録!

「DD」に関連した英語例文の一覧と使い方(6ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

DDを含む例文一覧と使い方

該当件数 : 457



例文

Here, a terminal (a first V_DD side terminal 8) for supplying a power source voltage to the ring oscillator 7, and a terminal (a first V_SS side terminal 9) for grounding the ring oscillator 7, are provided separately from a terminal (a second V_DD side terminal 10 and a second V_SS side terminal 11) of the other element.例文帳に追加

ここで、リングオシレータ7に電源電圧を供給するための端子(第1V_DD側端子8)と、リングオシレータ7を接地するための端子(第1V_SS側端子9)とが、他の素子の端子(第2V_DD側端子10, 第2V_SS側側端子11)とは別に設けられている。 - 特許庁

A logical circuit 11 inputs a defect detection signal DD outputted from a comparator 8 and the output signal MM1 of the mono multivibrator circuit 10, performs operation invalidating the signal MM1 while the defect detection signal DD indicates existence of a defect and outputs a signal CP to the switch 6.例文帳に追加

論理回路11は、コンパレータ8から出力されるディフェクト検出信号DDとモノマルチ回路10の出力信号MM1を入力し、ディフェクト検出信号DDがディフェクトの存在を示す間は信号MM1を無効にする演算を実行して積分回路3内のスイッチ6へ信号CPを出力する。 - 特許庁

The image processing apparatus includes a codec 23 which includes decryption unit 41, which decodes coded data ED, in which the image data of one frame are coded by JPEG (joint photographic experts group) strategy, to produce decoded data DD, and a data transfer unit 43 which selects a partial image data PD from the decoded data DD to store the partial image data PD into a memory 13.例文帳に追加

画像処理プロセッサは、1フレームの画像データがJPEG方式により符号化された符号化データEDを復号化して復号化データDDを生成する復号化部41と、復号化データDDから部分画像データPDを選択し、該部分画像データPDをメモリ13に格納するデータ転送部43と、を含むコーデック23を備えている。 - 特許庁

An engine oil diluted degree Dd per one combustion cycle is calculated based on fuel injection amounts Qs1, Qs2 in the post injection, injection intervals ti1, ti2 being time between the post injection and fuel injection immediately before the post injection and injection timing tt1, tt2 for the post injection, and an engine oil dilution amount Qd is calculated by integrating the diluted degree Dd.例文帳に追加

ポスト噴射における燃料噴射量Qs1、Qs2と、ポスト噴射とその直前の燃料噴射との間の時間である噴射間隔ti1、ti2と、ポスト噴射の噴射時期tt1、tt2とに基づいて、1燃焼サイクル毎のエンジンオイルの希釈度合Ddを演算し、この希釈度合Ddを積算してエンジンオイルの希釈量Qdを演算する。 - 特許庁

例文

A duty operator 24 sets a duty command value Du of an upper arm element to a value of prescribed times a duty command value Dd of a lower arm element in a large duty region, and in a small duty region, the operator sets the duty command values Du, Dd of the lower arm element to a prescribed constant value Dmim.例文帳に追加

デューティ演算器24は大デューティ領域にて上アーム素子のデューティ指令値Duを下アーム素子のデューティ指令値Ddの所定倍数に設定し、小デューティ領域にて上アーム素子及び下アーム素子のデューティ指令値Du、Ddを所定の定値Dminに設定する。 - 特許庁


例文

The method includes the steps of: obtaining a DD file (116) for intelligent field device (H1 device) (115); extracting device information from the DD file (116); reading live data generated by the H1 device (115); and generating a report (108) including a compliance value and a function of the H1 device (115).例文帳に追加

インテリジェントフィールドデバイス(H1デバイス)(115)用のDDファイル(116)を得るステップと、DDファイル(116)からデバイス情報を抽出するステップと、H1デバイス(115)によって生成されるライブデータを読み取るステップと、H1デバイス(115)のコンプライアンス値および機能を含むレポート(108)を生成するステップとを含むことができる。 - 特許庁

A distortion compensation section 10 is provided with a field effect transistor FET, a coil L electrically connected to a gate of the field effect transistor FET, a power supply Ec that provides a control voltage, bias resistors R1, R2 connected respectively electrically to a drain and a source of the field effect transistor FET, and a power supply Edd supplying a bias voltage.例文帳に追加

歪補償部10は、電界効果トランジスタFETと、この電界効果トランジスタFETのゲートに電気的に接続されるコイルLと、コントロール電圧V_cを供給する電源E_cと、電界効果トランジスタのドレイン及びソースにそれぞれ電気的に接続されるバイアス抵抗R_1,R_2と、バイアス電圧V_ddを供給する電源E_ddとを備える。 - 特許庁

Each processor core 102 is provided with tile memories 112, 113, 114, 115 for components SS, DS, SD, DD for reversible wavelet transformation, code memories 122, 123, 124 for the components DS, SD, DD, three sets of context models 116, 117, 118 that are operated independently, and FSM coders 119, 120, 121 to conduct parallel coding and decoding.例文帳に追加

各プロセッサコア102は、可逆ウェーブレット変換のSS,DS,SD,DDの各成分のためのタイルメモリ112,113,114,115とDS,SD,DD成分のためのコードメモリ122,123,124、独立して動作する3組のコンテキストモデル116,117,118及びFSMコーダ119,120,121を備え、DS,SD,DDの各成分の符号化、復号化を並列に行う。 - 特許庁

A negative voltage generating circuit includes a charge pump circuit 1, a first voltage division circuit 21 that divides voltage between an output V_NEG of the charge pump circuit 1 and a power supply V_DD to output a potential V_DIV for detection, a reference voltage generating circuit 3 generating a reference potential V_REF, and comparator circuit comparing the potential V_DIV for detection with the reference potential V_REF.例文帳に追加

負電圧生成回路は、チャージポンプ回路1、当該チャージポンプ回路1の出力(V_NEG)と電源V_DDとの間を分圧して検出用電位V_DIVを出力する第1分圧回路21、基準電位V_REFを生成する基準電圧生成回路3、検出用電位V_DIVと基準電位V_REFとを比較するコンパレータ回路22を備える。 - 特許庁

例文

A stator 29, a bearing 33 for the atmosphere, an inside rotor 30, and resolvers (34a, 34b, 35, 36), which are detectors, are arranged at a position where at least a part of each component overlaps mutually in the axial direction of the direct drive motor DD, so that the length in the axial direction of the motor DD can be suppressed short.例文帳に追加

ステータ29と、大気用軸受33と、内側ロータ30と、検出器であるレゾルバ(34a、34b、35,36)が、ダイレクトドライブモータDDの軸線方向において互いに少なくとも一部が重合する位置に配置されているので、ダイレクトドライブモータDDの軸線方向長を小さく抑えることができる。 - 特許庁

例文

In a pattern inspection device with which patterns of a plurality of dies 22 formed on the test piece 2 for inspection are inspected, the pattern inspection device is equipped with a memory device 36 for a stream image to store the stream image of the test piece 2 for inspection, and a DD comparing section 51 to DD compare the patterns of the respective dies 22 in the stream image with one another.例文帳に追加

検査対象試料2に形成された複数のダイ22のパターンを検査するパターン検査装置において、検査対象試料2のストリーム画像を記憶するストリーム画像用メモリ装置36と、ストリーム画像内の各ダイ22のパターンを相互にDD比較するDD比較部51と、を備える、パターン検査装置。 - 特許庁

Concerning a radio transmission signal composed of a signal frame having a dynamic data part (DD) and quasistatic data parts (SD) SD1 and SD2, the DD of each frame has indicators (statuses) V1n and V2n showing the SD1 and SD2 of each relevant frame are repeated in the frame next to each relevant frame.例文帳に追加

動的データ部(DD)及び準静的データ部(SD:SD1、SD2)を有する信号フレームから成る無線伝送信号において、各フレームの動的データ部(DD)は、該各フレームの次のフレームで、該各フレームの準静的データ部(SD:SD1、SD2)が繰り返されることを示すインジケータ(ステータス:V1_n、V2_n)を有する。 - 特許庁

To solve the problem that a chopper type comparator having switches 14, 16 for connecting either of a first input terminal 2 and a second input terminal 4 to a capacitor 8, and a series circuit of a pMOS transistor 10 and an nMOS transistor 12 suffers a variation in a comparator threshold voltage and ends in a wrong determination of magnitude relationship when a supply voltage V_DD varies.例文帳に追加

第1入力端子2と第2入力端子4のいずれかをコンデンサ8に接続するスイッチ14,16と、pMOSトランジスタ10とnMOSトランジスタ12の直列回路を備えているチョッパ型コンパレータは、電源電圧V_DDの変動時にコンパレータの閾値電圧が変動し、大小関係の誤判定につながる。 - 特許庁

This CMOS integrated circuit is provided with four kinds of boards which are isolated electrically, using two systems of power sources where VDD' and VSS' are added as statistic board bias power sources to VDD and VSS of usual power sources, and the absolute values of the threshold voltages of all pull down/pull up transistors including drive inverters whether they are static circuits or dynamic circuits are set rather high.例文帳に追加

通常の電源である [V_DD, V_SS] に、静的な基板バイアス電源として[V_DD_', V_SS_']を加えた2系統の電源を使って、電気的に分離した4種類の基板を設け、スタティック回路かダイナミック回路か問わずに駆動インバータを含む全てのプルダウン/プルアップ・トランジスタの閾値電圧の絶対値を高めに設定する。 - 特許庁

Under a condition that the delay of a critical path in a target circuit 1 monitored by a delay monitor circuit 3 does not exceed the operation clock time of the target circuit 1, a power supply voltage V_DD and a substrate voltage V_BS supplied to the target circuit 1 are controlled so that the power consumption of the target circuit 1 monitored by a power consumption monitor circuit 4 is minimized.例文帳に追加

遅延モニタ回路3においてモニタされるターゲット回路1のクリティカルパスの遅延がターゲット回路1の動作クロック時間を超えない条件の元で、消費電力モニタ回路4においてモニタされるターゲット回路1の消費電力が最小となるように、ターゲット回路1に供給される電源電圧V_DDおよび基板電圧V_BSがそれぞれ制御される。 - 特許庁

Once you have got the BIOS and FreeBSD agreeing about the geometry of the disk, your problems are almost guaranteed to be over, and with no need for DD mode at all. 例文帳に追加

ディスクのジオメトリについて BIOS と FreeBSD間で一致させることができたら、この問題はほぼ解決したと思ってよいでしょう。 そしてもはや「危険覚悟の専用」モードは必要ありません。 - FreeBSD

A changeover circuit 30 of this liquid crystal display determines whether display data DD provided from an external device is data for performing full color display or data displayable in monochrome.例文帳に追加

切替回路30は、外部の装置から与えられた表示データDDがフルカラー表示を行うためのデータであるのか又は単色のみで表示可能なデータであるのかを判定する。 - 特許庁

A loop path including a diode Dc (Da), a secondary coil W2, a diode Db (Dd) and a snubber diode Ds2 is a discharge path for a snubber capacitor Cs.例文帳に追加

ダイオードDc(Da)、2次側コイルW2、ダイオードDb(Dd)、スナバダイオードDs2、を備えるループ経路が、スナバコンデンサCsの放電経路となる。 - 特許庁

The demodulation circuit 4 demodulates based on phase modulation of the received signal to output digital data such as digital data DD, digital data clock and the like.例文帳に追加

復調回路4では受信した信号の位相変調に対応して復調され、ディジタルデータDD、ディジタルデータ用クロックなどのディジタルデータが出力される。 - 特許庁

The analyzer 40 further deduces an impulse response waveform I_DDIR(t) of the output current by differentiating the deduced wavelength I_DD(t) of the output current.例文帳に追加

そしてアナライザ40は、導出された出力電流の波形I_DD(t)を微分することにより出力電流のインパルス応答波形I_DDIR(t)を導出する。 - 特許庁

To provide a manufacturing method of the semiconductor device, which forms a multi-layered wire with a small effective permittivity by using a DD wiring process.例文帳に追加

本発明は、DD配線プロセスを用いて実効誘電率の低い多層配線を形成する半導体装置の製造方法を提供することを目的とする。 - 特許庁

When the text data TxD and 3D authoring instruction data DD are transmitted from the mobile phone 1 to a server 3, the server 3 generates scenario data SD which is 3D graphics control information.例文帳に追加

携帯電話1からテキストデータTxDと3Dオーサリング指示データDDがサーバ3に送信されると、サーバ3では、3Dグラフィックの制御情報であるシナリオデータSDが生成される。 - 特許庁

In this case, an inverter boosts s level of a node 161 to a voltage VDD in response to a strobe signal RSTB to increase the row reset line voltage furthermore.例文帳に追加

この際、ストローブ信号RSTBに応答してインバータがノード161の電位をV_DDに押上げ、行リセットライン電圧がさらに上昇する。 - 特許庁

A dq axis arithmetic part 15 calculates a q axis current component making the rotary axis of a DD motor 10 generate rotary torque and a d axis current component making the rotary axis generate retaining torque.例文帳に追加

dq軸演算部15は、DDモータ10の回転軸に回転トルクを発生させるq軸電流成分と、回転軸に保持トルクを発生させるd軸電流成分とを算出する。 - 特許庁

A deflection position computing means 208 corrects for the beam drift amount ΔD, to compute a deflected position data Dd of the beam 203 corresponding to the next irradiation position design data.例文帳に追加

偏向位置計算手段208が、ビームドリフト量ΔDを補正して、次の照射位置設計データに対応する電子ビーム203の偏向位置データDdを計算する。 - 特許庁

The output transistor Q3 is provided with an active clamp circuit ACP between the gate and the terminal DD for ESD protection, and a resistance R4 is arranged between the gate and the terminal SS.例文帳に追加

出力トランジスタQ3には、ESD保護等のため、そのゲートと端子DDの間にアクティブクランプ回路ACPを設け、ゲートと端子SSの間に抵抗R4を設ける。 - 特許庁

A power supply circuit 10 receives power from the plurality of data lines LD through the plurality of initialization switches SW, and supplies power source voltage Vdd to the plurality of data drivers DD.例文帳に追加

電源回路10は、複数の初期化スイッチSWを介して複数のデータ線LDから電力供給を受け、複数のデータドライバDDに電源電圧Vddを供給する。 - 特許庁

Further, the circuit corrects buffered gradation data Dd with the correction value corresponding to the gradation level to obtain gradation data Da and supplies the data to a data line driving circuit 250.例文帳に追加

そして、バッファリングされた階調データDdを、当該階調値に対応する補正値で補正して階調データDaとして、データ線駆動回路250に供給する。 - 特許庁

When the power supply V_DD is turned off, potentials of pixel electrodes 13 included in a plurality of pixels 11, respectively, are controlled to be approximately equipotential.例文帳に追加

そして、電源V_DDがオフ状態にされた際に、複数の画素11にそれぞれ含まれる画素電極13の電位が略同電位にされるように構成されている。 - 特許庁

A driver input data conversion part 34 outputs the gradation data DD as image data of the one frame length after luminance adjustment to a signal generating circuit.例文帳に追加

ドライバ入力データ変換部34は、信号生成回路に輝度調整された1フレーム長の画像データである階調データDDを出力する。 - 特許庁

Since Vgs is larger than V_DD-V_LOW, it can correspondingly improve the drive capability of the output stage circuit 26 and restrain the transistor size.例文帳に追加

これらVgsはV_DD−V_LOWより大きく、その分、出力段回路26の駆動能力は高くでき、またトランジスタサイズを抑制することができる。 - 特許庁

Then values obtained by multiplying a prescribed coefficient with each error component ER_X of adjacent pixels A, B, C, D are added respectively to original image data values AA, BB, CC, DD.例文帳に追加

そして、隣接するピクセルA,B,C,Dについて、誤差成分ER_Xに所定の係数を乗じて得た値を元の画像データの値AA,BB,CC,DDに足し合わせる。 - 特許庁

When an HTTP request indicating purchase agreement for the content from a mobile terminal (UE) is received, a DRM platform checks the capability of the mobile terminal and returns to its corresponding download descriptor (DD).例文帳に追加

移動端末(UE)からのコンテンツの購入同意を示すHTTPリクエストを受信したとき、DRMプラットフォームはその移動端末の能力を検査し、それに対応するダウンロード記述子(DD)を返送する。 - 特許庁

A capacitor 22 for start-up is connected between the gate/drain of the diode-connected NMOS transistor 10 and the terminal of a positive electrode side power supply voltage VDD.例文帳に追加

ダイオード接続されているNMOSトランジスタ10のゲート・ドレインと正極側電源電圧V_DDの端子との間にスタートアップ用のコンデンサ22が接続されている。 - 特許庁

A JPEG 2k system coding decoding section 110 applies a quantization/coding processing in compliance with the JPEG 2k system to obtain coded data DD after the step in which the conversion data WS are obtained.例文帳に追加

JPEG2k方式符号復号化部110において、変換データWSを得るステップ以降のJPEG2k方式による量子化・符号化処理を行なって符号化データDDを得る。 - 特許庁

An output circuit 8 serving to buffer a signal 12 generated by a core circuit 10 within a power domain has its own output power supply voltage IOV_dd.例文帳に追加

電力領域内のコア回路10によって生成された信号12をバッファする働きをする出力回路8は、それぞれ出力電力供給電圧IOV_ddを有している。 - 特許庁

A current adjustment unit 22 adjusts the compensation pulse currents I_SRC and I_SINK to be generated in the testing process after the calibration, according to the measured power supply voltage V_DD.例文帳に追加

電流調節部22は、測定された電源電圧V_DDに応じて、キャリブレーション後の試験工程において生成すべき補償パルス電流I_SRC、I_SINKを調節する。 - 特許庁

The negative differentiating resistor and the load are connected in series between a low-voltage power source (ground) and a high-voltage power source Vdd to constitute a transistor containing a bistable circuit.例文帳に追加

低電圧電源(接地)と高電圧電源V_ddの間に負性微分抵抗と負荷が直列接続され、双安定回路を内蔵するトランジスタが構成できる。 - 特許庁

The storage device 3 stores a data DS showing respective resource usages of transfer source servers and data DD showing respective resource capacities of transfer destination servers.例文帳に追加

記憶装置3には、移行元サーバのそれぞれの資源使用量を示すデータDSと、移行先サーバのそれぞれの資源容量を示すデータDDとが格納される。 - 特許庁

A plurality of data drivers DD are provided for each of a plurality of data lines LD of a display panel 120, and supply an electric signal according to luminance to the corresponding data line LD.例文帳に追加

複数のデータドライバDDは、表示パネル120の複数のデータ線LDごとに設けられ、対応するデータ線LDに輝度に応じた電気信号を供給する。 - 特許庁

Furthermore, the power supply Edd is connected to a drain and a source of the field effect transistor FET via the bias resistors R1, R2 in the distortion compensation section 10.例文帳に追加

また、歪補償部10は、電界効果トランジスタFETのドレイン及びソースに、それぞれ、バイアス抵抗R_1,R_2を介して電源E_ddを接続する。 - 特許庁

This step difference part DD is formed into a shape to be solidified before the resin material reaches the end surfaces 40a and 40b of the metal pipe 40 by keeping a balance with flowability of the resin material forming the flange 30.例文帳に追加

該段差部DDは、フランジ30を形成する樹脂材料の流動性との兼ね合いで、樹脂材料が金属パイプ40の端面40a、40bに届く前に固化可能な形状に形成されている。 - 特許庁

A dummy data adding circuit 21 adds dummy data Dd to input image data Din according to the control signal CTL to generate output image data Dout.例文帳に追加

ダミーデータ付加回路21は、制御信号CTLに従って入力画像データDinにダミーデータDdを付加して出力画像データDoutを生成する。 - 特許庁

Two operation switches 2A, 2D are connected in parallel with one signal connection wire 3a of an entry means 1, and diodes DA, DD of opposite polarity to each other are respectively connected to the switches 2A, 2D.例文帳に追加

入力手段1には、1本の信号用接続線3aに2個の操作スイッチ2A,2Dが並列接続され、これらにはそれぞれ逆極性のダイオードDA,DDが接続される。 - 特許庁

When a manuscript D is carried by first carriage roller 51 which rotates positively in the arrow direction, a reading sensor 11 reads the image of a bottom Dd of the manuscript.例文帳に追加

矢示方向に正回転する第1の搬送ローラ51により原稿Dが搬送されると、読取センサ11がその原稿の下面Ddの画像を読み取る。 - 特許庁

A comparator 30 includes transistors(TRs), each source and each drain of which are connected in series between a line of a power supply voltage VDD and an output node and each gate of which is connected to an input node.例文帳に追加

比較器30は、ソースおよびドレインを介して電源電圧V_DDと出力ノードとの間に直列に接続され、入力ノードにゲートを接続されたトランジスタを含む。 - 特許庁

A hard face nugget 30 is in approximately same shape of the hard face structure and its height dimension is at least DC and width dimension is at least Dd.例文帳に追加

硬質面ナゲット30は硬質面構造体とほぼ同一の形状を持ち、その高さ方向の寸法は少なくともDcであり、幅方向の寸法は少なくともDdである。 - 特許庁

A transmission error correcting amount calculating portion 17 calculates transmission error correcting amount Dd according to difference between the measured angle data Da and the motor rotation angle data Db after recording.例文帳に追加

そして、伝達誤差補正量算出部17が、記録後の計測角度データDaおよびモータ回転角度データDbの差分に基づいて伝達誤差補正量Ddを算出する。 - 特許庁

In the Nch MIS transistor NT1, a high potential side power source V_DD voltage is input into a drain, and an output voltage (gate voltage) V_G output from the differential amplifier circuit 1 is input into a gate.例文帳に追加

Nch MISトランジスタNT1は、ドレインに高電位側電源V_DD電圧が入力され、ゲートに差動増幅回路1から出力される出力電圧(ゲート電圧)V_Gを入力する。 - 特許庁

例文

A bypass capacitor 5 is connected between the power supply planes PVDD and PVDDQ, by which a power supply can be lessened in impedance and improved in noise resistance by the capacitor 5.例文帳に追加

バイパスコンデンサ5は、電源プレーンPV_DDと電源プレーンPV_DDQ との間に接続されており、このバイパスコンデンサ5によって電源インピーダンスを小さくでき、耐ノイズ性を向上することができる。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright 1994-2010 The FreeBSD Project. All rights reserved. license
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS