1016万例文収録!

「ゲート発生器」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > ゲート発生器に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

ゲート発生器の部分一致の例文一覧と使い方

該当件数 : 100



例文

サイリスタ変換用光ゲートパルス発生例文帳に追加

OPTICAL GATE PULSE GENERATOR FOR THYRISTOR CONVERTER - 特許庁

電力変換ゲートパルス発生回路例文帳に追加

GATE PULSE GENERATING CIRCUIT OF ELECTRIC POWER CONVERTER - 特許庁

変調ゲート発生器は、立ち上がりまたは立ち下がりの少なくとも一方のタイミングが互いに異なる複数のゲート信号を発生する。例文帳に追加

A modulation gate generates a plurality of gate signals, in which at least a timing of either the rise or a fall is mode to be different. - 特許庁

ストローブ発生98はサンプリング回路用のゲート・ストローブを発生する。例文帳に追加

A strobe generator 98 generates a gate strobe for the sampling circuit. - 特許庁

例文

ゲート部からのクラックの発生を防ぐようにしたカップ容を提供すること。例文帳に追加

To provide a cup container to prevent generation of cracks from a gate part. - 特許庁


例文

アナログTVの場合には、ゲート回路36を開き、クロック発生24の動作を停止する。例文帳に追加

In an analog TV, the gate circuit 36 is opened, and the operation of the clock generator 24 is stopped. - 特許庁

パルス発生29は、ゲート信号立ち上がり検出回路28がゲート回路23から電圧駆動型電力用半導体素子2のゲートに出力された所定電圧のゲート信号の立ち上がりを検出したとき、所定のパルス幅のパルスを発生する。例文帳に追加

When a gate signal rise detecting circuit 28 detects a rise in a gate signal, which has a prescribed voltage and is outputted from a gate circuit 23 to a gate of a voltage-driven power semiconductor device 2, a pulse generator 29 generates a pulse having a prescribed pulse width. - 特許庁

光−光ゲート装置16は、光分波12からのRZ光パルス信号をゲート制御パルス光として、光クロックパルス発生装置14からの光クロックをゲートする。例文帳に追加

The gate device 16 gates the optical clock from the clock pulse generator 14 by using the RZ optical pulse signal from the demultiplexer 12 as gate control pulse light. - 特許庁

温度補償ユニット50はゲート駆動ユニット44及びクロック発生46に電気接続され、温度変化に基づいてクロック発生46の出力を調整して、ゲート駆動ユニット44の駆動信号を補償する。例文帳に追加

The temperature compensation unit 50 is electrically connected to the gate driving unit 44 and the clock generator 46 and controls the output of the clock generator 46 based on temperature changes to compensate for the driving signals of the gate driving unit 44. - 特許庁

例文

ゲートパルス発生33は、パルス性ノイズS7を閾値S9と比較し、パルス性ノイズS7の波形が閾値S9を超えるときにゲートパルスS10を発生させる。例文帳に追加

A gate pulse generator 33 compares the pulsive noise S7 with the threshold S9 and generates a gate pulse S10 when the level of the waveform of the pulsive noise S7 exceeds the threshold S9. - 特許庁

例文

低電圧発生回路22は、パルス発生29からのパルス幅で定まる時間だけ電圧駆動型電力用半導体素子2のゲートに印加されるゲート信号をオンレベルよりも低い所定の電圧に維持する。例文帳に追加

A low-voltage generating circuit 22 keeps the gate signal, applied to the gate of the voltage- driven power semiconductor device 2, at a prescribed voltage lower than an ON-level for a time determined by the width of the pulse generated by the pulse generator 29. - 特許庁

排他的オア・ゲート10は、試験信号発生からのデジタル・データ信号Dと、エラー信号発生からのエラー信号Eとを組み合わせて、エラーがポアソン分布の試験信号Tを発生する。例文帳に追加

An exclusive OR-gate 10 combines digital data signals D from the test signal generator and error signals from the error signal generator to generate test signals T having poisson's distribution errors. - 特許庁

この乱数発生装置のリング発振12では、EX−ORゲート21および4個のインバータ22がループを形成する。例文帳に追加

A loop is formed of an EX-OR gate 21 and four inverters 22 in a ring oscillator 12 of this random number generator. - 特許庁

本発明の液晶表示装置は液晶パネルと、ゲート駆動ユニット44と、クロック発生46と、温度補償ユニット50とを含む。例文帳に追加

The liquid crystal display device includes a liquid crystal panel, a gate driving unit 44, a clock generator 46, and a temperature compensation unit 50. - 特許庁

CMOS ゲート・アレイで構成されるタイミング発生のジャンクション温度を安定化させ、ジッタ値を減少させる。例文帳に追加

To reduce jitter level by stabilizing the junction temperature of a timing generator comprising a CMOS gate array. - 特許庁

この結果、CMOS ゲート・アレイで構成されるタイミング発生のジッタ値が 大幅に減少する。例文帳に追加

According to the arrangement, jitter level of a timing generator comprising a CMOS gate array can be reduced significantly. - 特許庁

ゲート34は、ゲートパルスS10の発生期間中、検波26の復調信号S11の出力を禁止し、その間は信号を補完して出力することにより、ゲート34の出力信号S12からパルス性ノイズを除去する。例文帳に追加

A gate 34 inhibits an output of a demodulation signal S11 from the detector 26 when the gate pulse S10 is generated and interpolates the signal for that time and outputs the interpolated signal to eliminate the pulsive noise from an output signal S12 of the gate 34. - 特許庁

発振8aは、縦続接続された5個のインバータと、位相比較用のEX−ORゲートと、パルス発生部13と、合成部としてのORゲートとを有する。例文帳に追加

The oscillator 8a has five cascaded inverters, an EX-OR gate for phase comparison, a pulse generating part 13 and an OR gate as a combining part. - 特許庁

指令値i^*によりPWMパルス発生部203でゲート信号v__G1が生成され、増幅21で信号増幅されたゲート信号v_G2がインバータ10内の各スイッチング素子を制御する。例文帳に追加

A gate signal VG1 is generated by a PWM pulse generating unit 203 in accordance with the command value i*, and a gate signal vG2 obtained by amplifying the signal vG1 by an amplifier 21 controls respective switching devices in the inverter 10. - 特許庁

電源104から供給された電源により、電磁波発生100は電磁波を発生し、ウエハー101内のゲート電極に誘導電位が発生する。例文帳に追加

Power supplied from a power supply 104 causes an electromagnetic wave generator 100 to generate electromagnetic waves, whereby an induction potential is generated on a gate electrode within a wafer 101. - 特許庁

電源104から供給された電源により、電磁波発生100は電磁波を発生し、ウエハ101内のゲート電極に誘導電位が発生する。例文帳に追加

An electromagnetic wave generator 100 generates electromagnetic waves by using power supplied from a power source 104, causing induced potential to be generated at the gate electrode of a wafer 101. - 特許庁

本システムは、信号を生成したレーザに検出信号を関連付けるための多数のレーザ及び信号の各々のためのパルストリガ信号を発生させる、ゲート・リセット・パルスID発生を含む。例文帳に追加

The system includes a gate reset pulse ID generator for making pulse trigger signals generated for each of the large number of lasers and signals for correlating the detector signals with the laser that generated the signal. - 特許庁

送信タイミング発生26ではデータバースト番号の位置でデータバースト送出ゲート信号を発生し、データバースト生成29に取り込まれ、データバーストデータを出力する。例文帳に追加

Data burst transmission gate signals are generated at the position of a data burst number in the transmission timing generator 26 and fetched to a data burst generator 29 and data burst data are outputted. - 特許庁

ゲート用駆動信号に同期した駆動信号の発生が可能な信号発生を使用することで、必要な点灯画面にて液晶表示パネル1を表示させて精度のよい検査を行うことができる。例文帳に追加

By using a signal generator that is capable of generating driving signals synchronized with gate driving signals, the panel 1 is driven by a necessary turned on screen to conduct highly precise inspection. - 特許庁

また、高周波電力出力ゲート部19により、高周波電力発生部18により発生された高周波電力がレーザ発振11のQスイッチ素子14に選択的に印加される。例文帳に追加

Further, high frequency electric power generated by the high frequency electric power generator 18 is selectively applied to a Q switch element 14 of a laser oscillator 11 by a high frequency electric power output gate 19. - 特許庁

高電位ゲート電圧発生42は、高電位電圧発生44と電圧調節46、及び、電圧調節46のレベル調整タイミングを制御するためのタイミング制御48で構成され、漸進的に緩やかに変化する立下がり部を有する高電位ゲート電圧を第2電圧ラインSVLに供給する。例文帳に追加

A high potential gate voltage generator 42 is constituted of a high potential voltage generator 44, a voltage regulator 46, and a timing controller 48 for controlling the level adjustment timing of the voltage regulator 46, and supplies the high potential gate voltage having a falling part varying gradually and gently to the second voltage line SVL. - 特許庁

この一方向クラッチ用樹脂製保持は、ゲート痕跡の有る柱2に突起3を設け、この突起3で保持を外輪に対して支持する一方、ゲート痕跡の無い柱2すなわちウェルドが発生する柱2には、突起3を形成せず、熱膨張による曲げ応力を無くするようにした。例文帳に追加

This resin-made holder for a one-way clutch is constituted by providing projections 3 on a support 2 having gate marks, supporting the holder against an outer ring by these projections 3 and eliminating bending stress by thermal expansion without forming the projections 3 on the support 2 without the gate marks, that is, the support 2 on which welding is carried out. - 特許庁

ゲート配線1に電圧を印加するパルス発生部と、ゲート配線2とCOM配線3との間の配線間容量を検出する容量検出50と、COM配線3と容量検出50との間に接続されたキャパシタンスを備える。例文帳に追加

The inspection device includes a pulse generation part for impressing the gate wires 1 with a voltage, a capacitance detector 50 for detecting the inter-wire capacitance between the gate wires 2 and the COM wires 3, and capacitance connected between the COM wires 3 and the capacitance detector 50. - 特許庁

発信コイルによりゲート通路内に発生させた交流電磁界を受信コイルで受け、誘起される電圧の変化に基づいて金属を探知するゲート式金属探知を部屋の出入口に設け、かつ、前記部屋内で管理される記録媒体に金属体を一体的に設けて、ゲート式金属探知で記録媒体を検知できるようにする。例文帳に追加

The gate type metal detector for receiving with a receiving coil an alternating current electromagnetic field generated in a gate path by a transmitting coil to detect metal on the basis of a change in an induced voltage is provided at a room entrance, and a recording medium managed in the room is provided integrally with a metal body so that the gate type metal detector can detect the recording medium. - 特許庁

続いてエッジパルス生成が2回目の拍手音に対応した第2のエッジパルスを第1のゲート内で生成した第2の時点から第2の所定の時間が経過した後に、3回目の拍手音が発生されたか否かを検出するための第2の時間幅を有する第2のゲートを生成する。例文帳に追加

After a lapse of a second predetermined time from a second time point, at which the edge pulse generator subsequently generates a second edge pulse corresponding to the second clap sound within the first gate, a second gate having a second time width for detecting whether a third clap sound is generated or not is generated. - 特許庁

信号発生11は、奇数赤色信号Ro、偶数赤色信号Re,奇数緑色信号Go、偶数緑色信号Ge、奇数青色信号Bo、偶数青色信号Be、奇数ゲート信号O及び偶数ゲート信号Eを出力する。例文帳に追加

A signal generator 11 outputs an odd red signal Ro, an even red signal Re, an odd green signal Go, an even green signal Ge, an odd blue signal Bo, an even blue signal Be, an odd gate signal O, and an even gate signal E. - 特許庁

割り算202はPWMコンバータの変調率を求め、比較203で三角波発生205の出力と比較し、スイッチング素子16〜21の各相のゲート信号を作成する。例文帳に追加

The modulation factor of the PWM converter is obtained by a divider 202 and compared with the output of a triangle wave generator 205 by a comparator 203 to generate gate signals of respective phases of switching devices 16-21. - 特許庁

前記受信機は、前記RF部の入力から前記信号処理部の出力までの利得が、前記利得制御信号に従ってステップ状に変更されるように構成され、前記ゲート信号発生は、前記利得の変更に同期してゲート信号を生成し、前記補間部は、前記ゲート信号で示される期間において前記復調部の出力を保持又は補間する。例文帳に追加

The receiving apparatus is so configured as to stepwise change the gains from the input to the RF section to the output from the signal processing section according to the gain control signals, the gate signal generator generates gate signals in synchronization with the gain change, and the interpolator holds or interpolates the output from the demodulator in a period indicated by the gate signals. - 特許庁

ゲート電圧検出部10がゲートGのゲート電圧を検出し、素子電圧検出部20が素子電圧Vceを検出し、過電圧検出用比較22が、この素子電圧Vceとピーク値検出回路18に記憶されたオフ時の素子電圧とを比較し、検出された素子電圧Vceがオフ時の素子電圧Vceを超えたとき、過電圧の発生を検出する。例文帳に追加

A gate voltage detector 10 detects the voltage of a gate G, and an element voltage detector 20 detects the voltage Vce of an element, and a comparator 22 for detection of overvoltage compares this element voltage Vce with the element voltage at off position stored in a peak value detecting circuit 18, and when the detected element voltage Vce gets over the element voltage Vce at off position, it detects the occurrence of overvoltage. - 特許庁

ドレイン端子から差動増幅2を介してゲート電圧発生回路を制御して記憶セル群1において導通する記憶セル数を制御するフィードバックループが構成され、差動増幅2によりドレイン印加電圧が所定ドレイン電圧VRFに維持されるようにゲート電圧発生回路3が制御される。例文帳に追加

A feedback loop for controlling a gate voltage generation circuit from a drain terminal through a differential amplifier 2 and controlling the number of conductive storage cells is configured in a storage cell group 1 to control a gate voltage generation circuit 3 such that predetermined drain voltage VRF maintains the drain applied voltage by the differential amplifier 2. - 特許庁

制御段は、複数のブリッジ増幅の各々の動作周波数を第1の切替え周波数から第2の切替え周波数に変更するために、発生させたパルス幅変調ゲート信号を電力段に加える。例文帳に追加

The controller stage is configured to apply the generated pulse width modulated gate signal to the power stage for changing an operating frequency of each of the plurality of bridge amplifiers from the first switching frequency to the second switching frequency. - 特許庁

比較6は直流モータ3に逆起電力が発生したときに、スイッチSW1を介してFET2のゲートにハイレベルの制御信号RDを与える。例文帳に追加

When counter electromotive force is generated in the DC motor 3, the comparator 6 supplies a high-level control signal RD to the gate of the FET 2 via the switch SW1. - 特許庁

また、遮蔽パルス発生14が受信パルスの立ち上がりから一定期間は、ゲート13からの受信パルスの出力を禁止するため、受信パルスが分割されてもその後の処理に悪影響がない。例文帳に追加

Because a shield pulse generator 14 prohibits a gate 13 from outputting the receive pulse for a specified period time from a rise in the receive pulse, the process thereafter is not badly affected even when the receive pulse is divided. - 特許庁

チップ駆動部と、低電圧基準電圧発生部と、パスエレメントと、フィードバック抵抗と、ゲートドライブ端と、過熱防止回路と、過電流制限と、過熱防止制御ロジックとを含む。例文帳に追加

The ultra low dropout voltage regulator includes a chip driving unit, a low voltage reference voltage generation unit, a pass element, a feedback resistor, a gate drive stage, an overheat protection circuit, an overcurrent limiter, and an overheat protection control logic. - 特許庁

ゲート発生装置3は、1つでもVBO検出信号8を受信したときには、VBO保護要請信号81を変換制御装置9に送出する。例文帳に追加

A gate generation device 3, when receiving at least one VBO detection signal 8, transmits a VBO protection request signal 81 to a converter controller 9. - 特許庁

トランジスタのゲート酸化膜の破壊に起因する接合部のブレークダウンを防止し信頼性を向上させることができる、半導体メモリ素子に用いられる高電圧発生を提供する。例文帳に追加

To provide a high voltage generator for use in a semiconductor memory device, which can improve reliability by preventing junction breakdown caused by breakage in a gate oxide film of a transistor. - 特許庁

このクロック発生回路は、基準クロック信号CLK0を生成する発振15と、リング状に接続されたEX−ORゲート16およびDラッチ回路17,18とを含む。例文帳に追加

This clock generating circuit is provided with an oscillator 15 for generating a reference clock signal CLK0 and an EX-OR gate 16 and D latch circuits 17 and 18 which are connected like a ring. - 特許庁

I2C制御部30は、CPUからのアドレスデータに応じてゲート回路36およびクロック発生24の動作についての設定データをレジスタ34に記憶する。例文帳に追加

An I2C control part 30 stores setting data regarding the operations of a gate circuit 36 and a clock generator 24 into a register 34 in accordance with address data from a CPU. - 特許庁

製作時に予期しない箇所に曲がりが発生するのを確実に防止することができ、これによって製品精度の向上と製作の容易化とを図ることのできるコルゲートフィンおよびそれを備える熱交換をそれぞれ提供する。例文帳に追加

To respectively provide a corrugated fin and a heat exchanger including the same, positively preventing generation of bending in an unexpected portion during manufacturing, and carrying out improvement of product accuracy and facilitation of manufacture by this. - 特許庁

樹脂成形部品の凸状部の表面に発生する微細な遊離因子による機の破損、動作不良を防止できるゲート処理方法及びその装置を提供する。例文帳に追加

To provide a gate treatment method capable of preventing the damage and operation failure of machinery caused by the fine free factor generated on the surface of the projected part of a resin molded part, and to provide a treatment apparatus therefor. - 特許庁

10dB光分波12は、入力端子10からのRZ光パルス信号の一部を光クロックパルス発生装置14に供給し、残りを光−光ゲート装置16に印加する。例文帳に追加

A 10 dB optical wavelength depultiplexer 12 supplies a portion of the RZ optical signal pulse from an input terminal 10 and applies the remaining to an optical-optical gate device 16. - 特許庁

すなわち、(dVce/dt)をコンデンサ(C101) で微分検出し、この微分電流によって抵抗(R102)の両端に発生する電圧(R102両端電圧)をゲート駆動用PNPトランジスタ(Q103)のベース電圧へフィードバックする。例文帳に追加

Namely, differential detection of (dVce/dt) is performed by a capacitor (C101), and using the above differential current, a voltage produced between both ends of a resistor (R102) (an R102 both end voltage) is feedbacked to the base voltage of the PNP gate-drive transistor (Q103). - 特許庁

トランジスタのゲート酸化膜の破壊に起因する接合部のブレークダウンを防止し信頼性を向上させることができる、半導体メモリ素子に用いられる高電圧発生を提供する。例文帳に追加

To provide a high-voltage generator used for semiconductor memory devices, which prevents breakdown of joints resulting from breakdown of gate oxide film of a transistor and improve reliability. - 特許庁

また、蒸発として用いた場合、フィン表面に発生する凝縮水はルーバー部の開口部を通り抜けながらコルゲートフィンを流下していくので、優れた水捌け性が得られる。例文帳に追加

When used as an evaporator, since the condensate generated on a fin surface flows down on the corrugateed fin while passing through the opening part of the louver part, superior drainage performance is provided. - 特許庁

例文

また、FET2のソースには電圧Vsを印加する定電圧源7を接続すると共に、FET2のゲートにはFET2をオン状態とピンチオフ近傍の状態とに切換える可変電圧発生9を接続する。例文帳に追加

A constant voltage source 7 for applying voltage Vs is connected to the source of the FET 2, and a variable voltage generator 9 for switching the FET 2 to on or to the vicinity of pinch-off is also connected to the gate of the FET 2. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS