1016万例文収録!

「D loop」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

D loopの部分一致の例文一覧と使い方

該当件数 : 113



例文

misc_structure any secondary or tertiary structure or conformation that cannot be described by other Structure keys(stem_loop and D-loop) 例文帳に追加

misc_structure他の構造キー(stem-loop及びD-loop)により説明できない2次若しくは3次の構造又は配座 - 特許庁

NONLINEAR OPTICAL LOOP MIRROR AND OPTICAL A/D CONVERTER例文帳に追加

非線形光ループミラー及び光A/D変換器 - 特許庁

An open-loop control section 22 obtains command voltagesv_d, v_q on the dq axis, in accordance with a circuit equation of the motor, based on the command currents i_d^*, i_q^* and the angle speed ω_e, and values added with the corrected voltages Δv_d, Δv_qare used as command voltagesv_d, v_q.例文帳に追加

オープンループ制御部22は、指令電流i_d^* 、i_q^* と角速度ω_e に基づき、モータの回路方程式に従いdq軸上の指令電圧v_d 、v_q を求め、補正電圧Δv_d 、Δv_q を加算した値を指令電圧v_d 、v_q とする。 - 特許庁

The cover factor is shown as follows: CF={(D)^1/2×M}+{(D)^1/2×N} [wherein, D is the fineness of foundation yarn (dtex); M is wale density (loop counts/2.54 cm); and N is course density (loop counts/2.54 cm)].例文帳に追加

編地のCF={(D)^1/2 ×M}+{(D)^1/2 ×N} CF:カバーファクター D :地部構成糸の繊度(dtex) M :ウエル密度(ループ個数/2.54cm) N :コース密度(ループ個数/2.54cm) - 特許庁

例文

Specifically, letting an amount of delay of the entire closed loop as a feedback control loop be D, moving averages calculated "D-1" times for the output of the loop filter are negatively fed back to the input of the loop filter and the integral term of the loop filter multiplied by D as a gain is positively fed back to the input of the loop filter.例文帳に追加

具体的には、フィードバック制御ループとしての閉ループ全体の遅延量をDとしたとき、上記ループフィルタの出力の「D−1」回の移動平均を上記ループフィルタの入力に負帰還し、上記ループフィルタの積分項に対しDをゲインとして乗じたものを上記ループフィルタの入力に正帰還する。 - 特許庁


例文

To supply an output signal of an equalizing circuit to a phase lock loop of an A/D converter.例文帳に追加

等化回路の出力信号をA/D変換器のPLLに供給する。 - 特許庁

An open loop control part 22 acquires command voltages v_d and v_q on the dq axis according to a circuit equation of the motor based on the command currents i_d^* and i_q^* and the angular speed ω_e.例文帳に追加

オープンループ制御部22は、指令電流i_d^* 、i_q^* と角速度ω_e に基づき、モータの回路方程式に従いdq軸上の指令電圧v_d 、v_q を求める。 - 特許庁

An open loop controller 22 acquires command voltages v_d and v_q on a dq-axis according to a circuit equation of a motor based on command currents i_d^* and i_q^* on the dq-axis and an angular velocity ω_e of the motor.例文帳に追加

オープンループ制御部22は、dq軸上の指令電流i_d^* 、i_q^* とモータの角速度ω_e に基づき、モータの回路方程式に従いdq軸上の指令電圧v_d 、v_q を求める。 - 特許庁

An open loop control portion 22 obtains command voltages v_d, v_q on the dq axis, in accordance with a circuit equation of the motor, based on the command currents i_d*, i_q* and an angular velocity ω_e.例文帳に追加

オープンループ制御部22は、指令電流i_d^* 、i_q^* と角速度ω_e に基づき、モータの回路方程式に従いdq軸上の指令電圧v_d 、v_q を求める。 - 特許庁

例文

A command current setting section 25 is provided with a target value correcting section 26 for obtaining d-axis and q-axis current command values i_dc, i_qc to be given to an open loop control section 31, based on d-axis and q-axis current target values i_d^*, i_q^*.例文帳に追加

指令電流設定部25は、d軸およびq軸電流目標値i_d^*,i_q^*に基づき、オープンループ制御部31に与えるべきd軸およびq軸電流指令値i_dc,i_qcを求める目標値補正部26を備える。 - 特許庁

例文

An open loop control unit 22 calculates command voltages v_d, v_q on dq axis according to a circuit equation of a motor on the basis of command currents i_d^*, i_q^* on dq axis and the angular velocity ω_e of the motor.例文帳に追加

オープンループ制御部22は、dq軸上の指令電流i_d^* 、i_q^* とモータの角速度ω_e に基づき、モータの回路方程式に従いdq軸上の指令電圧v_d 、v_q を求める。 - 特許庁

An open-loop control part 22 obtains command voltages v_d, v_q on a dq axis according to a circuit equation of the motor, based on command currents i_d^*, i_q^* on the dq axis and an angular velocity ω_e of the motor.例文帳に追加

オープンループ制御部22は、dq軸上の指令電流i_d^*、i_q^*とモータの角速度ω_e に基づき、モータの回路方程式に従いdq軸上の指令電圧v_d 、v_q を求める。 - 特許庁

In the case of a digital emulation filter, placing the pre-distorted filter to the outside of an (A/D) loop/(D/A) loop can minimize noise.例文帳に追加

デジタルエミュレーションフィルタの場合、(A/D)ループ/(D/A)ループの外側にデジタル予歪みフィルタを配置することによりノイズを最小にできる。 - 特許庁

WIRELESS LOCAL LOOP TERMINAL AND SYSTEM HAVING HIGH- SPEED/HIGH-RESOLUTION D/A CONVERTER HAVING OFF-LINE SIGMA-DELTA CONVERSION AND STORAGE例文帳に追加

オフライン・シグマ−デルタ変換及び記憶装置を有する高速、高分解能D/A変換器を備えた無線加入者回線端末及びシステム - 特許庁

As a result, a modulated signal S3 suppressed noises generated in the D/A converter 6 by the loop filter 2 is supplied to a VCO 3.例文帳に追加

これにより、D/A変換器6で発生するノイズをループフィルタ2で抑圧した変調信号S3をVCO3へ供給する。 - 特許庁

In the loop portion 8, a mooring member 9 having larger width w than an interval d between the bead cores is arranged.例文帳に追加

ループ部8内に、一対のビードコア間隙dよりも大きな幅wを有する係留部材9を配設する。 - 特許庁

The encryption device puts a mark on a current number of loop times R when the numerical value D inputted in the function is a negative number (S59).例文帳に追加

暗号化装置は、関数に入力した数値Dが負数の場合に、現在のループの回数Rにしるしを付ける(S59)。 - 特許庁

Then, the echo generated in the loop 22 is converted back to analog signals by a D/A converter 24, added to original sounds in an adder 26 and outputted.例文帳に追加

帰還ループ22で発生されたエコーはD/Aコンバータ24でアナログ信号に戻され、加算器26で原音と加算して出力される。 - 特許庁

A modulated signal S10 from the D/A converter 6 is supplied to an adder 9 which is the previous stage of the loop filter 2 in a PLL unit 10.例文帳に追加

さらに、D/A変換器6からの変調信号S10をPLL部10におけるループフィルタ2の前段の加算器9へ印加する。 - 特許庁

The needle 3 is retracted toward a bottom of the sheet 2 (d), in a condition (a), and a loop 1 is formed by repeating this work.例文帳に追加

針3は、次いでシート2の底の方へ後退し(図(d))、図(a)の状態になり、これを繰り返えしてループ1を形成してゆく。 - 特許庁

The command current idc in the d-axis is the sum of feedback current idb and open loop current idf.例文帳に追加

このd軸の指令電流idcは、フィードバック電流idbと、開ループ電流idfとの和である。 - 特許庁

The correction feedback loop CF is provided at the time ratio adjusting section TA and corrects the pulse width of the PWM signal D.例文帳に追加

補正用帰還ループCFは時比率調整部TAに設けられており、PWM信号Dのパルス幅に補正を与える。 - 特許庁

A diode D is connected to the LC parallel resonance circuit 17 to flow back a loop current, thereby canceling the counter electromotive force caused across the inductor L.例文帳に追加

前記インダクタLとの間でループ電流を還流して打消すダイオードDを接続する。 - 特許庁

This three-dimensional net state structure consisting of a thermoplastic resin and having a linear loop shape having 0.3-5 mm diameter has 5-50 mm thickness and satisfying the formula: 2×D>d, wherein its loop radius is set as D and a distance between the centers of the adjacent loops as d.例文帳に追加

熱可塑性樹脂からなる直径0.3〜5mmの線条のループ形状を有する3次元構造体において、該3次元構造体が5〜50mmの厚みを有し、ループ半径をD、隣接するループの中心との中心間距離をdとしたとき、2×D>dであることを特徴とする3次元網状構造体。 - 特許庁

Then loop part waveform data are read from the external storage device, cluster by cluster, and transferred to the second buffer having a C buffer and a D buffer in specified timing to buffer and reproduce a loop waveform.例文帳に追加

次いで、CバッファおよびDバッファを有している第2バッファに、外部記憶装置からループ部波形データを1クラスタずつ読み出して所定タイミングで転送することにより、ループ波形をバッファリング再生していく。 - 特許庁

The structural feature is selected from the group consisting of a loop region from an IgNAR variable domain and the solvent exposed face at the C-terminus of the loop region 4 and in the C and D β-strands from an IgNAR variable domain.例文帳に追加

構造特徴が、IgNAR可変ドメイン由来のループ領域と、ループ領域4のC末端ならびにIgNAR可変ドメイン由来のCおよびDβ鎖における溶媒露出面とからなる群より選択される。 - 特許庁

When the difference D [4:0] stays within the setting range of '-7' to '8' and approaches the black level target value, since the feedback loop gain is restored to the substantial feedback loop gain, the black level feedback control indicates a stable response characteristic.例文帳に追加

差分D[4:0]が設定範囲“−7”〜“8”内となって黒レベル目標値に近付くと本来のフィードバックのループゲインとなるので安定した応答特性を示すこととなる。 - 特許庁

In this semiconductor integrated circuit device, at the preliminary pull-in of a phase locked loop circuit 1, a phase difference detection circuit 8 detects a phase difference between reception data D and reference clock signals RS and outputs phase difference detection signals PD to a loop filter 5 to be locked.例文帳に追加

位相同期ループ回路1の予備引き込み時に、位相差検出回路8が受信データDと基準クロック信号RSとの位相差を検出し、位相差検出信号PDをループフィルタ5に出力してロックさせる。 - 特許庁

A current control loop and a voltage control loop are provided to output modulation indexes mq' and md' to control line current (i) and a DC capacitor voltage uDC of a DC capacitor CDC of a compensator 3 to required reference values idref and uDCref, respectively.例文帳に追加

電流制御ループおよび電圧制御ループは、線電流(i)および補償器(3)の直流コンデンサ(C_DC)の直流コンデンサ電圧(u_DC)を所要基準値(i_d^ref、u_DC^ref)に対して制御するようにそれぞれ変調指数m_q’、m_d’を出力するために装備される。 - 特許庁

The subtracter 36 is inserted between the A/D converter 31 of the light clock PLL circuit and the loop filter 32, and a value subtracting the detection error data from a digital value which is obtained by the A/D conversion made for the phase error signal Δtp including the detection error, is outputted and given to the loop filter 32.例文帳に追加

減算器36はライトクロックPLL回路のA/D変換器31とループフィルタ32との間に挿入され、検出誤差を含む位相誤差信号ΔtpをA/D変換して得られたディジタル値から検出誤差データを減算したものを出力してループフィルタ32に与える。 - 特許庁

Further, variable reactive elements X2 to X9 are arranged on half-planes (σ_a, σ_b, σ_c, σ_d) including center points of loops of the loop wires and whose edge is a center axis C_0 of the loop of the parasitic element P11a in each of the parasitic elements.例文帳に追加

また、各無給電素子においてはそれぞれ、各ループ配線のループの中心点を有しかつ無給電素子P11aのループの中心軸C_0 を縁とする半平面(σ_a ,σ_b ,σ_c ,σ_d )上に各可変リアクタンス素子X2〜X9を1つずつ配置した。 - 特許庁

D-loop displacement loop; a region within mitochondrial DNA in which a short stretch of RNA is paired with one strand of DNA, displacing the original partner DNA strand in this region; also used to describe the displacement of a region of duplex DNA by a single stranded nucleic acid in the reaction catalyzed by RecA protein 例文帳に追加

D-loop置換ループ。ミトコンドリアDNA内部の領域であって,そこでRNAの短区間がこの領域の原パートナーDNAのらせん構造を置換して,DNAと対合する。またRecAタンパク質により触媒された反応において単一らせん構造鎖の核酸による2重鎖DNAの領域の置換を説明するのにもまた使用される。 - 特許庁

After an instruction execution part executes a block repeat instruction BR, a loop control part inputs a "fictitious branch instruction (for loop formation)" into the instruction execution part, while the loop control part makes a branch be performed on the instruction of the head of a block in timing, wherein a dispatch program counter PC-D indicates an address of a last instruction of a target loop.例文帳に追加

命令実行部がブロックリピート命令BRを実行した後、対象のループの最後の命令のアドレスをディスパッチプログラムカウンタPC−Dが指し示したタイミングで、ループ制御部が上記ブロックの先頭の命令に分岐をさせつつ「架空の分岐命令(ループ形成用)」を命令実行部に投入する。 - 特許庁

A loop filter 5, a D/A converter 6 and a voltage controller oscillator 7 generate clock signals from the phase difference information, and control the sampling timing of the A/D converter 1.例文帳に追加

ループフィルタ5、D/A変換器6及び電圧制御発振器7は、位相差情報からクロック信号を生成して、A/D変換器1のサンプリングタイミングを制御する。 - 特許庁

This noise shaping A/D conversion circuit uses a surface acoustic wave device and a crystal device or a ceramic device in a loop filter in a noise shaping A/D converter.例文帳に追加

ノイズシェーピングA/D変換器におけるループフィルタ中に、弾性表面波デバイス、水晶デバイスまたはセラミックデバイスが用いられているノイズシェーピングA/D変換回路である。 - 特許庁

A light clock PLL circuit consists of a phase comparator 21, A/D converter 31, loop filter 32, D/A comverter 33, VCO 23 and frequency divider 24.例文帳に追加

ライトクロックPLL回路は、位相比較器21、A/D変換器31、ループフィルタ32、D/A変換器33、VCO23及び分周器24からなる。 - 特許庁

An R smoothing part 27 smoothes an R value obtained by the R calculation part 26, and the open-loop control part 22 uses the R value smoothed to determine the command voltages v_d, v_q.例文帳に追加

R平滑部27はR算出部26で求めたR値に対して平滑化処理を行い、オープンループ制御部22は指令電圧v_d 、v_q を求めるときに平滑化されたR値を使用する。 - 特許庁

An output terminal 01 of a D/A output port 21A and an input terminal I1 of an A/D input port 21B are connected to a loop in free channels of the input/output IC 21 for keyboard control.例文帳に追加

鍵盤制御用入出力IC21の空きチャンネルにおいて、D/A出力ポート21Aの出力端子O1とA/D入力ポート21Bの入力端子I1をループに接続する。 - 特許庁

In the radio LAN system where one master station 1 and a plurality of slave stations 2 to 5 are connected by main lines A to D by radio, the adjacent slave stations are sequentially connected in a loop shape by auxiliary lines (a) to (d) by infrared communication.例文帳に追加

1つの親局1と複数の子局2〜5を無線による主回線A〜Dで接続する無線LANシステムにおいて、隣接する子局間を赤外線通信による副回線a〜dにより順次ループ状に接続する。 - 特許庁

Switch means B1-B4 are provided for connecting/disconnecting the link of nodes A-D so that the connection can be made normal by controlling these switch means B1-B4 even when a redundant link forming the loop of nodes A-D exists.例文帳に追加

ノード間のリンクを接断するスイッチ手段を設け、ノード間のループを形成する冗長なリンクが存在するときでも、このスイッチ手段を制御することにより接続関係を正常な関係とする。 - 特許庁

A loop coil 10 on one side is constructed in such a way that one of a loop 11 is composed of one bundle of conductive wires 12, and that loops 11 adjacent to each other are disposed at intervals d in sizes equal to or larger than the width φ of one bundle of conductive wires.例文帳に追加

一方のループコイル10の構造を、1つのループ11が一束の導線12によって構成されるとともに、隣り合うループ11同士が一束の導線の横幅φと同等以上の大きさの間隔dで配置された構造とする。 - 特許庁

In the present invention, a sample being stored at a sample loop 16 is pushed by a mobile phase being fed into a liquid-feeding pump 3 from a mobile phase well 2, is passed through a sample loop inlet port (d) and a leading port (b), is set to a separation column 5 for elution, and then is analyzed by a detector 6.例文帳に追加

本発明では、サンプルループ16に貯留された試料が移動相溜2から送液ポンプ3により送り込まれた移動相により押し出されて、サンプルループ入口ポート(d)、導出ポート(b)を経て分離カラム5に送られ溶離された後、検出器6にて分析される。 - 特許庁

And in this case, as a circuit having no feedback loop is used for the equalizing circuit 7, an output signal of this equalizing circuit 7 is supplied to a phase lock loop 11 and can be used for extracting a data clock of a reproduced signal when analog/digital conversion is performed by the A/D converter 6.例文帳に追加

そしてこの場合に、等化回路7には例えば帰還ループを有しない回路が用いられるので、この等化回路7の出力信号を位相ロックループ11に供給してA/D変換器6でアナログ−デジタル変換を行う際の再生信号のデータクロックの抽出に用いることができる。 - 特許庁

To provide a loop oscillation detecting apparatus capable of detecting correctly the loop oscillation without erroneous detection when a D/U (a value in dB) is negative which denotes, with a common logarithm, the loop oscillation generated by a sneak of signals between transmitting and receiving antennas of a broadcast wave relay station for performing retransmission with an identical frequency constituting an SFN.例文帳に追加

SFNを構成する同一周波数再送信を行う放送波中継局の送受アンテナ間での信号の回り込みによって発生するループ発振を常用対数で表記されるD/U(dB値)が負の場合においても、誤検知することなく正確に検知することのできるループ発振検知装置を提供すること。 - 特許庁

To provide a phase-locked loop for extracting a clock signal CK from a random NRZ type data signal D, especially a phase-locked loop of double loop arrangement including a phase comparison circuit and a frequency comparison circuit, in which both wide capture range and extraction of a high quality clock signal can be realized without requiring a reference clock signal.例文帳に追加

ランダムNRZ形式のデータ信号Dからクロック信号CKの抽出を行う位相同期回路、特に位相比較回路と周波数比較回路の両方を含む2重ループ構成の位相同期回路において、参照クロック信号を必要とすることなく広キャプチャ・レンジ化と高品質クロック信号の抽出との両立を実現することができる位相同期回路を提供する。 - 特許庁

Since the loop antenna 110 acts as a 1/4 wavelength monopole antenna, the antenna system 100 is utilized as an antenna system for transceiving an electromagnetic wave (frequency f_d) with a frequency band whose center frequency is c/4L (Fig. B).例文帳に追加

すると、ループアンテナ110は1/4波長モノポールアンテナとして動作するので、c/4L<f_Hならば、アンテナ装置100は、中心周波数c/4Lの帯域の電磁波(周波数f_d)を送受信するアンテナ装置として利用できる(1.B)。 - 特許庁

This cap A having a linking tool D is obtained by making a loop string C by linking both ends as the one piece of string, installing circular holes F at the predetermined positions of the used nonwoven fabric B, taking out both the ends of the string C from both of the circular holes F to the outside and attaching the linking tool D to each of them.例文帳に追加

使用する不織布Bの定められた位置に円孔Fを設け両端を繋いだ輪状の紐Cを1本の紐状にして、両円孔Fより紐Cの両端を外部に出し、それぞれ連結器具Dを取り付けると連結器具Dを有する帽子Aとなる。 - 特許庁

Besides, a PLL circuit is composed of the A/D converter 17, the adaptive equalizer 16, a phase error detecting circuit 9, a phase shift circuit 42, a D/A converter 11, a loop filter 12 and a variable frequency oscillating circuit 14 and a clock signal 15 becomes a clock with a phase synchronized to reproduced data.例文帳に追加

また、AD変換器17、適応イコライザ16、位相誤差検出回路9、位相シフト回路42、DA変換器11、ループフィルタ12および可変周波数発振回路14でPLL回路を構成し、クロック信号15は、再生されたデータに位相同期したクロックとなる。 - 特許庁

At this time, it reduces and corrects the estimated rotational speed of the rotor computed in the last feedback loop, and estimates and computes a d-axis induced voltage from the reduced and corrected rotor estimated rotational speed, and estimates and computes the rotational speed of the rotor, based on the estimated and computed d-axis induced voltage.例文帳に追加

このとき、前回のフィードバックループで算出したロータの推定回転速度を低減補正し、低減補正したロータ推定回転速度からd軸誘起電圧を推定算出し、該推定算出されたd軸誘起電圧に基づいてロータの回転速度を推定算出する。 - 特許庁

例文

In this displacement measuring system 10, a closed loop is constituted, which is expressed as follows: light emitting element 12-(a space with a distance D)-measuring arm 8 which is a measuring object-(a space with a distance D)-light receiving element 16-amplifier 32-phase shift circuit 34-light emitting element 12.例文帳に追加

変位計測システム10においては、発光素子12−(距離Dの空間)−被測定対象である測定アーム8−(距離Dの空間)−受光素子16−増幅器32−位相シフト回路34−発光素子12の閉ループが構成される。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS