1016万例文収録!

「signal gnd」に関連した英語例文の一覧と使い方(5ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > signal gndに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

signal gndの部分一致の例文一覧と使い方

該当件数 : 244



例文

Two-input/one-output type switches are used as the switches S24 to S28, an input signal Vi inputted to one input terminal of each switch and the other input terminal connected to the ground (GND) as potential connected to an uninverted input terminal (+) of the operational amplifier 10.例文帳に追加

スイッチS24〜S28としては、2入力−1出力型のものを使用し、各一方の入力端子に入力信号Viが入力され、他方の入力端子が共通に、オペアンプ10の非反転入力端子(+)に接続されている電位である接地(GND)に接続する。 - 特許庁

In a redundant row decoder 4 of a DRAM, plural N channel MOS transistors 31a, 32a receiving a pre-decoding signal X0 allotted to word lines WL corresponding to each gate are connected in series between one side of terminals of each fuse (e.g. 30a) and a line of a ground potential GND.例文帳に追加

DRAMの冗長行デコーダ4において、各ヒューズ(たとえば30a)の一方端子と接地電位GNDのラインとの間に、各々ゲートがともに対応のワード線WLに割当てられたプリデコード信号X0を受ける複数のNチャネルMOSトランジスタ31a,32aを直列接続する。 - 特許庁

In an MRAMb (magnetic random access memory), when a write data signal DI is at an "H" level, a power supply voltage Vdd is applied to one end of a source line SL corresponding to a selected memory cell MC and also a grounding voltage GND is applied to both ends of a corresponding bit line BL.例文帳に追加

このMRAMでは、書込データ信号DIが「H」レベルの場合は、選択されたメモリセルMCに対応するソース線SLの一方端に電源電圧Vddを印加するとともに、対応のビット線BLの両端に接地電圧GNDを印加する。 - 特許庁

To reduce a noise component furthermore by adopting the configura tion of a PLL frequency synthesizer circuit that can prevent propagation of jitter in a prescaler output signal and jitter caused by fluctuation in power supply VDD and ground GND to post-stage circuits in addition to prevention of propagation of jitter caused in an output of a frequency divider to a phase comparator.例文帳に追加

分周器出力に生じるジッタの位相比較器への伝搬防止に加えて、プリスケーラ出力信号のジッタ、電源VDD、接地GNDの揺れに起因するジッタの後段回路への伝搬をも防止できる構成とし、雑音成分の更なる低減を可能とする。 - 特許庁

例文

When a test input signal H is input to the test pad 3c when flash measured, the circuit 4 pulls down a Low input request pad 3a to a ground (GND) level, and the circuit 5 pull ups a High input request pad 3b to a reference voltage (VDD) level.例文帳に追加

フラッシュ測定時にテストパッド3cへテスト用入力信号Hを入力すると、プルダウン回路4ではLow入力要パッド3aを接地(GND)レベルまで引き下げ、且つプルアップ回路5ではHigh入力要パッド3bを基準電圧(VDD)レベルまで引き上げる。 - 特許庁


例文

This packaging member has a structure, in which a wiring board 1 for the input and output of an actuating signal with the semiconductor device 10; a conductor plate 2 for supplying electric power for supplying operating power for the semiconductor device 10; and a conductor plate 3 for GND are layered via insulating films 4.例文帳に追加

半導体デバイス10に対して動作信号の入出力を行う配線基板1と、半導体デバイス10に動作電源を供給するための電源供給用導体板2およびGND用導体板3とを、絶縁フィルム4を介して積層した構造の実装部材を備える。 - 特許庁

When data write is completed in a memory cell 11 and a reset signal RST is made 'H', control voltage MCD outputted from a write-in control circuit 30 is made ground voltage GND, and the discharge of electric charges on a drain line DL is started.例文帳に追加

メモリセル11へのデータの書込みが終了して、リセット信号RSTが“H”になると、書込み制御回路30から出力される制御電圧MCDが接地電圧GNDとなってドレイン線DL上の電荷の放電が開始される。 - 特許庁

The second communication devices are put on the human body nearby the road surface, and each has a second signal electrode (52) capacitively coupled to the human body and receiving or transmitting signals from and to the first communication device, and a second GND electrode (58) capacitively coupled to the first communication device through the ground.例文帳に追加

第2通信装置は、路面の近傍にて人体に装着されるとともに、人体と容量的に結合し、第1通信装置との間で信号の受信或いは送信が可能な第2信号電極(52)と、アースを介して第1通信装置と容量的に結合する第2GND電極(58)とを備える。 - 特許庁

The transistors M1 and M2 have the form (source follower) in which the sources are connected to an output point P, are connected in series to VDD and GND between two power supply terminals, and perform the push-pull driving of the output point P in response to an output signal of the differential amplification circuit 11.例文帳に追加

トランジスタM1とM2は、出力点Pに互いのソースが接続される形態(ソースフォロア)で二つの電源供給端子間VDDとGNDに直列接続されると共に、差動増幅回路11の出力信号に応答して出力点Pをプッシュプル駆動する。 - 特許庁

例文

On the other hand, two LPFs 5, 6 are connected in parallel with an output of the class D amplifier 3 at a side of the virtual signal GND, an output of the LPF 5 is supplied to a ground side input terminal of the speaker 8, and an output of the LPF 6 is supplied to a ground side input terminal of the speaker 9.例文帳に追加

一方、仮想信号GND側のD級アンプ3の出力側に、2つのLPF5,6を並列に設け、LPF5の出力をスピーカ8の接地側入力端に供給し、LPF6の出力をスピーカ9の接地側入力端に供給する。 - 特許庁

例文

An analog wiring 170 is arranged between the input and output block 110 and the analogue signal circuit block 120 or the like, and the unit capacity cells 10a in the capacity insertion area 160 are connected to an electric power source and wirings 171, 172 of a GND potential by veer conductors 173, 174.例文帳に追加

入出力ブロック110とアナログ信号回路ブロック120等との間にアナログ配線170を配置し、ビア導体173,174により容量挿入領域160の単位容量セル10aを電源,GND電位の配線171,172に接続する。 - 特許庁

A cell comprises a power line VCC, a ground line GND, voltage supply lines VS1 and VS2, a signal line SL, control lines CL1, CL3 and CL4, switches SW1, SW2, SW3 and SW4, a P-type TFT Qp, a capacity element C, and a current load element LED.例文帳に追加

セルは、電源線VCC、接地線GND、電圧供給線VS1、VS2、信号線SL、制御線CL1、CL3、CL4、スイッチSW1、SW2、SW3、SW4、P型TFT Qp、容量素子C、電流負荷素子LEDで構成される。 - 特許庁

In a fuse trimming circuit 20, each of resistors 26a, 26b and 26c is placed as a current limiting means in the first to fourth signal paths, where the ESD surge current flows from pads 23a and 23b to the power supply line VDD and grounding line GND via a fuse resistor 22.例文帳に追加

パッド23a,23bからESDサージ電流がヒューズ抵抗22を介して電源ラインVDDおよび接地ラインGNDへ流れる第1〜第4経路に電流制限手段として抵抗26a,26b,26cが設けられている。 - 特許庁

To surely protect a push side output transistor so that it is not destroyed without spoiling sound quality of an output signal of a power amplifier IC even at a state that the power amplifier IC is erroneously connected to a GND open grounding state in a power amplifier system.例文帳に追加

パワーアンプシステムにおいて、パワーアンプICがGNDオープン地絡状態に誤接続された状態の場合でも、パワーアンプICの出力信号の音質を損ねることなく、プッシュ側出力トランジスタを破壊しないように確実に保護する。 - 特許庁

The components 4 and the wiring pattern are enclosed in a sandwich structure from the front surfaces and the rear surfaces by a GND solid pattern with the use of a film shape member with a conductive layer formed on the whole surface, thereby covering the flexible board 6a by excluding a connector part 7 for inputting a signal.例文帳に追加

信号が入力されるコネクタ部7を除いて、フレキシブル基板6aを覆うように、全面に導電層が形成されたフィルム状部材により、部品4及び配線パターンをGNDベタパターンにより表面・裏面からサンドイッチ構造に包み込む。 - 特許庁

Also, each of sub-bit line is arranged in parallel to a signal line connected to six bank selection lines BSni and a main bit line, and a memory cell transistor can be selected by combining levels of two virtual GND lines VGi, VGi+1 arranged at a left side and a right side of this main bit line DGi.例文帳に追加

また、副ビット線のそれぞれを6本のバンク選択線BSniに入力される信号および主ビット線に対して平行に配置され、この主ビット線DGi の左右に配置された2本の仮想GND線VGi 、VGi+1 のレベルの組み合わせにより、メモリセルトランジスタを選択可能としている。 - 特許庁

An integral voltage V14 provided by continuously integrating an input voltage Vi and a reference voltage VRn is compared with a standard voltage GND by a voltage comparator 17, and a time required for inversion of its comparison result is counted by a counter 23 with the counting result outputted as a digital signal OUT.例文帳に追加

入力電圧Vi及び参照電圧VRnを連続して積分して得られた積分電圧V14は、電圧比較器17によって基準電圧GNDと比較され、その比較結果が反転するまでの時間がカウンタ23でカウントされ、カウント結果がディジタル信号OUTとして出力される。 - 特許庁

In this way, voltage in a ground side of a pulse transformer T1 is higher than the true ground (GND) level by the Zener voltage component of the Zener diode DZ1, to suppress the ringing voltage, when the drive signal is turned OFF, to the threshold value or less of gate voltage of an FETQ7.例文帳に追加

これによって、パルストランスT1のグランド側の電圧は、真のグランド(GND)レベルよりツェナーダイオードDZ1のツェナー電圧分だけ高い状態となり、ドライブ信号OFF時のリンギング電圧はFETQ7のゲート電圧の閾値以下に抑えられる。 - 特許庁

A source side output transistor T1 and a sink side output transistor T2 are connected in series between a high level power supply Vcc and a low level power supply GND, and an output signal Vo is outputted from a connecting point of the output transistors T1, T2.例文帳に追加

ソース側出力トランジスタT1とシンク側出力トランジスタT2とが高電位電源Vccと低電位側電源GNDとの間に直列に接続され、出力トランジスタT1,T2の接続点から出力信号Voが出力される。 - 特許庁

Column lines BL0-BLn are connected with a read amplifier 3, and to read a data signal DA from a selected memory cell MC3 via the column line BL2 connected with the selected memory cell MC3, or to write the data signal DA in the sel.ected memory cell MC3, row lines WL0-WLm can be connected to a selection signal terminal GND.例文帳に追加

列ラインBL0〜BLnは読み出し増幅器3と接続されており、選択されたメモリセルMC3と接続された列ラインBL2を介して、その選択されたメモリセルMC3からデータ信号DAを読み出すために、またはその選択されたメモリセルMC3へデータ信号DAを書き込むため、行ラインWL0〜WLmはそれぞれ選択信号用端子GNDと接続可能である。 - 特許庁

The receptacle, defined a given standard of an interface transferring data using differential signals and connected to a plug to transfer signals, has a feature of comprising a power terminal VBUS, a ground terminal GND, first and second differential signal terminals DP and DM for transferring first and second differential signals, and at least one of protection element prepared between the power terminal VBUS and the ground terminal GND.例文帳に追加

差動信号を用いてデータ転送を行う所与のインターフェース規格によって定義され、プラグと接続されることで信号を伝達するためのレセプタクルであって、電源端子VBUSと、グランド端子GNDと、第1、第2の差動信号を伝達するための第1及び第2の差動信号端子DP、DMとを有し、前記電源端子VBUSと前記グランド端子GNDの間に設けられる少なくとも一つの保護素子を含むことを特徴とするレセプタクル。 - 特許庁

When a TFT for driving the liquid crystal element is an n-channel type one, the shift register sets the scanning signal to the selected scanning line 112 to an H level during display operation, and outputs the scanning signal at potential above an L level and below the H level, desirably, at ground potential Gnd before turning off the power supply in an off-sequence operation.例文帳に追加

液晶素子を駆動するTFTがnチャネル型である場合、シフトレジスタは、表示動作時では、選択された走査線112への走査信号をHレベルとし、オフシーケンス動作にあって電源遮断前では、Lレベルを上回る電位であってHレベルを下回る電位、望ましくは接地電位Gndとする。 - 特許庁

To independently form a grounding potential GND coming into contact with a P type isolation region surrounding an outer periphery of transistors constituting a cascode circuit, whereby a leakage to the input terminal side of a reception signal of a local oscillator signal component is suppressed to the minimum.例文帳に追加

ICチップ小型化に伴い、ダブルバランストミキサ回路の上段部から下段部への局部発振器信号の漏洩経路として、配線を経由する従来のもの以外に、ダブルバランストミキサ部とカスコード部の間のP^+型分離領域が持つ寄生容量を経由するものの割合が高まり、ローカル漏洩特性が劣化する。 - 特許庁

A pair of input capacitors C1-C2 are used as an input capacitor, each is charged to supply voltage VDD and ground voltage GND, samples an input analog signal, selectively connected to the other in parallel by a switch to move the electric charges between both input capacitors C1-C2 and to set voltage VCOM (=VDD/2) at time of no signal of an input terminal 16.例文帳に追加

入力キャパシタとして1対の入力キャパシタC1−C2を使用し、それぞれ電源電圧VDD及び接地電圧GNDに充電されると共に入力アナログ信号をサンプリングし、スイッチにより選択的に並列接続されて両入力キャパシタC1−C2間で電荷を移動させ、入力端子16の無信号時電圧VCOM(=VDD/2)を設定する。 - 特許庁

The photoelectric conversion part 42 operates by voltage VD and a GND level provided by a direct current power supply line isolated from the alternate current power supply AC, receives the light signal by a photo diode 42b, generates a voltage signal FW corresponding to receiving intensity, and inputs it to a CPU 51 of a alternate current power supply state detection part 5.例文帳に追加

光電気変換部42は、交流電源ACとは絶縁された直流の電源ラインから与えられる電圧V_DとGNDレベルとによって動作し、フォトダイオード42bによって光信号を受信し、受信強度に応じた電圧の信号FWを生成して、交流電源状態検出部5のCPU51に入力する。 - 特許庁

In the clock detection circuit for detecting a clock inputted to a clock signal input terminal by a first capacitor and a resistor which are connected in parallel between an output terminal and GND, two rectifying elements are connected in series between an input terminal for connecting optional potential and the output terminal and a second capacitor is connected between the node of the rectifying elements and the clock signal input terminal.例文帳に追加

出力端子とGNDの間に並列に接続した第1の容量と抵抗でクロック信号入力端子に入力されるクロックを検出するクロック検出回路において、任意の電位を接続する入力端子と出力端子の間に整流素子を2個直列に接続し、整流素子の接続点とクロック信号入力端子の間に第2の容量を設けた。 - 特許庁

A chip capacitor 60 is connected at one end to the ground (GND) and at the other end to a clock signal line 50, for feeding a clock signal to a clock input terminal 21 of a BB-IC (base band processing integrated circuit) 20 from a clock output terminal 13 of an RF-IC (radio circuit integrated circuit) 10 containing a clock generator circuit 11.例文帳に追加

クロック発生回路11を内蔵したRF−IC(無線回路部集積回路)10のクロック出力端子13からBB−IC(ベースバンド処理集積回路)20のクロック入力端子21へクロック信号を供給するクロック信号ライン50にチップコンデンサ60の一端を接続し、チップコンデンサ60の他端をグランド(GND)に接続する。 - 特許庁

From a wireless device in a car, a first signal including a periodic pulse noise from the voltage variation on the GND line 54 of the wiring 56 to an in-vehicle device generating the periodic pulse noise is detected by a noise detection unit 50, and input to a first bandpass filter 60 which passes only the signal of a predetermined first frequency band.例文帳に追加

車室内の無線装置から、周期的パルス性ノイズを発生する車載装置への配線56のGND線54の電圧変動から周期的パルス性ノイズを含む第1の信号をノイズ検出部50で検出し、所定の第1周波数帯域の信号のみを通過させる第1帯域通過フィルタ60に入力する。 - 特許庁

The power source input impedance of an LSI is calculated from the number of output buffers of an LSI, the output impedance of the output buffer, LSI terminal, package, the characteristic impedance of the power source/GND of a chip terminal section, the characteristic impedance of a signal, the characteristic impedance of wiring connected to the LSI output terminal, and the damping resistance of an output signal.例文帳に追加

LSIの出力バッファ数、出力バッファの出力インピーダンス、LSI端子、パッケージ、チップ端子部分の電源/GNDの特性インピーダンス、信号の特性インピーダンス、LSI出力端子に接続する配線の特性インピーダンス、出力信号のダンピング抵抗からLSIの電源入力インピーダンスを計算する。 - 特許庁

A class D amplifier constituting a transmitter has a small-power transistor Q14 which performs ON/OFF control over an amplifier output with a voice signal on a gate sides of high-power transistors Q10 and Q12 switching in mutually opposite-phase timings and small-power transistors Q15 and Q16 which turn ON/OFF with the voice signal to pull electric charges fast on an GND side of a transformer.例文帳に追加

送信機を構成するD級電力増幅器は、互いに逆相のタイミングでスイッチングを行うハイパワートランジスタQ10とQ12のゲート側に、音声信号によって増幅器出力のオン/オフを制御する小電力用のトランジスタQ14を備え、トランスのGND側に音声信号によってオン/オフし、電荷を高速に抜く小電力用のトランジスタQ15、Q16を備える。 - 特許庁

In the optical module, side surfaces of a conductor pattern end on a multilayer ceramic substrate are metallized by a half via and castellation or the like in order to increase the mounting strength of a lead pin, and mechanism is provided at the multiplayer ceramic itself in order that a metallized position for at least one GND and signal is positioned by being dislocated in the signal transmission direction.例文帳に追加

本発明の光モジュールでは、多層セラミック基板上の導体パターン端には、リードピンの取り付け強度を高めるために、ハーフビア、キャスタレーション等によって側面がメタライズされており、少なくとも一つのGND用と信号用のメタライズの位置が信号伝送方向にずれて位置するべく、多層セラミック自体に機構が設けられていることを特徴とする。 - 特許庁

To solve a problem that, in a flexible wiring substrate including a jumper line, noise generated from one FPC for connecting a signal line can not be shielded only by connecting the signal lines of two circuit boards and a GND via separate FPCs, since it is extremely difficult occasionally to lay around the jumper line inside a hinge of folder type portable telephone in various shapes.例文帳に追加

ジャンパ線を有するフレキシブル配線基板は、様々な形状の折り畳み式携帯電話機のヒンジの中にジャンパ線を這わすことは非常に困難である場合があり、2つの回路基板の信号線とGNDとを別々のFPCで接続するだけでは、信号線を接続するための一方のFPCから発生するノイズのシールドができない。 - 特許庁

A drive circuit DR1 comprises a voltage converting circuit CVCKT receiving a block selecting signal BSi and converting it into a signal of a boosted potential level, and N channel MOS transistor TN14 and N channel MOS transistor TN 13 connected in series between a boosted potential Vpp and a ground potential GND.例文帳に追加

駆動回路DR1は、ブロック選択信号BSiを受けて、昇圧電位レベルの信号に変換するための電圧変換回路CVCKTと、昇圧電位Vppと接地電位GNDとの間に直列に接続されるNチャネルMOSトランジスタTN14とNチャネルMOSトランジスタTN13とを含む。 - 特許庁

A drive circuit 10 outputs an output voltage VOUT1 that is, as a driving signal, at "H" (on level) determined by a supply voltage VCC or at "L" (off level) determined by a ground voltage GND, from an inverter G4 to a gate of a semiconductor device Q1 on the basis of a control signal S11 given from an input circuit 11.例文帳に追加

ドライブ回路10は、入力回路11より得られる制御信号S11に基づき、インバータG4から電源電圧VCCにより決定される“H”(オンレベル)、あるいは接地電圧GNDにより決定される“L”(オフレベル)の出力電圧VOUT1を駆動信号として半導体デバイスQ1のゲートに出力する。 - 特許庁

When the node α is in the floating state, a capacitive coupling between the gate and the source of the TFT 203 by the capacity 205 is used to make a potential of the node α higher than VDD, so that an output signal having an amplitude between VDD and GND can be normally obtained without amplitude attenuation due to a threshold of the TFT.例文帳に追加

ノードαが浮遊状態のとき、容量205によるTFT203のゲート−ソース間の容量結合を利用してノードαの電位をVDDよりも高い電位とし、これによって、TFTのしきい値に起因する振幅減衰が生ずることなく、正常にVDD−GND間の振幅を持った出力信号を得ることが出来る。 - 特許庁

The control board module 20 consists of a multilayer wiring board arranged opposite to the driver substrate 11 immediately above the power semiconductor module 10 and having at least one GND layer, i.e. a control board 21 provided with a circuit for generating a control signal on the surface not facing the driver substrate 11, and a shield plate 23 covering the space on the side not facing the driver substrate.例文帳に追加

制御基板モジュール20は、パワー半導体モジュール10の直上にドライバ基板11と対向して配置される、少なくとも1つのGND層を有する多層配線基板であって、ドライバ基板11に対向しない非対向面に制御信号を生成する信号生成回路が備えられた制御基板21と、非対向面側の空間を覆うシールドプレート23とからなる。 - 特許庁

When a power-saving mode signal PS is supplied, this color liquid crystal display is driven by applying a power source voltage VDD selected based on each of the highest order bits MSB1-MSB528 of display data PD'1-PD'528 or the ground voltage GND to the corresponding data electrodes of the color liquid crystal display 1 as the data signals.例文帳に追加

このカラー液晶ディスプレイの駆動方法は、省電力モード信号PSが供給された場合には、表示データPD'_1〜PD'_528の各最上位ビットMSB_1〜MSB_528に基づいて選択した電源電圧V_DD又は接地電圧GNDをデータ信号としてカラー液晶ディスプレイ1の対応するデータ電極に印加する。 - 特許庁

A coaxial-cable connecting connector 102 is provided in a radio control board 101; an antenna matching board 105 is provided on an antenna holder 104; and the antenna 103, which is connected and formed in a looped shape between a signal terminal of the board 105 and a ground (GND) terminal thereof, is set and fixed to the antenna holder 104.例文帳に追加

無線制御基板101には同軸ケーブル接続コネクタ102が設けられ、アンテナホルダ104上にはアンテナ整合基板105が設けられ、アンテナ整合基板105の信号端子とGND端子間にアンテナ103がループ状に接続形成され、アンテナ103はアンテナホルダ104にセットされ、固定される。 - 特許庁

Video-signal processing circuits 111, 112 to 11n in each channel for the video processing circuit 10 are supplied with a positive power-supply voltage +V and a ground voltage GND, and output driver circuits 121, 122 to 21n in each channel for the video processing circuit 10 are supplied with the positive power-supply voltage +V and a negative power-supply voltage -V.例文帳に追加

映像処理回路10の各チャネルの映像信号処理回路111,112,・・・,11nに正電源電圧+Vと接地電圧GNDを供給し、映像処理回路10の各チャネルの出力駆動回路121,122,・・・,21nに正電源電圧+Vと負電源電圧−Vを供給する。 - 特許庁

A PL selecting circuit 70R comprises a transistor TE1 which is turned on when a word line WL is selection voltage and supplies a plate line selection signal PS(R) to a plate line LPL(R), and a transistor TE2 which is turned on when the word line WL is non-selection voltage and sets the plate line LPL(R) to a voltage level of GND.例文帳に追加

PL選択回路70Rは、ワード線WLが選択電圧の場合にオンになり、プレート線LPL(R)にプレート線選択信号PS(R)を供給するトランジスタTE1と、ワード線WLが非選択電圧の場合にオンになり、プレート線LPL(R)をGNDの電圧レベルに設定するトランジスタTE2を含む。 - 特許庁

Additionally, an external capacitor element 26 is connected to the connection point of resistors 38 and 39 between a VCC and a GND terminal inside the semiconductor integrated circuit, and 1/2 VCC signal is made to fall slowly when the power is turned off to thereby turn on the MOS transistor 23, increasing gate voltage the muting transistor (MOS transistor 21) and turning on the MOS transistor 21.例文帳に追加

また、半導体集積回路内部でVCCとGND端子間の抵抗38と抵抗39との接続点に外付け容量26を接続し、電源オフしたときに1/2VCC信号をゆっくり立ち下げることで、MOSトランジスタ23がオンして、ミューティングトランジスタ(MOSトランジスタ21)のゲート電圧を上げてMOSトランジスタ21をオンする。 - 特許庁

Furthermore, a short-circuiting part 26 which causes a short circuit between the outer terminal 23 of the power supply wire PWR, where the plated led wire 25 is formed and the outer terminal 23 of the signal wire SIG and between the outer terminal 23 of the power supply wire PWR and the outer terminal 23 of a ground wire GND, is formed on the rear of the package 21.例文帳に追加

更に、パッケージ21の裏面に、メッキ引出線25が形成された電源線PWRの外部端子23と信号線SIGの外部端子23との間、及び、電源線PWRの外部端子23とグランド線GNDの外部端子23との間をそれぞれ短絡する短絡部26を形成する。 - 特許庁

Regarding a pixel 101 including a light emitting element 34 that emits light in accordance with a drive current, a write transistor 31 for writing a video signal, a driver transistor 32 for supplying a drive current to the light emitting element 34 and an auxiliary capacitor 231 connected between the write transistor 31 and a GND, N pixels (N is integer ≥2) are arranged on the same horizontal line.例文帳に追加

駆動電流に応じて発光する発光素子34と、映像信号を書き込む書き込みトランジスタ31と、駆動電流を発光素子34に供給する駆動トランジスタ32と、書き込みトランジスタ31とGNDとの間に接続される補助容量231とを備える画素101は、同一水平ラインにN個(Nは2以上の整数値)配置される。 - 特許庁

例文

The magnetic field measuring array sensor 101 includes: a plurality of input/output conductors 105 for outputting a signal corresponding to a detected magnetic field; a plurality of linear conductors 103 arranged on one ends of the input/output conductors 105; and a GND 107 arranged on the other ends of the input/output conductors 105.例文帳に追加

磁界計測アレイセンサ101が、検出した磁界に対応する信号を出力可能な複数の入出力導体105と、複数の入出力導体105の一端側に配置される複数の線状導体103と、複数の入出力導体105の他端側に配置されるGND107とを備えた。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS