1016万例文収録!

「address prediction」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > address predictionに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

address predictionの部分一致の例文一覧と使い方

該当件数 : 50



例文

As a load address look-ahead system, a 'fixed interval address prediction system' and an 'address set prediction system' are used.例文帳に追加

ロードアドレスの先読み方式としては、「固定間隔アドレス予測方式」と「アドレス組予測方式」とが用いられる。 - 特許庁

An inter-frame prediction processing apparatus 1 has an address notifier 2 and a prediction value calculator 3.例文帳に追加

フレーム間予測処理装置1は、アドレス通知部2と予測値算出部3とを有する。 - 特許庁

To quickly generate an address in the case of reading a prediction macro block from a frame memory.例文帳に追加

フレームメモリから予測マクロブロックを読み出す場合のアドレスを迅速に生成する。 - 特許庁

To provide a mechanism for performing branch prediction with high accuracy only with a return address stack.例文帳に追加

リターンアドレススタックのみで精度良く分岐予測を行う機構を提供する。 - 特許庁

例文

PROCESSOR WITH CACHE WAY PREDICTION USING BRANCH TARGET ADDRESS AND METHOD THEREOF例文帳に追加

ブランチ目的アドレスを利用してキャッシュウェイを予測するプロセッサ及びその方法 - 特許庁


例文

Then, a notification part 12 sends out the address information specified by the address prediction part 11 to a memory diagnostic part.例文帳に追加

次に、通達部12は、アドレス予測部11が特定した前記アドレス情報を、メモリ診断部に送出する。 - 特許庁

To provide a cache memory system and a control method for WAY prediction of a cache memory, which reduce failures of WAY prediction by WAY prediction not using address matching and is capable of preventing malfunction of the system.例文帳に追加

アドレスマッチングを用いないWAY予測により、WAY予測の失敗を減らし、システムの誤動作を防ぐことができるキャッシュメモリシステム及びキャッシュメモリのWAY予測の制御方法を提供すること。 - 特許庁

A controller 14 calculates an address used to read a prediction macro block from a frame memory 5 for each motion compensation prediction mode and reference memories 8-1-8-n store the address in advance.例文帳に追加

動き補償予測モード毎の、予測マクロブロックをフレームメモリ5から読み出すためのアドレスが、コントローラ14で計算され、参照メモリ8−1乃至8−nに予め記憶される。 - 特許庁

The processor compares to which of subtags detected by interpreting the branch target address by a way prediction part partial information of the branch target address predicted by a branch prediction part is matched in parallel with determination of an address to be fetched to the next processor cycle by a fetch part.例文帳に追加

フェッチ部が次のプロセッササイクルにフェッチするアドレスを決定するのと並行して、ブランチ予測部が予測したブランチ目的アドレスの一部情報が、ウェイ予測部がブランチ目的アドレスを解釈して検出したサブタグのうちいかなるものとマッチングされるかを比較するプロセッサである。 - 特許庁

例文

A branch predicting circuit 24 outputs hit information H/M showing whether an input address Ao matches the address of the branch instruction, the effective bit as a branch prediction bit, the information POS, and the branch destination address Apb.例文帳に追加

分岐予測回路24は、入力アドレスAoが分岐命令のアドレスに一致したかどうかのヒット情報H/M、分岐予測ビットでもある有効ビット、該情報POS及び分岐先アドレスApbを出力する。 - 特許庁

例文

A prediction value calculator 2 indicates a macroblock adjacent to a target macroblock to an address calculator 3 for each macroblock.例文帳に追加

マクロブロックごとに、予測値算出部2は、対象のマクロブロックの隣接マクロブロックをアドレス算出部3へ指示する。 - 特許庁

A memory 4 stores optimum prediction coefficients acquired in advance through learning by using the class code for an address.例文帳に追加

メモリ4には、クラスコードをアドレスとして、予め学習によって獲得された最適な予測係数が格納されている。 - 特許庁

A coefficient memory 83 supplies a tap coefficient stored in an address corresponding to the class information to an adaptive prediction processing part 85.例文帳に追加

係数メモリ83は、クラス情報に対応するアドレスに記憶されているタップ係数を適応予測処理部85に供給する。 - 特許庁

As long as the prediction does not fail, the output of the SEL1 is held through an SEL2 in a next address register 144.例文帳に追加

予測に失敗しない限りこのSEL1の出力はSEL2を介して次アドレス・レジスタ144に保持される。 - 特許庁

The character string group displayed by the prediction conversion part 112 includes the address of an external device connected through a home network.例文帳に追加

予測変換部112が表示する文字列群には、ホームネットワークを介して接続された外部機器のアドレスが含まれている。 - 特許庁

To provide a processor with cache way prediction using a branch target address and method thereof.例文帳に追加

ブランチ目的アドレスを利用してキャッシュウェイを予測するプロセッサ及びその方法を提供する。 - 特許庁

To provide a target code prior conversion method enabling efficient prior prediction of a jump destination address upon prior conversion.例文帳に追加

事前変換する際の飛び先アドレスの事前予測を効率的に行えるターゲットコード事前変換方法を提供する。 - 特許庁

The prediction value calculator 2 reads motion vector data of the adjacent macroblock form the reference image storage 1 on the basis of the acquired address, and calculates a motion vector prediction value of the target macroblock.例文帳に追加

予測値算出部2は、取得したアドレスに基づいて、参照画像記憶部1から隣接マクロブロックの動きベクトルデータを読み出し、対象マクロブロックの動きベクトル予測値を算出する。 - 特許庁

To provide an information processor, an arithmetic processor, and a branch prediction method capable of dynamically limiting reading of a part of a branch target address in performing branch prediction by using a branch target buffer.例文帳に追加

分岐先バッファを用いて分岐予測を行う際に、分岐先アドレスの一部に対する読み込みを動的に制限することができる情報処理装置、演算処理装置および分岐予測方法を提供する。 - 特許庁

A prediction processing part executes prediction of the change in the input element concerning the address, where a change flag is set and the history flag is set, among the addresses of the input element stored in the RB.例文帳に追加

予測処理部は、RBに記憶されている入力要素のアドレスのうち、上記変更フラグがセットされ、かつ、履歴フラグがセットされているアドレスに関して、入力要素の変化の予測を行う。 - 特許庁

To provide a branch prediction device for quickly determining whether or not the prediction of a branch target address is correct and preventing the decline of the processing efficiency of a program.例文帳に追加

分岐先アドレスの予測が正しいか否かを迅速に判断して、プログラムの処理効率が低下しないようにした分岐予測装置を提供する。 - 特許庁

Simulation is performed, such that a last instruction of the block present in an address EA is a branch instruction, to a first instruction of a block present in an address SA, in the instruction execution part; and this is stored in a branch prediction part, and thereafter branch prediction is performed.例文帳に追加

そして、命令実行部において、アドレスEAにあるブロックの最後の命令がアドレスSAにあるブロックの最初の命令への分岐命令であったかのように模擬され、それが分岐予測部に記憶され、以後分岐予測が行われる。 - 特許庁

A prediction branch destination address detection flag 12 sends the instruction address which is currently executed as the return instruction address after the debugging process through a branch destination address selecting circuit 21 when the debug address comparator 13 detects a coincidence and the debug address detection flag 11 outputs a debug condition meeting signal.例文帳に追加

予測分岐先アドレス検出フラグ12は、デバッグアドレス比較器13で一致が検出され、かつデバッグアドレス検出フラグ11によりデバッグ条件成立信号が出力された場合に、分岐先アドレス選択回路21を介して現在実行中の命令アドレスをデバッグ処理後の復帰命令アドレスとして送出する。 - 特許庁

The conversion part 12 is provided with an arithmetic part 21 for converting the first address into the second address, a prediction part 22 for calculating the predicted value, and an initialization part 23 for controlling the MMU 13.例文帳に追加

変換部12は、第1のアドレスを第2のアドレスに変換する演算部21、予測値を演算する予測部22、およびMMU13を制御する初期化部23を有する。 - 特許庁

The prediction value calculator 3 reads the motion vector of the reference destination of the memory on the basis of the informed address, and calculates a motion vector prediction value per detection unit of present processing target motion vector of the present processing target motion vector detection unit pair.例文帳に追加

予測値算出部3は、通知されたアドレスに基づいて、メモリの参照先の動きベクトルを読み出し、現処理対象動きベクトル検出単位・ペアの各現処理対象動きベクトル検出単位の動きベクトル予測値を算出する。 - 特許庁

To provide a method for speeding-up branch prediction-destination instruction fetch in which a fetch address stream can be precedently generated while instruction fetch stops and branch-predicted fetch data and fetch data of a branch prediction-destination instruction are successively supplied.例文帳に追加

命令フェッチが停止している間に、フェッチアドレスストリームを先行して形成することができ、分岐予測をかけたフェッチデータと、分岐予測先命令とのフェッチデータが連続で供給できるような、分岐予測先命令フェッチの高速化方法を提供する。 - 特許庁

An intra prediction part 74 performs intra prediction processing in an intra prediction mode for using peripheral pixels determined to be usable by a peripheral pixel usability decision unit 76 for object blocks corresponding to block addresses established in a processing order different from that of H.264/AVC by an address control unit 75.例文帳に追加

イントラ予測部74は、アドレス制御部75によりH.264/AVCの処理順とは異なる処理順で確定されたブロックアドレスに対応する対象ブロックについて、周辺画素利用可能性判定部76により利用可能であると判定された周辺画素を用いるイントラ予測モードで、イントラ予測処理を行う。 - 特許庁

In the communication control method in which at least two communication devices communicate with each other through a network, a first communication device has an address change procedure for automatically changing the address information of the first communication device on the network and the second communication device has an address change prediction procedure for automatically predicting the change of the address information of the first communication device.例文帳に追加

少なくとも二台の通信装置がネットワークを介して通信する通信制御方法であって、第一の通信装置が、当該第一の通信装置の前記ネットワークにおけるアドレス情報を自動的に変更するアドレス変更手順と、前記第二の通信装置が、前記第一の通信装置の前記アドレス情報の変化を自動的に予測するアドレス変化予測手順とを有することにより上記課題を解決する。 - 特許庁

An address selecting circuit 23 selectively outputs the output of an incrementor 22 or the branch destination address Apb according to the hit information H/M, delay slot information, and effective bit V when a prediction error signal ERR is inactive.例文帳に追加

アドレス選択回路23は、予測エラー信号ERRが不活性の時、ヒット情報H/M、遅延スロット情報POS及び有効ビットVに基づき、インクリメンタ22の出力又は分岐先アドレスApbを選択的に出力する。 - 特許庁

Addresses corresponding to a motion vector fed from a variable length decoding section 31 are read from the reference memories 8-1-8-n and a switch 9 selects a prescribed address among them corresponding to a motion compensation prediction mode outputted from the variable length decoding section 31 and the selected address is fed to the frame memory 5.例文帳に追加

可変長復号部31から供給された動きベクトルに対応するアドレスが参照メモリ8−1乃至8−nから読み出され、可変長復号部31が出力する動き補償予測モードに対応して、スイッチ9でその中から所定のものが選択され、フレームメモリ5に供給される。 - 特許庁

Communication with respect to the contact address is performed, on the basis of the contact address communication information (S40), and the user is notified of a prescribed message (arrival time information), on the basis of the relation between the calculated arrival prediction time and the set desired arrival time.例文帳に追加

この算出した到着予想時刻と設定された到着希望時刻との関係に基づいて所定のメッセージ(到着時刻情報)をユーザに対して報知すると共に、連絡先通信情報に基づいて連絡先に対して通信を行う(S40)。 - 特許庁

The frame memory 5 reads data of a predicted macro block stored in the received address and allows a prediction buffer 7b of a cache memory 7 to store the data.例文帳に追加

フレームメモリ5は、入力されたアドレスに記憶されている予測マクロブロックのデータを読み出し、キャッシュメモリ7の予測バッファ7bに記憶させる。 - 特許庁

In the compression data structure, one frame has a fixed length which is an integral multiple of a data width corresponding to one address and one frame consists of a prediction coefficient, a quantization width, bit number information as compression-related information, and compressed waveform data.例文帳に追加

1フレームは1アドレスに対応するデータ幅の正数倍の固定長とされており、圧縮関連情報である予測係数、量子化幅、ビット数情報と、圧縮波形データとにより1フレームが構成されている。 - 特許庁

If a branch instruction estimated to success is detected, in a single thread mode a calculated address from a branch prediction logical circuit 203 is loaded into the IFAR 103 on the next clock cycle.例文帳に追加

成功予測される分岐命令が検出されたら、単一スレッド・モードでは、分岐予測論理回路203が出す計算済みアドレスを次クロック・サイクルでIFAR103にロードする。 - 特許庁

This prediction is carried out by calculating the free capacity of the trace memory 22, and previously measuring the rate of data transfer to the trace memory 22 or the execution frequency of an instruction code within the set address range.例文帳に追加

この予測は、トレースメモリ22の空き容量を算出し、トレースメモリ22へのデータ転送レートを予め測定しておき、又は、設定アドレス範囲の命令コードの実行頻度を予め測定しておくことにより行う。 - 特許庁

Since whether or not the prediction of the branch target address is correct is determined on the basis of the result of comparing the source register number of a register indirect branch instruction with the target register number of an instruction being executed at present, whether or not the predicted result of the branch target address is correct is determined without performing address calculation.例文帳に追加

レジスタ間接分岐命令のソースレジスタ番号と現在実行中の命令のデスティネーション・レジスタ番号とを比較した結果に基づいて、分岐先アドレスの予測が正しいか否かを判断するようにしたため、アドレス計算をすることなく、分岐先アドレスの予測結果が正しいか否かを判断できるようになる。 - 特許庁

A controller 123 in a disk controller 12 registers entry information including the set of an area address (a) indicating the destination of the previous reading request and a predicted address (b) that is an area address (b) indicating the destination of the reading request applied from the host device 20 in the corresponding entry of a prefetch prediction table 122.例文帳に追加

ディスク制御装置12内のコントローラ123は、ホスト装置20から与えられた読み出し要求の要求先を示す領域アドレスbを予測アドレスbとして、前回要求時の要求先を示す領域アドレスaと当該予測アドレスbとの組を含むエントリ情報を、プリフェッチ予測テーブル122の対応エントリに登録する。 - 特許庁

The branch prediction device 10 is provided with a branch instruction address holding device 21, a first comparator 22, a source register number storage device 23, an instruction kind storage device 24, an effective flag storage device 25, a branch address storage device 26, a second comparator 27, a branch target address storage device 28 and an entry controller 29.例文帳に追加

分岐予測装置10は、分岐命令アドレス保持装置21と、第1の比較器22と、ソースレジスタ番号記憶装置23と、命令種別記憶装置24と、有効フラグ記憶装置25と、分岐アドレス記憶装置26と、第2の比較器27と、分岐先アドレス記憶装置28と、エントリ制御装置29とを有する。 - 特許庁

A bio-weather server 50 has a prediction condition database 54, which stores a prediction equation for computing the degree of the symptom of a disease from weather condition in association with a disease affected by the weather condition, and a membership database 58 that stores the kind of a disease with which a member is affected and the member's mailing address in association with the member's ID.例文帳に追加

バイオウェザー・サーバ50は、気象条件の影響を受ける疾患に対応付けて、気象条件から疾患の症状レベルを算出する予測式を記憶している予測条件データベース54と、会員IDに対応付けて、当該会員が罹患している疾患の種類と当該会員のメールアドレスとを記憶している会員データベース58とを有する。 - 特許庁

When a sector to be reproduced is reproduced next, a control signal generating part 13 generates a data head prediction signal S104 on the basis of the sector head recording position information S302 held in association with address information of the sector to be reproduced.例文帳に追加

制御信号生成部13は、再生対象のセクタを次に再生する場合、再生対象のセクタのアドレス情報と対応付けて保持されているセクタ先頭記録位置情報S302に基づいて、データ先頭予測信号S104を生成する。 - 特許庁

The branch prediction logic responds to the occurrence of the monitored condition by logically splitting the branch history table and the count cache so that a half of an address space is allocated to a first thread and the second half is allocated to the second thread.例文帳に追加

分岐予測論理は、監視された条件の出現に応答して、分岐履歴テーブルおよびカウント・キャッシュを論理的に分割し、分割によってアドレス空間の半分が第1のスレッドに割り振られ、次の半分が第2のスレッドに割り振られる。 - 特許庁

To provide an imaging forming apparatus capable of performing processing for preventing data of a transmission waiting document, an address book, etc., from being deleted and so forth during a period from the reception of a disaster-occurrence prediction notification from a disaster alarm or the like up to a practical operation stop caused by a disaster, and to provide an image formation system including the image forming apparatus.例文帳に追加

災害報知器等からの災害発生予測通知を受けてから実際にその災害により動作停止となるまでの間に、送信待ちの文書やアドレス帳等のデータがなくなることを防ぐ等の処理を行う画像形成装置および画像形成システムを提供する。 - 特許庁

The prediction logic is so arranged as to review a prefetched instruction to predict whether execution of the prefetched instruction will cause a change in instruction flow, and to indicate, to the prefetch unit, an address within the memory from which a next instruction should be retrieved when the change in instruction flow is anticipated.例文帳に追加

この予測ロジックはプリフェッチされた命令の実行によって命令フローの変化が生じるかどうか、プリフェッチされた命令を検討し、変化を生じさせると予測された場合、次の命令を検索すべきメモリ内のアドレスをプリフェッチユニットに表示するようになっている。 - 特許庁

Branching prediction mechanism 150-1, 150-2 in a data processor capable of issuing plural instructions in one cycle predict establishment/failure of branching and detect deviation of the branching direction when branching records of branching instructions to be indicated by instruction addresses of instruction address counters 100-1, 100-2 exist.例文帳に追加

1サイクルに複数の命令を発行し得るデータ処理装置における分岐予測機構150-1,150-2 は、命令アドレスカウンタ100-1,100-2 の命令アドレスが示す分岐命令の分岐履歴が存在する場合、分岐の成立/不成立を予測すると共に分岐方向の偏りを検出する。 - 特許庁

To provide a method for eliminating the stall of a pipe line by controlling a thread in a step earlier than a conventional manner by operating operand cache mistake/hit prediction prior to the decision of the read destination memory address of the read instruction of a pipe line in a multi-thread processor.例文帳に追加

マルチスレッドプロセッサにおけるパイプラインのリード命令の読み込み先メモリアドレスの決定前にオペランドキャッシュミス/ヒット予想を行う事で従来よりも早い段階でスレッドの制御を行い、パイプラインのストールを解消する為の方法を提供する。 - 特許庁

An address prediction part 11 specifies address information of a memory at which it is predicted that write access is to occur soon determining from the situation (to be more concretely, cache line management information held by a cache line or the like) of memory access, for a memory device attached to a CPU constituting an information processor 3.例文帳に追加

アドレス予測部11は、情報処理装置3を構成するCPU付属のメモリ装置に対し、メモリアクセスの状況(より具体的には、キャッシュラインが保持するキャッシュライン管理情報など)から判断して、近々に書き込みアクセスが発生することになると予測されるメモリのアドレス情報の特定を行う。 - 特許庁

When motion vector information of a block address supplied from a motion prediction/compensation unit 115 is not stored in the motion vector buffer 183, a motion vector interpolation unit 182 calculates the address of a motion compensation block on the periphery of a block address supplied from a block position determination unit 181, acquires motion vector information of a macro block on the periphery thereof, and performs interpolation to generate the motion vector information corresponding to a target motion compensation block.例文帳に追加

動き予測・補償部115から供給されたブロックアドレスの動きベクトル情報が、動きベクトルバッファ183に保存されていない場合、動きベクトル内挿部182は、ブロック位置判定部181から供給されたブロックアドレスの周辺の動き補償ブロックのアドレスを算出し、動きベクトルバッファ183から、その周辺マクロブロックの動きベクトル情報を取得し、内挿処理を行い、目的の当該動き補償ブロックに対応する動きベクトル情報を生成する。 - 特許庁

The packet information is constructed from a packet starting position, an address of next packet information, VPTS indicating a video reproducing time, APTS indicating an audio reproducing time, an encoded data ending position (I ending position) of an intra-frame encoded frame, and an encoded data ending position (P ending position) of a forward inter-frame prediction encoded frame.例文帳に追加

パケット情報は、パケットの開始位置、次のパケット情報のアドレスと、GOP毎にGOPの開始位置、ビデオの再生時刻を示すVPTS、オーディオの再生時刻を示すAPTS、フレーム内符号化されたフレームの符号化データの終了位置(I終了位置)、前方向のフレーム間予測符号化されたフレームの符号化データの終了位置(P終了位置)で構成される。 - 特許庁

A weighting coefficient determination part 207 sends a weighting coefficient corresponding to a grating point address (L*a*b* value) to a color prediction part 206, which calculates a final color predicted value (L*a*b*) from a color predicted value by a hierarchical neural net and a color predicted value by a hue division type linear model according to the weighting coefficient.例文帳に追加

重み付け係数決定部207は、格子点アドレス(L^* a^* b^*値)に応じた重み付け係数を色予測部206に送り、色予測部206では、重み付け係数に従って、階層型ニューラルネットによる色予測値と色相分割型線形モデルによる色予測値とから、最終的な色予測値(L^* a^* b^* )を計算する。 - 特許庁

例文

If the access entry of a cache memory 102 varies for an instruction fetch from a CPU 11, a branch target buffer 104 is accessed in advance and a cache access is made to a predicted branch address, whereby a cache is hit when a branch instruction is executed afterward to make a branch prediction.例文帳に追加

CPU101からの命令フェッチにおいて、キャッシュメモリ102のアクセスエントリが変わる場合、先行して分岐ターゲットバッファ104をアクセスし、予測分岐先アドレスに対して予めキャッシュアクセスすることにより、後に分岐命令が実行されて分岐予測が行われた際にキャッシュヒットさせるようにする。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS