1016万例文収録!

「アドレス値」に関連した英語例文の一覧と使い方(7ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > アドレス値に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

アドレス値の部分一致の例文一覧と使い方

該当件数 : 1638



例文

スタックアドレス比較部3は、CPUコア1からスタックアクセス信号が出力されたときに、CPUコア1から出力されるアドレスと、アクセスアドレス保存レジスタ2に保持される境界とを比較して、スタック領域を超えるアクセスが発生したか否かを判定する。例文帳に追加

A stack address comparison part 3 compares, upon output of the stack access signal from the CPU core 1, the value of an address output from the CPU core 1 with the boundary value stored in the access address storing register 2 to determine occurrence of access exceeding the stack area. - 特許庁

書き換え部4は、プログラム記憶部2が記憶する検査用プログラムに記述されるポインタ変数を、ポインタ変数が示すアドレスを指すポインタと、ポインタ変数が示すアドレスに先頭アドレスを示す識別番号を加算した検査とを格納する拡張ポインタ構造体に書き換える。例文帳に追加

A rewriting part 4 rewrites a pointer variable to be described in an inspection program stored by a program storage part 2 to an expansion pointer structure storing a pointer value indicating an address indicated by the pointer variable and an inspection value obtained by adding an identification number indicating the first address to the address indicated by the pointer variable. - 特許庁

記憶装置2からデータを読み出す場合、アドレスデータ検査部5は、読み出されるブロックに付加されたアドレスデータのと、分割位置PDに基づいて算出されるアドレスデータの期待とが一致するか否かを判定する。例文帳に追加

When reading the data from the storage device 2, an address data checking part 5 determines whether or not the value of the address data added to the read block and the expected value of the address data calculated based on the divisional position PD match with each other. - 特許庁

従実行部140は、主実行部120における記憶領域の配置アドレスを当該記憶領域の識別番号とアドレス値とを足し合わせた仮想アドレス値に変更して、被検査プログラムを実行した状態を再現する。例文帳に追加

A slave performance section 140 changes an arrangement address of the storage area in a master performance section 120 to a virtual address value, obtained by adding up the identification number and the address value of the storage area, and reproduces a state where a program to be inspected is performed. - 特許庁

例文

制御部8は、取得した光強度信号又は発光スペクトル信号に基づいて、アドレス指定部5へ出力されたデータ(アドレス値)を記憶部6へ出力し、変換したデータで指定されるアドレスに記憶された設定を記憶部6から読み出す。例文帳に追加

A control part 8 outputs the data (address value) outputted to the address designating part 5 to a memory part 6 on the basis of the obtained light intensity signal or the light emitting spectral signal, and reads out a set value stored in an address designated by the converted data from the memory part 6. - 特許庁


例文

マーカ応答パケットを受信したときに、そのマーカ応答パケットの識別要素を読み出しアドレスとして第3の記憶素子17からを読み出し、読み出されたに該当するアドレスの次のアドレスから第1及び第2の記憶素子15,16からの読み出しを実行する。例文帳に追加

When a marker response packet is received, a value is read out of the third storage cell 17 with the identification element of the marker response packet as a read address, and reading from the first and second storage cells 15 and 16 is carried out from an address next to the address corresponding to the read value. - 特許庁

検査手段112は、0層目に予め記録した記録領域301の記録開始アドレス値(または記録終了アドレス値)と同一半径位置に対応すべき、1層目のトラック位置の最大許容誤差を含んだ最大許容誤差アドレスを求める。例文帳に追加

In an inspecting means 112, the maximum allowable error address including the maximum allowable error of a track position of a first layer corresponding, in the same radius position, to a recording start address value (or recording finish address value) of a recording area 301 recorded previously in a 0th layer is obtained. - 特許庁

送信電力に対する送信振幅データの換算テーブルを送信拡散処理部内に設けたメモリ6上に格納し、メモリ6からの読み出しアドレスに対して、上位アドレスを送信電力の指定を行い、下位アドレスを乗率の指定を行ってマッピングする。例文帳に追加

A conversion table of transmission amplitude data to a transmission power value is stored on a storage device 6 disposed in a transmission spread processor, and to a read address from the storage device 6, designation of the transmission power value is conducted to a high order address, and designation of a multiplying factor is conducted to a low order address, and mapping is done. - 特許庁

被試験メモリのデータ記憶部1aでの不良メモリセル(×印)を表わす不良情報を不良メモリ2aから読み出し、行及び列アドレス毎にカウントして列アドレスの不良メモリセルカウント3d、行アドレスの不良メモリセルカウント3eを得る。例文帳に追加

Failure information for indicating a failure memory cell (x mark) at a data storage part 1a of a memory to be tested is read from a failure memory 2a, and is counted for each of column and row addresses to obtain failure memory cell count values 3d and 3e of the column and row addresses, respectively. - 特許庁

例文

特定のビット位置のが同一でありかつ異なるアドレスのテストで、連続して所定回数フェイルの判定結果が出たときは、その特定のビット位置が同じを取る全てのアドレスの判定結果をフェイルとし、そのアドレスについてはテストを行わないようにした。例文帳に追加

When the tests for different addresses but the same in the value of a specified bit position result in failure determination continuously for a prescribed number of times, the determination results for the whole addresses of the same in the value of the specified bit position are made failure, and then, the test is not performed concerning the addresses. - 特許庁

例文

すなわち、オペレーティングシステムの不具合が発見された場合には、ROM13上の不具合の原因となる命令を指定するCPU11からの物理メモリアドレスは、アドレス変換部121によって、修正した命令が存在する物理メモリアドレスに変換される。例文帳に追加

Namely, when a trouble of the OS is detected, an address conversion part 121 converts the value of a physical memory address outputted from a CPU 11 in order to specify an instruction causing the trouble in the ROM 13 into the value of a physical memory address in which a corrected instruction exists. - 特許庁

レングスの減算結果が1になるタイミングで、2つメモリ205,206の該当する番地を読み出し、読み出されたメモリ205と1タイミング前のレジスタ202のか、読み出されたアドレス計算保持レジスタ206のを加算し、その加算結果をアドレスレジスタ202に保持することで、アドレスを出力していく。例文帳に追加

Addresses are outputted by reading addresses corresponding to two memories 205, 206 at timing that a subtraction result of the length becomes 1, adding the value of the register 202 preceding the read of the memory 205 by one timing or the read value of the address calculation hold register 206 and holding its addition result in the address register 202. - 特許庁

続いて、この第1強度波形75Aのピークアドレスと該最小アドレスjminとの差に、1アドレス当たりの露光パターン像66の走査移動量を乗算して、露光像673と露光像671とのX軸方向の距離寸法を算出して、露光パターン像66の寸法を測定する。例文帳に追加

Subsequently, the difference between the address of peak value of the first intensity waveform 75A and the minimum address jmin is multiplied by the scanning movement of an exposure pattern image 66 per address to determine the distances of the exposed images 673 and 671 in the direction of X-axis thus measuring the dimensions of the exposure pattern image 66. - 特許庁

同一階層のスイッチには同一ハッシュ関数を用意し、パケットの送信元アドレスを学習する上位階層スイッチを送信元アドレスのハッシュで特定し、パケットの転送を行う上位階層スイッチを宛先アドレスのハッシュで特定する。例文帳に追加

Identical hash functions are prepared for switches in the same hierarchy, an upper-hierarchy switch which leans a transmission source address of a packet is identified by a hash value of the transmission source address, and an upper-hierarchy switch for transferring a packet is identified by a hash value of a destination address. - 特許庁

そして、参照レジスタ110のをインクリメントして、開始アドレステーブル120から出力される開始アドレスにオフセット部112から出力されるビット列を加算したにより、データを入出力する記憶領域のアドレスを指定する。例文帳に追加

Then the value of the reference register 110 is added, and a bit string outputted from the offset section 112 is added to the start address outputted from the start address table 120 to designate an address of a storage area to/from which data are given/ outputted. - 特許庁

格子点アドレス決定部110cは、保存色指定部110bにより指定された入力色を予め決められた格子点数からなる多次元ルックアップテーブルの1つの格子点のアドレス値と決定し、この1つの格子点のアドレス値を基準として、他の格子点のアドレス値を決定する。例文帳に追加

A lattice point address determination section 110c determines an input color designated by the preservation color designation section 110b as the address value of one lattice point of a multi-dimensional look-up table comprising a predetermined number of lattice points, and determines the address value of other lattice points with the address value of one lattice point as a reference. - 特許庁

比較部8bがそのカウントと第二のカウンタ8aのカウントとの一致を検出した時、アドレス情報算出部5は、そのカウントで特定される圧縮フレームのバッファ3でのアドレス情報をアドレス検出部8cから入力し、その特定フレームのフラッシュメモリ11上のアドレス情報を算出する。例文帳に追加

When the comparison part 8b detects matching of the counted value and the counted value of the second counter 8a an address information calculation part 5 inputs address information in the buffer 3 of the compression frame specified by the counted value from an address detection part 8c and calculates the address information on a flash memory 11 of the specified frame. - 特許庁

バッファメモリ13に格納された各データは、転送元デバイス20における第1アドレス値と転送先デバイス30における第2アドレス値とに基づいてバッファ制御部12により順次に読み出されて、マスタライト制御部14により、転送先デバイス30における第2アドレス値以降の連続するアドレス領域に対してバースト出力される。例文帳に追加

The data stored in the buffer memory 13 are read by a buffer control part 12 in order according to the 1st address value of the transfer-source device 20 and the 2nd address value of a transfer-destination device 30, and a master write control part 14 outputs them at a burst to the successive address areas of the transfer- destination device 30 following the 2nd address value. - 特許庁

設定に応じて判定数の登録されているアドレスが異なる役であっても、それぞれのアドレスに格納されている判定数が同じになっている場合がある。例文帳に追加

Even for the role for which the address where the number of the decision value is registered is different corresponding to the set value, there are cases that the numbers of the decision values stored in the respective addresses are the same. - 特許庁

比較器22は、レジスタ26のと同じアドレスからのフェッチではない読み出し動作を検出し、この検出により、次の書き込み動作のときに、レジスタ25のアドレス信号ADDRESSのに書き換えられる。例文帳に追加

The comparator 22 detects a read operation which is from the same address as the value of the register 26 and is not fetch and rewrites the value of the register 25 to the value of the signal ADDRESS when the next write operation comes according to this detection. - 特許庁

そこで、バイト単位でプログラムデータの4バイト毎に小さいの変換アドレス値TAddressを割り当てる変換テーブルを用いて、アドレス値Addressを変換する。例文帳に追加

Then, an address value Address is transformed using a transformation table for allocating a transformation address values TAddress of a small value at the interval of four bytes of program data by the unit of a byte. - 特許庁

ディザマトリクスの主走査方向に連続する各ディザ閾のうち、1ワード分のディザ閾をSRAMの第1のアドレスに書き込み、1ワードを超えるディザ閾を第2のアドレスに書き込む。例文帳に追加

Among respective dither thresholds continuous in a main scanning direction of a dither matrix, dither thresholds for one word are written into a first address of an SRAM and dither thresholds exceeding one word are written into a second address. - 特許庁

バスを介して(“現在”)が送信されると、第1セットの位置における現在のビットがアドレスとしてモニタRAM(120)に与えられ、それはアドレスされた場所に格納されたビットを出力として発生する。例文帳に追加

When a value ('the present value') is transmitted through the bus, bits of the present value in the position of the first set are given as an address to the monitor RAM (120) to generate bits stored in the addressed place as the output. - 特許庁

従来は、の確定するタイミングが異なるイミディエートとベースアドレスとを加算器に入力してワード線の選択を行っており、の確定が遅いベースアドレスに拘束されてアクセス速度が低下していた。例文帳に追加

Immediate values in which values are decided in each different timings and a base address are inputted to an adder and a word line is selected, and access speed is reduced by being restricted by the base address whose value is decided slowly. - 特許庁

選択器15が、選択信号S25,S26に基づいて加算レジスタ12〜14の加算を選択し、加算器16が、メモリ11に格納されているアドレスを読出して該加算を加えて新たなアドレスを生成する。例文帳に追加

A selector 15 selects the addition values of the addition value registers 12-14 based on the selection signals S25 and S26, and an adder 16 reads the address stored in the memory 11, and adds the addition value to this address for generating a new address. - 特許庁

メモリブロックにそれぞれ対応するアドレス変換部は、第1リフレッシュアドレス信号に基づいてメモリブロック毎にが異なる第2リフレッシュアドレス信号をそれぞれ生成するとともに、第2リフレッシュアドレス信号のの組み合わせパターンを所定数のリフレッシュ動作毎に変更する。例文帳に追加

Address conversion sections corresponding to each of the memory blocks generate each of second refresh address signals having different values for each memory block based on the first refresh address signal, and change combination patterns of the values of the second refresh address signals for each of a predetermined number of refresh operations. - 特許庁

各パワーコンバータはアドレス設定命令信号が入力されると、自己のパワーコンバータ対応の電流測定手段で測定された電流と、入力されたアドレス設定信号のアドレスとを比較し、合致する場合、このを自分のアドレスとして設定すると共に合致信号を制御装置に出力する。例文帳に追加

If an address setting instruction signal is inputted, each power converter compares an electric-current value measured by a current measurement means for the self-power converter and an address of the input address setting signal, and if they match, sets this value as the self-address and outputs a matching signal to the control apparatus. - 特許庁

表示位置判定手段によって画像データを表示すべき表示画面上の位置が表示位置設定手段に設定されたデータに係る表示画面上の位置であると判定されると、アドレス値設定手段に設定されている任意のアドレス値に対応するアドレスアドレス生成手段に生成させる表示制御手段とを備える。例文帳に追加

When a display location discriminating means discriminates the fact that the location on a display screen where image data are to be displayed is the location on the display screen relative to the data set by a display location setting means, a display control means controls an address generating means so that the means generates the address corresponding to an arbitrary address value set in an address value setting means. - 特許庁

DMA転送制御レジスタは110、ブロックデータサイズ格納レジスタ120と、アドレスオフセットレジスタ122とを含み、前記DMA転送制御回路130は、データ転送量をカウントして、データ転送量がブロックデータサイズに達したら、アドレスオフセットに基づきオフセットアドレスを付加して、次のブロックの転送先のアドレスを演算する。例文帳に追加

The DMA transfer control register 110 includes a block data size storage register 120 and an address offset register 122, and the DMA transfer control circuit 130 counts data transfer amounts, and adds an offset address based on the address offset value when the data transfer amounts reach a block data size value, and calculates the address of the transfer destination of the next block. - 特許庁

表示制御処理部31、軸表示処理部33、および表示画像生成部36は、第1のIPアドレスを構成するブロックのアドレス値を表示する第1の軸、および第2のIPアドレスを構成するブロックのアドレス値を表示する第2の軸を画像表示部37に表示させる処理を実行する。例文帳に追加

A display control processing section 31, an axis display processing section 33 and a display image generating section 36 carry out processing for displaying, on an image display section 37, a first axis to display thereon address values of blocks constituting a first IP address and a second axis to display thereon address values of blocks constituting a second IP address. - 特許庁

主制御部4は、警備装置10から設定アドレスの表示が指示されると、アドレス設定スイッチ2によって設定されたアドレスを示すビット列の各ビットを、所定の順序で、所定の時間ずつ、順次ビットに応じて予め定められたデューティ比で表示部3を点滅することにより設定アドレスの表示を行う。例文帳に追加

When display of the set address is indicated from a security device 10, a main control part 4 flickers respective bit values of a bit string indicating the address set by an address set switch 2 on a display part 3 in a prescribed order by a prescribed time at duty ratios preliminarily determined in accordance with bit values to display the set address. - 特許庁

制御部21内では、個々の遅延調整部20に対して自己アドレス設定ピン25により自己アドレスが割り当てられており、データバス2を通じて抽出したアドレスの情報と、設定された自己アドレスとを比較回路24で比較し、相互に一致した場合は遅延量の設定が設定記憶部23に書き込まれる。例文帳に追加

In a control part 21, own address is assigned to each delay adjustment part 20 by an own address setting pin 25, and address information extracted through a data bus 2 is compared with the set own address by a comparator circuit 24, and a set value of a delay amount is written in a set value storage part 23 in the case of mutual agreement. - 特許庁

LANカード2に実装されるアプリケーションは、スイッチ1のを読み取り、スイッチ1のに基づいて、LANコントローラ21のIPアドレスやOSIプロトコル通信に使用するNSAP等の通信アドレスを算出し、LANカード2は、算出されたIPアドレスやNSAPアドレスをLANコントローラ21に割り当てる。例文帳に追加

An application installed in a LAN card 2 reads the value of the switch 1, calculates a communication address such as an IP address of a LAN controller 21 and a NSAP(Network Service Access Point) used for an OSI protocol communication on the basis of the value of the switch 1 and the LAN card 2 assigns the calculated IP address and NSAP address to the LAN controller 21. - 特許庁

補正手段は、擬似雑音波形のピークをとるメモリアドレスが変化するような擬似雑音波形の変化が生じた場合、アドレス指定手段が指定するメモリアドレスの個数を当該擬似雑音波形の変化に基づいて補正する。例文帳に追加

When the false noise waveform is varied to cause variation of the memory address taking the peak value of the false noise waveform, a correcting means corrects the number of memory addresses being specified by the address specifying means based on the variation of false noise waveform. - 特許庁

マルチキャストアドレス管理部43は、マルチキャスト受信端末20のネットワークインタフェース21が有するマルチキャストパケットフィルタと同一の計算アルゴリズムを用いて、割り当てるマルチキャストアドレスに対応するフィルタが順になるように、マルチキャストアドレスを割り当てる。例文帳に追加

A multicast address managing section 43 uses the same calculation algorithm as that of the muldicast packet filter of the network interface 21 of a multicast receiving terminal 20, to assign the multicast address so that filter values corresponding to the multicast address to be assigned form an order. - 特許庁

この読み出しアドレス操作回路15aは、モード切替信号KTに基づいて、通常モード時にはアドレス信号RADのを連続的に変化させ、字幕挿入モード時には画素間引き処理が行われるようにアドレス信号RADを間欠的に変化させる。例文帳に追加

This readout address operating circuit 15a continuously varies the value of the address signal RAD in normal mode and intermittently varies the address signal RAD in subtitle insertion mode to perform the pixel thinning-out processing on the basis of a mode switching signal KT. - 特許庁

ローカルリンク内のホスト203が、サイトローカルアドレスとグローバルアドレスを決定するために必要な情報をルーターから入手するために、Router Solicitationを送ると、ホスト203は、これを受信し、ホスト202のアドレスが上記の所定のを含んでいるか、判断する。例文帳に追加

When a host 203 within a local link sends router solicitation in order to acquire information required for determining a site local address and a global address from a router, the host 203 receives this and decides whether an address of the host 202 contains the prescribed value or not. - 特許庁

このアドレス生成器によれば、メモリへのアドレス生成に当たり、専用のハードウェアをメモリのポート対応として実装し、その動作設定を各種のパラメータ、設定を用いて行うので、高速なアドレス生成を行うことができる。例文帳に追加

The address generator is mounted with dedicated hardware as the port correspondence of the memory for the purpose of the address generation to the memory, and allows operation setting by use of various kinds of parameters and setting values to perform the high-speed address generation. - 特許庁

シンク側無線転送装置301は、シンク機器101から取得される物理アドレスにソース側無線転送装置毎に異なるを付加することによって複数の物理アドレスを生成し、生成された物理アドレスそれぞれをソース側無線転送装置それぞれに無線送信する。例文帳に追加

A sink-side wireless transfer device 301 generates multiple physical addresses by adding a different value to a physical address obtained from a sink unit 101, for each source-side wireless transfer device, and the sink-side wireless transfer device wirelessly transmits the generated physical addresses to the respective source-side wireless transfer devices. - 特許庁

契約確認部36で契約アドレスかどうか確認し、契約アドレスであれば上限の検証部38へ進み、契約アドレスでなければID契約確認部40で契約IDの入力を促し、契約者であるか否か確認する。例文帳に追加

A contract confirming part 36 confirms whether or not the address is a contract address, and advances to a verifying part 38 of an upper limit value when the address is the contract address, and when the address is not the contract address, an ID contract confirming part 40 confirms whether or not the user is a contractor by urging input of contract ID. - 特許庁

さらにこのメモリコントローラ12には、画像情報の単位の数を計数するカウンタ21と先頭アドレスを記憶するアドレスバッファ22と終了コードを判別する判別手段23とが設けられ、これらの計数アドレス情報及び判別信号に従ってメモリ13の制御が行われる。例文帳に追加

Moreover, a counter 21 counting the number of units of picture information, an address buffer 22 storing leading addresses and a judgment means judging completion codes are provided in the controller 12 and the controlling of a memory 13 is performed according to the count value, the address information and the judgment signal in the controller 12. - 特許庁

また、アドレス初期化要求を受信した各ノードは、この要求を受信してから、自己のMACアドレス値×所定時間T1が経過するまでは、アドレス初期化応答を送信しないようにしたため、複数の応答が競合して受信されるような不具合を防止できる。例文帳に追加

Each of nodes that receive the address initialization request, does not transmit an address initialization response before the lapse of its own MAC address value × predetermined time T1 from the reception of the request, thereby preventing trouble such that a plurality of responses are received in a contentional manner. - 特許庁

読み出しアドレス21の最下位ビット211をカウントアップ信号とし、書き込みアドレス22の最下位ビット221をカウントダウン信号として、アップダウンカウンタ15により両アドレスの距離差をカウンタとして認識する。例文帳に追加

The least significant bit 211 of a read-out address 21 is made a count-up signal, the least significant bit 221 of a write-in address 22 is made a count-down signal, the difference of the distance between both addresses is recognized as a counter value with a up-down-counter 15. - 特許庁

頭出しアドレスの書換えの対象となっている曲とその前の曲の曲間位置直前で、信号レベルが2回目に前記閾と一致する位置が検知され、該検知位置のアドレスが新たな頭出しアドレスとしてMD2に上書き記録される。例文帳に追加

The position where the signal level of the acoustic signal coincides with the threshold in the second time is detected right before the position between the music to be rewritten with the program searching address and the music before the same and the address of the detecting position is overwritten and recorded as the fresh program searching address on the MD 2. - 特許庁

アドレス電極に印加する電圧を、蛍光体(発光媒質)を含む各アドレス電極の放電特性に対応したに設定することで、蛍光体種類の選択にも制約を受けず、蛍光体の種類にも対応した適正電圧で確実にアドレス放電を行い、安定した画像を得るようにする。例文帳に追加

By setting a voltage applying to address electrodes at a value corresponding to discharge characteristics of each address electrode containing the phosphor (a light emitting medium), the kind of the phosphor can be selected without restriction, address discharging is surely performed at an appropriate voltage corresponding to the kind of the phosphor, to provide the stable image. - 特許庁

これにより、更新対象であるユニットの先頭アドレスIAと書き替える数Nと先頭アドレスIAからの相対アドレスRAと書き替えXとを含むDUC24に基づいて容易且つ迅速に、ナビゲーション装置42における電子地図41を更新することができる。例文帳に追加

Thereby, the electronic map 41 in the navigation apparatus 42 can easily and quickly be updated on the basis of DUC 24 which contains the leading address IA, the number N to be rewritten, relative address RA from the leading address IA and the value X to be rewritten of the object unit to be updated. - 特許庁

2ビットのデータを保持する多のメモリセルの各ビットを示すアドレスにそれぞれ対応する誤り検出用の2進ビットアドレスが、1つのメモリセルに対応する2つの2進ビットアドレスの各桁が互いに排他的になるように割り当てられる。例文帳に追加

Binary bit addresses for detecting an error corresponding respectively to addresses indicating each bit of multi-level memory cells holding binary bits data are allotted so that each figure of two binary bits addresses corresponding to one memory cell is made exclusive. - 特許庁

処理部25は、暫定メールアドレスを宛先メールアドレスとする電子メールを受信したとき、電子メールの過去の受信回数が利用者から設定された受信回数制限より小である場合、暫定メールアドレスを有効と判定する。例文帳に追加

If the number of past receiving times of the electronic mail is smaller than a limiting value of the number of receiving times, which is set from the user, when the electronic mail where the temporary mail address is set to be a destination mail address is received, a processing part 25 judges the temporary mail address to be valid. - 特許庁

有効アドレス・キャッシュが、複数の最近アクセスされたメモリ・アドレスの複数の上位ビット、及び前記下位ビットの第1サブセットに対応したメモリ・アドレスの上位ビットの第2サブセットに対応するを読み出す。例文帳に追加

An effective address cache reads out a value corresponding to a second subset of the higher-order bits of a memory address corresponding to a first subset of a plurality of the higher-order bits and the lower-order bits of a plurality of memory addresses accessed over recent periods. - 特許庁

例文

コントローラ801は、比較回路62,63に所定のトラックを特定するアドレス情報を設定し、検出されたそれぞれのアドレス情報と、設定指示されたアドレス情報のとのそれぞれ一致をとることにより、所定のトラックを検出する。例文帳に追加

A controller 801 sets address information for identifying a predetermined track to comparator circuits 62, 63, and detects the predetermined track by taking each coincidence between each address information detected and the set and specified address information value. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS