| 意味 | 例文 |
ANALOG INPUTの部分一致の例文一覧と使い方
該当件数 : 1665件
Voltage input switches SW-SW7 are independently provided to individual terminals of all unit capacitors C0-C7 being components of the charge reallocation type analog/digital converter 9, and multiplexers MUX 0-MUX7 of the switches optionally can switch any of control signals CNT0-CNT 3 for controlling the voltage input switches by each bit.例文帳に追加
電荷再配分型A/D変換器9を構成するすべての単位容量C0〜C7の個別端に電圧入力スイッチSW0〜SW7を独立に備え、該電圧入力スイッチの制御端子を、該スイッチ毎のマルチプレクサMUX0〜MUX7により各ビットの電圧入力スイッチを制御する制御信号CNT0〜CNT3のいずれかと任意に切り替えできる構成とした。 - 特許庁
To provide a multi-input A/D converter and a multi-input A/D conversion method for realizing the high-efficiency and high-speed processing of A/D conversion by performing control so as to read digital signals at the time other than critical time bands before and after the edge timing of clock signals for sampling analog signals and outputting the digital signals.例文帳に追加
本発明の課題は、アナログ信号のサンプリング及びデジタル信号の出力を行う、クロック信号のエッジタイミング前後のクリティカルな時間帯以外の時間にデジタル信号を読み出すことができるように制御して、A/D変換の高効率かつ高速な処理を実現する多入力A/D変換装置、及び多入力A/D変換方法を提供することである。 - 特許庁
The data line driving circuit 200 includes: video signal lines Lr, Lg, Lb for transmitting analog input image signals Vr, Vg, Vb; a sampling circuit 220 which dot-sequentially samples input image signals in time series and outputs output image signals; and a signal supply circuit 230 for amplifying the output image signals and outputting the same as data signals to a data line.例文帳に追加
データ線駆動回路200は、アナログ形式の入力画像信号Vr,Vg,Vbを伝送するビデオ信号線Lr,Lg,Lbと、入力画像信号を点順次で時系列にサンプリングして出力画像信号を出力するサンプリング回路220と、出力画像信号を増幅してデータ信号としてデータ線に出力する信号供給回路230とを備える。 - 特許庁
A digital signal processing amplifier includes an A/D converter 12 having an overflow detection function and a control section 16 for communicating with an external apparatus, and in which an overflow of an input signal is detected and an output level of a head unit 17 to be a source of an analog input signal is controlled, so that the digital signal processing amplifier can be realized configured not to practically generate a digital clip.例文帳に追加
オーバーフロー検出機能を持ったA/D変換器12と外部機器と通信するための制御部16を有し、入力信号のオーバーフローを検出し、アナログ入力信号のソースとなるヘッドユニット17の出力レベルを制御することで、実質的にデジタルクリップを発生しないように構成したデジタル信号処理アンプを実現することができる。 - 特許庁
In this device, an input signal level range can be set optimally in an analog-digital converting circuit of an arbitrary input range by providing a gain setting means 19 which can set the gain of a temperature signal amplifying means 17 in addition to the constitution of a temperature detecting means 18 for outputting the temperature detection voltage and the temperature signal amplifying means 17 for amplifying the temperature detection voltage.例文帳に追加
温度検出電圧を出力する温度検出手段18と、前記温度検出電圧を増幅するための温度信号増幅手段17との構成に加え、温度信号増幅手段17の利得を設定できる利得設定手段19を設けたことにより、任意の入力レンジのアナログ・デジタル変換回路において入力信号レベルレンジを最適に設定できる。 - 特許庁
In the digital/analog converter circuit, a PDM(Pulse Duration Modulation) conversion is applied to waveform generating data being data resulting from excluding LSB data of input data from the input data and an amplitude or a high level width of a PDM conversion data output is replaced with a prescribed median only for one clock period in high level periods of a PDM conversion data output period corresponding to the PDM converted resolution.例文帳に追加
入力データからこの入力データのLSBデータを除いたデータである波形生成用データをPDM変換し、PDM変換された分解能分のPDM変換データ出力の周期期間中のハイレベル期間のうち、1クロック期間分のみ、PDM変換データ出力の振幅またはハイレベル幅を所定の中間値とに切り換えるデジタル・アナログ変換回路。 - 特許庁
Systems from a digital control system composed of a pulse-width modulation/intensity modulation signal generator 11 that generates a light emission instruction signal to perform pulse-width modulation and intensity modulation simultaneously to input data based on the input data, to an analog drive system such as an error amplifier 8 and current driver 7 are all mounted on a single chip IC 9 in a highly integrated structure.例文帳に追加
入力データに基づいて、入力データに対してパルス幅変調と強度変調とを同時に行う発光指令信号を生成するパルス幅変調・強度変調信号生成部11なるデジタル制御系から、誤差増幅部8や電流駆動部7のようなアナログ駆動系まで、全てを1チップの集積回路9として高集積化して構成した。 - 特許庁
An analog input is given to a digital averaging means 15 via a non-inverter 12a, a ΔΣ modulator 13a, and a decimation filter 14a on one hand, and fed to the digital averaging means 15 via an inverter 12b, a ΔΣmodulator 13b, and a decimation filter 14b on the other hand.例文帳に追加
アナログ入力(Anlalogue Input)は、一方では、非反転器12a、ΔΣ変調器13a、及びデシメーションフィルタ14aを経てデジタル平均手段15へ送られるとともに、他方では、反転器12b、ΔΣ変調器13b、及びデシメーションフィルタ14bを経てデジタル平均手段15へ送られる。 - 特許庁
To signals to be input in each of the plurality of correction parts 50, analog-digital conversion is performed after amplification with an amplification rate independent of those of the signals received in other antennas 14 for reception is performed, with respect to the signals received in the corresponding antennas 14 for reception.例文帳に追加
複数の補正部50のそれぞれにおいて入力される信号には、対応した受信用アンテナ14において受信した信号に対して、他の受信用アンテナ14において受信した信号とは独立した増幅率による増幅がなされた後に、アナログ−デジタル変換がなされている。 - 特許庁
Each inspection unit includes an inspection contactor for contacting a corresponding battery, and a measurement circuit which is connected to the contactor and generates an analog measurement signal by measuring at least one of an electric current, electric voltage, and temperature based on input from the contactor.例文帳に追加
検査部の各々は、対応する電池に接触するための検査用の接触子と、接触子に接続されており該接触子からの入力に基づき電流、電圧、及び温度の少なくとも1つを計測してアナログ計測信号を生成する計測回路と、を含む。 - 特許庁
To provide a D/A conversion circuit that not only carries out D/A conversion with a high degree of accuracy but also prevents a limit cycle component in the case where an input power is low while preventing occurrence of the effect of a dither signal in an analog signal resulted from the D/A conversion.例文帳に追加
高精度のD/A変換が可能であるとともに、低入力時におけるリミットサイクルの成分の発生を防止することができ、かつ、D/A変換結果たるアナログ信号にディザ信号の影響が現れるのを防止することができるD/A変換回路を提供する。 - 特許庁
The semiconductor device has a reference-voltage generating circuit 23 generating a correction reference voltage Vc, a first switch SW1 and a second switch SW2 constituting a changeover circuit changing over an input signal to the amplifier 21 into an analog signal AIN and the correction reference voltage Vc and an internal reset generating section 24a.例文帳に追加
補正基準電圧Vcを生成する基準電圧生成回路23と、アンプ21の入力信号をアナログ信号AINと補正基準電圧Vcとに切り替える切替回路を構成する第1スイッチSW1、第2スイッチSW2、内部リセット生成部24aとを備える。 - 特許庁
An error calculation part (15) calculates the error of the output of the pipeline A/D converter due to the analog output error of the controllable stage (11A) from the output of the pipeline A/D converter when the controllable stage (11A) is turned to a prescribed input state and an expected value for it.例文帳に追加
誤差算出部(15)は、この可制御ステージ(11A)が所定の入力状態にされたときのパイプラインA/D変換器の出力およびこれに対する期待値から、この可制御ステージ(11A)のアナログ出力誤差に起因するパイプラインA/D変換器の出力の誤差を算出する。 - 特許庁
With an analog switch 4 being set to off, a current determined by an input resistance Ri connected to an output voltage of the shift means 7 flows across an integral capacitor Ci to drop an output voltage of an operational amplifier 1, which then rises with the switch when turned on.例文帳に追加
アナログスイッチ4がオフの場合、レベルシフト手段7の出力電圧と接続する入力抵抗Riによって決まる電流が積分コンデンサCiに流れて演算増幅器1の出力電圧が下降し、オンの場合、演算増幅器1の出力電圧が上昇する。 - 特許庁
To provide a technology of varying a sampling period in accordance with frequency variations of an analog input waveform so as to make data of a scheduled prescribed amount be sampled at all times thereby avoiding the excessive outfit of a memory and minimizing an error component included in a power effective value calculation or the like.例文帳に追加
アナログ入力波形の周波数変動に応じてサンプリング周期を可変とすることにより、常に予定された一定量のデータがサンプリングされるようにしてメモリの過装備をなくすとともに電力実効値演算などに含まれる誤差分を極力小さな値に抑える。 - 特許庁
In this optoelectronic device, although a D/A converter 301 converts input picture data Da into an analog signal to generate a picture signal VID, the output range of the picture signal is controlled by an output range control signal CTLout whose signal level is different in accordance with classifications of liquid crystal display panels 100A, 100B.例文帳に追加
D/A変換器301は入力画像データDaをアナログ信号に変換して画像信号VIDを生成するが、その出力範囲は、液晶表示パネル100A,100Bの種別に応じて信号レベルが異なる出力範囲制御信号CTLoutによって制御される。 - 特許庁
This testing apparatus includes an AD converter 11 for converting analog data input from DUT1 into digital data and a controller 15 for controlling to operate the plurality of circuits except the AD converter 11 during a non-conversion period at which no conversion is performed, of operating periods of the AD converter 11.例文帳に追加
DUT1から入力したアナログデータをデジタルデータに変換するAD変換部11を備え、AD変換部11の動作周期のうち変換動作を行わない非変換期間の間にAD変換部11以外の複数の回路の動作させるように制御するコントローラ15を備えている。 - 特許庁
In a state where a control reference level ref' of the control D/A converter 5 is the same as a reference voltage Vref, an analog input voltage having a known voltage level Vin_cal is supplied to a higher array 31 and a lower array 32 of a capacitor array of the local D/A converter 3.例文帳に追加
制御D/A変換器5の制御基準レベルVref´が基準電圧Vrefと同一の状態で、ローカルD/A変換器3のキャパシタアレイの上位アレイ31と下位アレイ32に既知の電圧レベルVin_Calを有するアナログ入力電圧が供給される。 - 特許庁
A multiple channel amplification device 10 for converting a plurality of analog input signals to a plurality of amplified carrier signals generates a reference signal corresponding to the carrier signal amplified from points 21 to 24, and a multiple carrier signal where the amplified carrier signal are added is generated.例文帳に追加
複数のアナログ入力信号を複数の増幅されたキャリア信号に変換するための多重チャネル増幅装置10は、点21〜24から増幅されたキャリア信号に対応する基準信号を生成し、また、増幅されたキャリア信号の加算である多重キャリア信号を生成する。 - 特許庁
This portable telephone equipment 10 is provided with an antenna 11, an RF converter 12, a base band processing part 13, an analog CODEC 14, a speaker 15, a microphone 16, a multiple information extracting part 17, an input part 18, an LCD module 19, a multiple information processing part 20.例文帳に追加
本発明の携帯電話装置10は、アンテナ11と、RFコンバータ12と、ベースバンド処理部13と、アナログCODEC14と、スピーカ15と、マイク16と、多重情報抽出部17と、入力部18と、LCDモジュール19と、多重情報処理部20と、を備える。 - 特許庁
Shading data stored in a shading memory 1 are read out and converted to an analog signal VSD by a D/A converter 2, on the other hand, an input image signal VIN is sampled/held by a sample-and-hold circuit 3, that output VSH is applied to a divider 4, and dividing of VSD/VSH is performed by the divider 4.例文帳に追加
シェーディングメモリ1に記憶しているシェーディングデータを読み出し、D/A変換器2でアナログ信号V_SDに変換し、一方入力画像信号V_INをサンプルホールド回路3でサンプルホールドし、その出力V_SHを除算器4に加え、除算器4でV_SD/V_SHの除算を行う。 - 特許庁
An AD converter 10 converts the sine wave output and cosine wave output of a resolver from analog to digital when the exciting sine wave of the resolver has a plus (or minus) maximum value and inputs the results to a DSP(digital signal processor) 13, which calculates a digital value according to the input data and outputs the digital value to a DA converter 11, etc.例文帳に追加
レゾルバの励磁用正弦波が正(または負)の最大値のときにADコンバータ10はレゾルバの正弦波出力及び余弦波出力をAD変換してDSP 13に入力し、DSP 13は入力データに基づいて計算し、得られたデジタル値をDAコンバータ11などに出力する。 - 特許庁
An analog controller 11 is connected to a personal computer, a key input operation through a conventional keyboard is performed by operating keys of a keyboard displayed on a CRT with a keyboard pointer key 32 and a click button 31A, and an operation through a mouse is performed by operating a mouse pointer key 33 and the button 31A.例文帳に追加
アナログコントローラ11をパーソナルコンピュータに接続し、従来のキーボードによるキー入力操作を、CRTに表示されたキーボードのキーをキーボードポインタキー32とクリックボタン31Aを操作することにより行い、マウスによる操作は、マウスポインタキー33とクリックボタン31Aを操作することにより行う。 - 特許庁
The A/D converter receives Vx by the GND terminal, receives a full charged voltage Vh of the the secondary battery 64 by the analog voltage input terminal IN, and may output the digital output value D as the ratio of the voltage ΔV from Vx to Vh relative to the range from Vx to Vref.例文帳に追加
A/D変換器は、GND端子にVxを受け、アナログ電圧入力端子INに二次電池64の満充電電圧Vhを受けて、VxからVrefまでの範囲に対するVxからVhまでの電圧ΔVの比率としてのデジタル出力値Dを出力してもよい。 - 特許庁
The track hold circuit 12 blocks that analog voltage Vin is input in the first comparator CMP1 to the seventh comparator CMP 7 by turning a track hold switch SW-TH off in a correction mode for correcting offset of the first comparator CMP1 to the seventh comparator CMP7.例文帳に追加
トラックホールド回路12は、第1コンパレータCMP1〜第7コンパレータCMP7のオフセットを補正する補正モードでは、トラックホールドスイッチSW−THをオフすることにより、アナログ電圧Vinが第1コンパレータCMP1〜第7コンパレータCMP7に入力されることを遮断する。 - 特許庁
The multi-channel audio signal input from the first A/D converter section 11 is compensated by an equalizer section 19 and a level control section 20, converted into an analog signal by a D/A converter section 15, amplified by an amplifier section 16, and output as sound by an output section 17.例文帳に追加
第一のA/Dコンバータ部11から入力されるマルチチャンネルのオーディオ信号は、イコライザ部19およびレベル調整部20により補償され、D/Aコンバータ部15によりアナログ信号に変換され、アンプ部16により増幅され、出力部17により音として出力される。 - 特許庁
A computer 4 divides test data of (N+M) bits into A bit data for a step and B bit data for an offset and sends them to an input buffer 5, receives an output from an output buffer 6 to search all change points of digital outputs with respect to analog inputs, thereby measuring the nonlinearity.例文帳に追加
計算機4は、N+Mビットのテストデータをステップ用のAビットとオフセット用のBビットに分割して入力バッファ5に送るとともに、出力バッファ6の出力を取り込んで、アナログ入力に対するデジタル出力の変化点を全点サーチすることで非直線性を測定する。 - 特許庁
When low potential VCC is applied to a control terminal, a transistor 221 is turned on, a transistor 222 is turned off, a transistor 224 is turned on, the analog signal voltage applied to an input/output terminal 26 through the transistor is introduced to the gates of the transistor 223 and the gate of a transistor 21 and the transistors are turned off.例文帳に追加
制御端子に低電位のVCCが印加されると、トランジスタ221がオンし、トランジスタ222がオフし、トランジスタ224がオンし、このトランジスタを通して入出力端子26に掛かる前記アナログ信号電圧がトランジスタ223とトランジスタ21のゲートに導入され、これらトランジスタをオフする。 - 特許庁
An AD converter 10 converts the sine wave output and cosine wave output of a resolver from analog to digital when the exciting sine wave of the resolver has a plus (or minus) maximum value and inputs the results to an FPGA(field programmable gate array) 13, which calculates a digital value according to the input data and outputs the digital value to a DA converter 11.例文帳に追加
レゾルバの励磁用正弦波が正(または負)の最大値のときにADコンバータ10はレゾルバの正弦波出力及び余弦波出力をAD変換してFPGA13に入力し、FPGA13は入力データに基づいて計算し、得られたデジタル値をDAコンバータ11などに出力する。 - 特許庁
The data from the sensor 1 is input in a differential amplifier 5, the temperature data latched in the latch 3 in the last timing is compared with a data analog- converted by a D/A converter 4, by the amplifier 5, and the data is digital- converted by an A/D converter 6 to be latched as a temperature change data by a latch 7.例文帳に追加
又、センサ1からのデータを差動アンプ5に入力するとともに、前のタイミングでラッチ3にラッチされた温度データをD/Aコンバータ4でアナログにしたデータとを差動アンプ5にて比較しそのデータをA/Dコンバータ6にてデジタル変換を行い、ラッチ7にて温度変化データとしてラッチする。 - 特許庁
The hold circuit includes an input terminal 20 for inputting an analog voltage, a holding terminal 28 for inputting a holding signal, an output terminal 22 for outputting a held voltage, a reference potential terminal 24 connected to a reference potential, a switch circuit 4, a capacitor 10, and a voltage follower circuit 8.例文帳に追加
ホールド回路は、アナログ電圧を入力する入力端子20と、ホールド信号を入力するホールド端子28と、保持している電圧を出力する出力端子22と、基準電位に接続する基準電位端子24と、スイッチ回路4と、コンデンサ10と、ボルテージフォロワ回路8を備えている。 - 特許庁
The video signal receiving apparatus includes: a frequency discrimination unit (31A) for discriminating the frequency of a synchronizing signal of an input analog video signal; and a video signal processing circuit (31B) for determining scanning line conversion process and an angle of view and executing the process according to a discrimination result.例文帳に追加
入力アナログ映像信号の同期信号の周波数判別を行う周波数判別器(31A)と、判別結果にしたがって前記入力アナログ映像信号に対する走査線変換処理、画角調整を決定して実行する映像信号処理回路(31B)とを有する。 - 特許庁
In a semiconductor integrated circuit device 4 for use in a battery monitoring module 3, an MCU 10 has an I2C control block 12 for controlling serial communications such as the I2C, and an analog front-end 11 has an input/output buffer 13 serving as an interface of the I2C control block 12.例文帳に追加
バッテリ監視モジュール3に用いられる半導体集積回路装置4において、MCU10には、I2Cなどのシリアル通信の制御を行うI2C制御ブロック12を有しており、アナログフロントエンド11は、I2C制御ブロック12のインタフェースとなる入出力バッファ13を有している。 - 特許庁
DAC circuits 13a to 13d include decoders 11a to 11d for decoding input digital video signals and selectors 12a to 12d each of which selects one of the plurality of voltages supplied from the voltage generation circuit 10 to output it as an analog signal.例文帳に追加
DAC回路13a〜13dは、入力されるデジタル映像信号をデコードするデコーダ11a〜11dと、デコーダの出力によって、電圧生成回路10から供給される複数の電圧の内の一つを選択してアナログ信号として出力するセレクタ12a〜12dと、を含む。 - 特許庁
When the incoming signal detection section 12 detects an incoming signal that is input via the telephone line 1, the control unit 13 outputs configured incoming information to the incoming information transmission section 14, and the incoming information transmission section 14 transmits the information to the analog sound reproduction section 15.例文帳に追加
着信信号検出部12によって電話回線1を通じて入力される着信信号が検出されると、制御部13は設定した着信情報を着信情報伝達部14に出力し、さらに着信情報伝達部14よりアナログ音再生部15に伝達する。 - 特許庁
A preamplifier 11 amplifies a UHF television signal received at an input terminal 10 and a distributor 12 distributes the amplified signal into two, which are then given to a band pass filter 13a for an analog television band and a band pass filter 13b for a digital television band, in which a disturbing wave is eliminated.例文帳に追加
入力端子10に入力されたUHFテレビ信号は、前置増幅器11で増幅され、その後、分配器12で2分配されてアナログテレビ帯域用の帯域通過フィルタ13a及びデジタルテレビ帯域用の帯域通過フィルタ13bに入力され、妨害波が除去される。 - 特許庁
The detection signal KS of each color and the signal other than the detection signal KS are connected to the plurality of input ports, so as to make the signal other than the detection signal KS appear in the output port in advance to the detection signal KS of each color, when the analog switch 31 switches sequentially the connection.例文帳に追加
アナログスイッチ31が接続を順次切り替えたときに各色の検出信号KSの各々の前に検出信号KS以外の信号が出力ポートに現れるように、各色の検出信号KSおよび検出信号KS以外の信号が複数の入力ポートに接続される。 - 特許庁
Analong input signals S1 and S2 are sampled, held by S/H circuits 201 and 301, and then have their high-order (m) bits roughly converted by A/D converting means 310 and 312 and held by registers 320 and 321, and are reproduced into analog signals by D/A conversion parts 311 and 313.例文帳に追加
アナログ入力信号S_1 ,S_2 をS/H回路201,301でサンプル・ホールドし、AD変換手段310,312により上位mビット分の粗変換を行い、レジスタ320,321に保持するとともに、DA変換部311,313によりアナログ信号に再生する。 - 特許庁
The D/A conversion circuit of a resistance string type is disclosed and the resistance values of resistance elements constituting the resistance string are not set to be all the same but are set to the resistance values weighted so as to linearly convert nonlinear relation between encoded input digital signals and output analog signals.例文帳に追加
D/A変換回路を抵抗ストリング型とし、抵抗ストリングを構成する抵抗素子の抵抗値を全て均一ではなく、エンコードされた入力デジタル信号と出力アナログ信号との間の非直線的な関係を直線的に変換するように重み付けされた抵抗値に設定する。 - 特許庁
An analog wiring 170 is arranged between the input and output block 110 and the analogue signal circuit block 120 or the like, and the unit capacity cells 10a in the capacity insertion area 160 are connected to an electric power source and wirings 171, 172 of a GND potential by veer conductors 173, 174.例文帳に追加
入出力ブロック110とアナログ信号回路ブロック120等との間にアナログ配線170を配置し、ビア導体173,174により容量挿入領域160の単位容量セル10aを電源,GND電位の配線171,172に接続する。 - 特許庁
An input conversion circuit 111 comprises effective value conversion circuits 112a and 112b for rectifying an AC voltage and an AC current and for converting them into the effective values and an analog multiplier 113 for multiplying the effective values to calculate the electric power, and calculates the AC apparent power.例文帳に追加
入力変換回路111は交流電圧および交流電流を整流して実効値に変換する実効値変換回路112a、112bと該実効値を乗算して電力を算出するアナログ乗算器113とからなり、交流の皮相電力を算出する。 - 特許庁
The IQ signal of the base band of an input code sequence is delayed by a delay unit 1, is amplitude-limited by a signal amplitude limiter, then band-limited by a digital LPF 3, converted into an analog signal by a D/A converter 4, and supplied to an orthogonal modulator (not shown) and a transmission amplifier.例文帳に追加
入力された符号系列のベースバンドのIQ信号は、遅延部1で遅延された後、信号振幅制限部で振幅制限され、次いで、デジタルLPF3で帯域制限されてD/Aコンバータ4でアナログ信号に変換され、図示しない直交変調器や送信増幅器に供給される。 - 特許庁
The encoder circuit is provided with a counter circuit 21 which counts a number of "1" in a thermometer code 101 obtained comparing analog input voltage with a plurality of reference voltage, and outputs the counted value 102, and a latch circuit 22 which latches the counted value 102 from the counter circuit 21.例文帳に追加
アナログの入力電圧を複数の基準電圧と比較して得られるサーモメータコード101における‘1’の数をカウントしてカウント値102を出力するカウンタ回路21と、カウンタ回路21からのカウント値102をラッチするラッチ回路22とを備えたエンコーダ回路。 - 特許庁
To provide a semiconductor device for generating digital data without being affected by voltage variation even when the reference voltage fluctuates in the semiconductor device for AD-converting an input analog signal in response to supplied reference voltage and outputting the digital data.例文帳に追加
供給される基準電圧に応答して、入力されるアナログ信号をAD変換してデジタルデータを出力する半導体装置において、その基準電圧が変動するときでも、その電圧変動の影響を受けることのないデジタルデータを生成する半導体装置を提供する。 - 特許庁
A noise mask section 15 detects a maximum value of the fluctuation of digital signals in a blanking period of analog video input signals as a noise level value, determines a value that is not lower than the noise level value, as a mask signal value and masks noise components included in the digital signals by the mask signals.例文帳に追加
ノイズマスク部15は、アナログ映像入力信号のブランキング期間におけるディジタル信号の変動の最大値をノイズレベル値として検出し、ノイズレベル値以上の値をマスク信号値として決定し、ディジタル信号に含まれるノイズ成分をマスク信号によってマスクする。 - 特許庁
The microprocessor 110 calculates a linear approximation coefficient based on the first/second calibration voltage A1/A2 in cooperation with a program memory 111A, corrects a digital conversion value with respect to the analog input signal using the approximation coefficient, and corrects a linearity error in the conversion characteristics of the A/D converter.例文帳に追加
マイクロプロセッサ110はプログラムメモリ111Aと協働して,第一・第二の校正電圧A1・A2に基づく直線近似係数を算出し,この近似係数を用いてアナログ入力信号に対するデジタル変換値の補正を行なって,AD変換器の変換特性の線形性誤差を補正する。 - 特許庁
Under an environment of a frequency selectivity communication path in transmission using a frequency-shift keying (FSK) system adopting an asynchronous energy detection system, an analog signal is sampled before input to a detector on the reception side so as to execute frequency domain equalization (FDE) to its discrete time signal.例文帳に追加
非同期なエネルギー検波方式を採用した周波数シフト変調(FSK)方式を用いた伝送のうち、周波数選択性通信路環境下に於いて、受信側で検波器への入力の前にアナログ信号をサンプリングし、その離散時刻信号に対して周波数領域等化(FDE)を行う。 - 特許庁
Another terminal of a capacitor 12A for storing an analog input voltage AI given to an internal node NI via a switch 1 is connected to a midpoint of a resistance voltage divider 13 for generating a plurality of reference levels for comparison purpose connected between a power level VDD and a ground level GND.例文帳に追加
スイッチ11を介して内部ノードNIに与えられるアナログ入力電圧AIを保持するキャパシタ12Aの他端を、電源電位VDDと接地電位GNDの間に接続されて比較用の複数の基準電位を生成する抵抗分圧器13の中点に接続する。 - 特許庁
A first sample and hold circuit 15 and a second sample and hold circuit 16 cascaded by first and second pulse generation circuits 12 and 13 for generating first and second sampling pulses, respectively by an output of a synchronization separation circuit 11 to which an analog video input is inputted are provided.例文帳に追加
アナログ映像入力が入力される同期分離回路11の出力によりそれぞれ第1および第2サンプリングパルスを発生する第1および第2パルス発生回路12、13により、縦続接続された第1サンプルホールド回路15および第2サンプルホールド回路16を備える。 - 特許庁
In an analog amplifier unit circuit 20 included in a color liquid crystal display apparatus, aluminum wires 32 are formed so as to cover a gate electrode 21g of an input transistor 21 of the drive circuit 25, so that the capacitance between the gate electrode 21g and the aluminum wires 32 is used for an offset-compensating capacitor 23.例文帳に追加
このカラー液晶表示装置に含まれるアナログアンプ単位回路20では、駆動回路25の入力トランジスタ21のゲート電極21gを覆うようにしてアルミ配線32を形成し、ゲート電極21gおよびアルミ配線32間の容量をオフセット補償用キャパシタ23として使用する。 - 特許庁
| 意味 | 例文 |
| Copyright © Japan Patent office. All Rights Reserved. |
|
ログイン |
Weblio会員(無料)になると
|
|
ログイン |
Weblio会員(無料)になると
|