1016万例文収録!

「ground circuit」に関連した英語例文の一覧と使い方(61ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > ground circuitの意味・解説 > ground circuitに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

ground circuitの部分一致の例文一覧と使い方

該当件数 : 3089



例文

Because the source 2 is not operated all the time but operated when necessary, a time constant circuit is formed by the capacitance between an information transmission signal line and the ground and the resistance of the constant current source to make the voltage level of the signal line L fall gradually so that noise cannot be produced in the voltage waveform when the source 2 is shifted from off to an on state.例文帳に追加

定電流源2を常時動作させておくのではなく、必要に応じて動作させているので、定電流源2がオフ状態からオン状態に遷移する際には、情報伝達信号線とグランドとの間の容量と、定電流源の抵抗値とによって時定数回路が形成されて信号線Lの電圧レベルが徐々に降下し、電圧波形にノイズが生じない。 - 特許庁

A conductive portion 12h for electrically connecting the bottom face 1b of a first housing 1 and a ground pattern 14f formed in a circuit board 14 is disposed in ditches 12g formed inside a hole portion 12d of a boss 12a.例文帳に追加

第1の筐体1の下面1bと回路基板14に形成されているグランドパターン14fとを電気的に接続する導電部12hを、ボス12aの孔部12d内に形成された溝部12gに配したことにより、ネジ13aを孔部12dに繰り返し挿脱したとしても、ネジ13aが導電部12hに擦れることを防ぐことができる。 - 特許庁

The first voltage shift circuit 110 includes a second transistor 112 having a source serving as an input, and a gate and drain connected to each other to operate as a diode, and a first transistor 111 having a source connected to a power supply 103, a gate connected to a ground, and a drain connected to the drain of the second transistor 112.例文帳に追加

第1の電圧シフト回路110は、ソースを入力としゲートとドレインとが接続されてダイオードとして動作する第2のトランジスタ112と、ソースが電源103に接続され、ゲートが接地され、ドレインが前記第2のトランジスタ112のドレインに接続されている第1のトランジスタ111とから構成される。 - 特許庁

This circuit 9 is provided with a first transistor of which one end is connected to a power source potential and plural transistors connected in series between the other end of the first transistor and a ground potential, and the constant potential decided in accordance with a total sum value of respective threshold voltage of the plural transistors is outputted from the other end of the first transistor.例文帳に追加

一端が電源電位に接続された第1のトランジスタと、前記第1のトランジスタの他端と接地電位との間に直列に接続された複数のトランジスタとを備え、前記第1のトランジスタの他端から前記複数のトランジスタそれぞれのしきい値電圧の総和値に応じて決定される定電位が出力されてなる定電位発生回路。 - 特許庁

例文

A circuit board 4 is constituted in such a way that inner wiring patterns 2 are formed on both surfaces of a core substrate 1 and power supply/ ground layers 5 are respectively formed on the patterns 2 through insulating resin layers 3, and electronic parts 7 can be mounted on the patterns 2 exposed in recessed sections 6 formed, when the insulating resin layers 3 are removed through dry etching.例文帳に追加

コア基板1の両面に内部配線パターン2が形成されており、該内部配線パターン2の上に絶縁樹脂層3を介して電源/グランド層5が各々形成されてなる回路基板4であって、表層の絶縁樹脂層3がドライエッチングにより除去されて形成された凹部6に露出する内部配線パターン2に電子部品7が表面実装可能になっている。 - 特許庁


例文

In this case, when a control circuit (not shown) sets a switch control signal with a first logic level combination to control terminals 11, 12 and 51, 52, the first RF signal is outputted from an output terminal 40 via the semiconductor switches of the first set, while the second RF signal is connected to ground and the second path is disconnected from the output terminal.例文帳に追加

この場合、不図示の制御回路が第1の論理レベルの組合せのスイッチ制御信号を制御端子11,12;51,52に設定すると、第1の組の半導体スイッチを経由して第1のRF信号が出力端子40から出力される一方、第2のRF信号はグランドに落とされるとともに第2の経路が出力端子から切り離される。 - 特許庁

The operation amplifier has a differential amplifying step 122 for differentially amplifying an input voltage V_in and a standard voltage V_bias, a source ground amplifying step 123 for outputting differentially amplified signals, a phase compensation capacity 106 to compensate phases of the output signals, and a charge and discharge control circuit 125 which controls charge and discharge of the phase compensation capacity 106.例文帳に追加

本発明にかかる演算増幅器は、入力電圧V_in及び基準電圧V_biasに対して差動増幅を行う差動増幅段122と、差動増幅された信号を出力するソース接地増幅段123と、出力される信号の位相を補償する位相補償容量106と、位相補償容量106の充放電を制御する充放電制御回路125と、を備えるものである。 - 特許庁

To provide a device and a method for automatically controlling the train capable of improving the operational efficiency of the train by controlling the traveling speed of the train by an onboard device installed thereon based on traveling control information of the train transmitted from a ground device to a track circuit and the speed-distance table stored in the onboard device.例文帳に追加

本発明の課題は、地上装置から軌道回路に伝送される列車の走行制御情報と車上装置に記憶されている速度距離テーブルとに基づいて車上装置が自列車の走行速度を制御することで列車の運転能率を向上させる自動列車制御装置及び自動列車制御方法を提供することである。 - 特許庁

When a path for supplying the power supply to a sensor is interrupted by a switch circuit 6, a control part 2 decides that a sensor (19) is a power supply built-in type when the voltage of a signal input terminal 4 pulled down through a resistance element 7 becomes the partial potential of the built-in power supply voltage, and exceeds a ground level.例文帳に追加

制御部2は、スイッチ回路6によりセンサに対して電源を供給する経路を遮断させた場合に、抵抗素子7を介してプルダウンされている信号入力端子4の電圧が、内蔵電源電圧の分圧電位となっておりグランドレベルを超えていれば、そのセンサ(19)が電源内蔵型であると判定する。 - 特許庁

例文

The present board forms a cavity 20 for packaging a device 8 within a five-layer structured substrate block, using two metal plates 4 and 5 as a ground electrode, handles input/output of high-frequency signals via coaxial connectors 9 and 10 connected to striplines 21 and 22, and applies bias voltage, etc., from an upper layer bias circuit 14 connected through a via hole 26.例文帳に追加

二つの金属プレート4,5を接地電極として用いる5層構造の基板ブロック内に、デバイス8を実装するためのキャビティ20を形成し、高周波信号の入出力はストリップライン21,22に接続された同軸コネクタ9,10を介して行い、バイアス電圧等はバイアホール26を介して接続された上位層のバイアス回路14から入力する。 - 特許庁

例文

To provide a cover ray film which has an electromagnetic wave shielding function, is superior in flexibility, can make a flexible printed wiring board thin, and eliminates the need to connect an electromagnetic wave shield layer to a ground circuit of the flexible printed wiring board, to provide a method of manufacturing the same, and to provide the flexible printed wiring board having the cover ray film.例文帳に追加

電磁波シールド機能を有し、屈曲性に優れ、フレキシブルプリント配線板の薄肉化能であり、かつ電磁波シールド層をフレキシブルプリント配線板のグランド回路に接続させる必要がないカバーレイフィルム、その製造方法および該カバーレイフィルムを備えたフレキシブルプリント配線板を提供する。 - 特許庁

The input circuit comprises an input terminal for receiving an input signal, output terminal for outputting an output signal, node connected to the input terminal, a terminating resistor connected between the node and a ground, a potential shift element connected to the node and the output terminal, a potential source for supplying a predetermined potential, and a current source connected between the potential source and the output terminal.例文帳に追加

入力回路は、入力信号を受け取る入力端子と、出力信号を出力する出力端子と、入力端子に接続されるノードと、ノードとグランドとの間に接続される終端抵抗と、ノードと出力端子との間に接続される電位シフト素子と、所定の電位を供給する電位源と、電位源と前記出力端子との間に接続される電流源とから構成される。 - 特許庁

Further, even if the power supply ECU 1 becomes runaway by some reason, the other input end of an NAND circuit 102 is connected to the ground GND via a path composed of a diode D2 and the transistor Tr5, or a path composed of a diode D1 and a transistor Tr6, and the power supply of a steering lock ECU 4 is blocked.例文帳に追加

また、電源ECU1が何らかの理由で暴走したとしても、NAND回路102の他方の入力端が、ダイオードD2及びトランジスタTr5からなる経路、あるいは、ダイオードD1及びトランジスタTr6からなる経路によってグランドGNDに落ち、ステアリングロックECU4の電源供給を遮断する。 - 特許庁

The driving controller 50 is provided with first to fourth switching elements Q1-Q4 connected between terminals 22A, 22B of a piezoelectric element 22, a power supply and a ground, diodes D1, D3 connected to the switching elements Q1, Q3 in parallel, a control circuit 56, and a charge storage means 57 connected to the power supply in parallel.例文帳に追加

駆動制御装置50は、圧電素子22の端子22A,22Bおよび電源、グランド間に接続された第1〜第4スイッチング素子Q1〜Q4と、スイッチング素子Q1,Q3に並列に接続されたダイオードD1,D3と、制御回路56と、電源に並列に接続された電荷蓄積手段57とを備える。 - 特許庁

In the uninterruptible power supply unit, a DC power supply has plural DC voltage outputs, an uninterruptible circuit 10 for securing voltage by a DC/DC converter 5 is provided between at least one of the DC voltage output and a load, and a secondary battery 3 or an electric double-layer capacitor 4 is connected between the DC voltage output other than the one DC voltage output and the ground.例文帳に追加

直流電源が複数の直流電圧出力を備え、該直流電圧出力の少なくとも一つと、負荷との間に、DC/DCコンバータ5によって電圧を保障する無停電回路10を備え、前記一つの直流電圧出力以外の他の直流電圧出力とアースとの間に、二次電池3あるいは電気二重層キャパシタ4を接続した無停電電源装置。 - 特許庁

In an R-2R resistor circuit network 12, a path where each branched current is made to flow to an integrator capacitor 14 of the next stage and a path where each branched current is made to flow to a low-impedance analog midpoint (ground potential) Vss, and a path can be selected for each branched current by digital control bit data Bn-B_0.例文帳に追加

R−2R抵抗回路網12では、各分岐電流がそれぞれ次段の積分器容量14に流れる経路と低インピーダンスアナログ中点(グラウンド電位)Vssに流れる経路があり、各分岐電流ごとにディジタルコントロールビットデータBn〜B_0 によって経路選択が可能となっている。 - 特許庁

A cutout via 116 is formed as an electrode in the edge of a multilayer circuit board 106 by cutting out a part of a viahole, and a clearance 120 wide enough to match with the characteristic impedance of a transmission line is created between the non-cutout circumference of a cutout land 118 of the cutout via 116 and a ground 102.例文帳に追加

多層回路基板106の基板端に、ビアホールの一部を切り欠いた電極としての切欠ビア116を設け、かつ切欠ビア116の切欠ランド118の非切欠側周囲とグランド102との間に、伝送線路の特性インピーダンスに整合する間隔を有するクリアランス120を設けている。 - 特許庁

Since an NMOS transistor(TR) Mnb is turned on when a level of an output OUT of an output node 50 of a dynamic logic circuit 100 is at a high level, a reduced voltage VBB smaller than a ground voltage VSS is applied to a back gate of a MOS TR and an NMOS TR Mn1 of an n-logic 10.例文帳に追加

ダイナミックロジック回路100の出力ノード50の出力OUTのレベルがハイレベルのときはNMOSトランジスタMnbがターンオンするので、n-ロジック10のMOSトランジスタ及びNMOSトランジスタMn1のバックゲートには接地電圧VSSより小さい値の降圧電圧VBBが印加される。 - 特許庁

Furthermore, each outer conductor 13 exposed with a part of the jacket 15 removed is connected to a ground circuit 17 of each FPC7 by soldering in a condition leaving the jackets 15 of the both terminals of the extra-fine coaxial cables 3, respectively, as a structure of a terminal connection part for connecting each FPC7 in free bending.例文帳に追加

さらに、前記各FPC7が折曲げ可能となるように接続するための端末接続部の構成として、前記各極細同軸ケーブル3の両端末のジャケット15を残した状態で前記ジャケット15の一部を除去して露出した各外部導体13を前記各FPC7のグランド回路17に半田付けで接続する。 - 特許庁

To provide a communication method and apparatus with less energy consumption and immune to external noise in waveguide type in-human-body communication for using two transmission electrodes and two reception electrodes pressed into contact with or close to the human body to form a waveguide into a human body and capable of transmitting information without the need for forming a closed circuit via ground or a surrounding environment.例文帳に追加

人体に当接又は近接した2つの送信電極と2つの受信電極を利用することにより人体内に導波管を形成し、地面や周囲環境を介して閉回路を形成することなしに情報伝送を行うことができる導波管型人体内通信において、エネルギ消費が小さく外部ノイズに強い通信方法及び装置を提案する。 - 特許庁

A circuit is constituted of a power transistor 11 where a source/ drain electrode path is connected between a power source and an output terminal and the high resistor 14 for stabilizing gate voltage is incorporated between a source electrode and a gate electrode and a control MOS transistor 18 where the source/drain electrode path is connected between the gate electrode of the power MOS transistor and ground and a switching signal is added to the gate electrode.例文帳に追加

本発明はソース・ドレイン電極路が電源と出力端子間に接続され、ソース電極とゲート電極間にゲート電圧の安定化のための高抵抗14が内蔵されたパワートランジスタ11と、ソース・ドレイン電極路が前記パワーMOSトランジスタのゲート電極とアース間に接続され、ゲート電極にスイッチング信号が加えられる制御用MOSトランジスタ18とよりなる。 - 特許庁

The termination circuit for the transmission line includes a diode 4a connected to a terminal portion of a transmission line 2 and a resistance 5a which is connected between the diode 4a and ground 100 and has a resistance value nearly equal to the characteristic impedance of the transmission line 2, and the direction from the transmission line 2 to the resistance 5a is the forward or backward direction of the diode 4a.例文帳に追加

伝送線路2の終端部に接続されたダイオード4aと、前記ダイオード4aとグランド100との間に接続された伝送線路2の特性インピーダンスとほぼ等しい抵抗値を持つ抵抗5aとを備え、前記伝送線路2から前記抵抗5aに向かう方向を前記ダイオード4aの順方向または逆方向とする。 - 特許庁

A circuit substrate is disclosed that includes multiple continuously formed apertures that form mutually facing edge parts in a conductive layer so as to insulate the divided parts of the conductive layer, such that the conductive layer, is used for a different function (e.g., both as a power supply and a ground) in a product (e.g., an electrical assembly) that includes the substrate as a part of it.例文帳に追加

回路基板であって、その基板を一部として含む製品(例えば電気組立体)内において異なる機能(例えば電源とグラウンドの両方として)のために導電層が使用されるように、導電層の分割する部分を絶縁するために向かい合う端縁部を導電層内において形成する複数の連続して形成された開口部を含む前記回路基板。 - 特許庁

To provide a device for measuring a leakage current capable of acquiring current Igc values in each phase and as total flowing through a ground electrostatic capacitance of a distribution circuit of three-phase four wires or three-phase three wires of distribution system, capable of acquiring the leakage current Igr value including no error caused by an unbalanced state, and capable of determining a phase where the leakage current Igr value increases.例文帳に追加

3相4線、又は3相3線式の配電方式配電回路の対地静電容量を通じて流れる各相別及び合計の電流Igc値の把握、及び、アンバランス状態に起因する誤差を含まない漏れ電流Igr値の把握、及び漏れ電流Igr値が増大している相の判定を行うことのできる漏洩電流測定装置の提供を目的とする。 - 特許庁

A PWM control circuit 21 halts the feeding of electricity to a U-phase PWM drive amplifier 22U, a V-phase PWM drive amplifier 22V, a U-phase coil 23U from a W-phase PWM drive amplifier 22W, a V-phase coil 23V, and a W-phase coil 23W and de-energizes a coil of a relay 27 for detecting ground faults.例文帳に追加

PWM制御回路21は、U相PWM駆動増幅器22U、V相PWM駆動増幅器22V、W相PWM駆動増幅器22WからU相コイル23U、V相コイル23V、W相コイル23Wへの給電を停止すると共に、地絡検出用リレー27のコイルを無励磁とする。 - 特許庁

Furthermore, a short-circuiting part 26 which causes a short circuit between the outer terminal 23 of the power supply wire PWR, where the plated led wire 25 is formed and the outer terminal 23 of the signal wire SIG and between the outer terminal 23 of the power supply wire PWR and the outer terminal 23 of a ground wire GND, is formed on the rear of the package 21.例文帳に追加

更に、パッケージ21の裏面に、メッキ引出線25が形成された電源線PWRの外部端子23と信号線SIGの外部端子23との間、及び、電源線PWRの外部端子23とグランド線GNDの外部端子23との間をそれぞれ短絡する短絡部26を形成する。 - 特許庁

When an over voltage exceeding a threshold is impressed to an output terminal 15 in a semiconductor circuit 1, an input transistor 12 is turned off regardless of the level of a control signal by turning on an auxiliary transistor 12 so that an output transistor 6 can be surely turned on and a surge current caused by the over voltage can be discharged to a ground part 4, and the output transistor 6 is protected.例文帳に追加

半導体回路1は、出力端子15に閾値を越える過電圧が印加されると、補助トランジスタ12がオンすることにより制御信号のレベルに関わらず入力トランジスタ12がオフし、これにより出力トランジスタ6が確実にオンして過電圧によるサージ電流が接地部4に放電され、出力トランジスタ6は保護される。 - 特許庁

Further, a base bias circuit consisting of a resistor R1 and a resistor R2 to the bases of the transistors Q1 and Q2 for oscillation, a crystal vibrator Y1 is inserted and connected between the bases of the transistors Q1 and Q2 for oscillation and ground, and in addition, the collectors of the transistors Q1 and Q2 for oscillation are connected to a power supply voltage Vcc line.例文帳に追加

更に、発振用トランジスタQ1、Q2のベースに抵抗R1及び抵抗R2とから成るベースバイアス回路を接続すると共に、発振用トランジスタQ1、Q2のベース・接地間に水晶振動子Y1を挿入接続し、更に、発振用トランジスタQ1、Q2のコレクタと電源電圧Vccラインと接続したものである。 - 特許庁

Moreover, a trap circuit B is prepared in which a second dielectric resonator CV1 of an inductor and a resonant capacitor VC1 for a trap are connected as parallel resonant coupling in a form of branching from the signal transmission path 86 to the ground, and which forms a first attenuation pole in a position where it overlaps with a series resonant pass-through peak of the main series resonant unit.例文帳に追加

また、信号伝送路86から接地側に分岐する形で、インダクタをなす第二誘電体共振器CV1とトラップ用共振キャパシタVC1とを並列共振結合し、主直列共振部の直列共振通過ピークと重なる位置に第一減衰極を形成するトラップ回路Bを設ける。 - 特許庁

The cap 1 is composed of a top plate 12 arranged in approximately parallel with the board 2 in the upper section of the circuit 5 and a grounding side wall 11 formed under a drooped state from a part of the periphery of the top plate 12, having a resiliency and being joined with the ground pattern of the board 2, and the side faces excepting the grounding side wall 11 are opened.例文帳に追加

金属シールドキャップ1は、高周波回路部品5の上方で回路基板2と略平行に配置された天板12と、この天板12の周縁の一部分から垂下状態に設けられてバネ性を有し回路基板2のグランドパターンに接合される接地側壁11とからなり、前記接地側壁11以外の側面を開放している。 - 特許庁

To provide an antenna device which is constituted of a dielectrics substrate, a radiation conductor arranged on one surface of the dielectrics substrate, and ground conductors and a transmission line which are arranged on the other surface, and can be manufactured easily, and in which the level of integration as a circuit can be increased and transmission and reception of a circularly polarized radio wave are enabled effectively.例文帳に追加

誘電体基板と、この誘電体基板の一方の面に設けられた放射導体と、他方の面に設けられた接地導体および伝送線路とを有し、容易に作製でき、回路としての集積度を向上でき、円偏波した電波の送信または受信を効率よく行うアンテナ装置を提供する。 - 特許庁

On the other hand, since the signal line and the auxiliary capacitance lines 4 intersect with a insulating film on the TFT substrate of the LCD, there are capacitances at intersection parts and a transient current is made to flow through these capacitances and the junction capacitance of the protecting diode 30 and wiring resistances in the circuit of the driver when the signal of the auxiliary signal lines is inverted and a ground potential Vss is fluctuated.例文帳に追加

一方、LCDのTFT基板上では信号ラインと補助容量信号線は絶縁膜を介して交差しているため、交差箇所には容量があり、補助容量信号線の信号が反転するとき、その容量及び保護ダイオード30の接合容量、回路内の配線抵抗を通して過渡電流が流れグランド電位Vssが変動する。 - 特許庁

In a first inverter circuit INV1, one end of a current path of a second conductive second transistor P1 is connected to the other end of a current path of a first conductive first transistor N1 to which one end of the current path is grounded and a first signal CKI consisting of one of first voltage V1 higher than ground potential is supplied to each gate.例文帳に追加

第1のインバータ回路INV1は、電流通路の一端が接地された第1導電型の第1のトランジスタN1の電流通路の他端に第2の導電型の第2のトランジスタP1の電流通路の一端が接続され、各ゲートに接地電位より高い第1の電圧V1の一方からなる第1の信号CKIが供給される。 - 特許庁

To make a common mode current flow into a loop circuit comprising a parasitic capacitor cp3 between a primary-side coil 20a and a secondary-side coil 20b of a transformer 20 of a DCDC converter CV, parasitic capacitors cp1, cp2 between a primary-side coil and a secondary-side coil of a pulse transformer PT, and a ground line GL.例文帳に追加

DCDCコンバータCVのトランス20の1次側コイル20a及び2次側コイル20b間の寄生キャパシタcp3、パルストランスPTの1次側コイル及び2次側コイル間の寄生キャパシタcp1、cp2、及びグランドラインGLを備えるループ回路にコモンモード電流が流れること。 - 特許庁

To provide a ceramic circuit board which is reduced in size by narrowing pitches among some of line conductors to allow the mixed arrangement of ground conductors wherein large current flows, and the line conductors wherein small current flows in high concentration and, which is free from disconnections by reducing the resistance value of the line conductors wherein small current flows and thereby has a high reliability.例文帳に追加

線路導体の一部狭ピッチ化を行なうことで、大電流を流す接地導体と小電流を流す線路導体を高密度に混在させることによって小型化を実現し、且つ小電流を流す線路導体において抵抗値を減少することで断線しない、且つ信頼性の高いセラミック回路基板を提供すること。 - 特許庁

In addition, the resonance circuit 20 has a piezoelectric oscillator connected to piezoelectric oscillator connection terminals X1 and X2, capacitors C1 and C2 connected between the piezoelectric oscillator connection terminals X1 and X2, and the ground G, a capacitor C3 connected between the drain of the PMOS transistor 6 and a power supply Vcc, a resistance R, and an oscillation stage transistor Tr1.例文帳に追加

尚、共振回路20は、圧電振動子接続端子X1、X2に接続された圧電振動子と、圧電振動子接続端子X1、X2とグランドG間に接続されたコンデンサC1、C2と、PMOSトランジスタ6のドレインと電源Vcc間に接続されたコンデンサC3と、抵抗Rと、発振段トランジスタTr1と、を備えている。 - 特許庁

Furthermore, a radio wave absorber 7 is provided for absorbing a leaked current outputted from an antenna element 3 for ETC between the circuit board 2 and a ground plate 9, and an antenna element 4 for GPS and the antenna element 3 for ETC are disposed in such a positional relationship that an antenna device for GPS operates as a waveguide device for radio waves radiated from an antenna device for ETC.例文帳に追加

また、回路基板2と地板9との間にETC用のアンテナ素子3から出力された漏洩電流を吸収する電波吸収体7を設けると共に、GPS用のアンテナ装置がETC用のアンテナ装置から放射された電波の導波器として作用するような位置関係にGPS用のアンテナ素子4とETC用のアンテナ素子3とを配置した。 - 特許庁

A dipole antenna comprising a metal frame 1 and a conductive two-axial hinge part 4, and a ground pattern of a circuit board 20 is fed from hinge metal fittings 13 as one constituent element of the two-axial hinge part 4 which is arranged nearby a camera 22 which is hardly touched with a hand or a finger of a user of the mobile radio set in a movie style.例文帳に追加

金属フレーム1及び導電性の2軸ヒンジ部4と、回路基板20のグランドパターンによって構成されたダイポールアンテナへの給電を、ムービースタイルにおいて携帯無線機の使用者の手や指に触れられにくいカメラ22の近傍に配置された2軸ヒンジ部4の構成要素の一つであるヒンジ金具13から行なう。 - 特許庁

This integrated circuit is constituted of a multiple wiring structure having three layers or more includes ground wirings 103, 108 made into a first wiring layer 107a, signal wirings 101, 106 made in a third wiring layer, an insulating part made in a second wiring layer 107, and dielectric bodies of interlayer film regions 102, 109 including interlayer films 111a and 111b between these wiring layers.例文帳に追加

3層以上の多層配線構造を有する集積回路において、第1配線層107aに設けられた配線103及び108を接地線とし、第3配線層に設けられた配線101及び106を信号線とし、第2配線層107bの絶縁体部分及びこれらの配線層間の層間膜111a及び111bを含む層間膜領域102及び109を誘電体とする伝送線路を構成する。 - 特許庁

A gate of one MOS-FET in the first and second MOS-FET is connected to a circuit ground, a negative fixed voltage with a potential resulting from dividing the power supply voltage with resistance as a reference is applied to the gate of the other transistor, and ON resistance of these two MOS-FET is used as input resistance and feedback resistance of the operational amplifier.例文帳に追加

前記第1及び第2のMOS−FETの一方のMOS−FETのゲートは回路グランドに接続し、他方のトランジスタのゲートには前記電源電圧を抵抗で分割した電位を基準とした負の固定電圧を印加し、これら2つのMOS−FETのオン抵抗をそれぞれ演算増幅器の入力抵抗及び帰還抵抗として用いる。 - 特許庁

The sensor terminal An comprises a temperature sensor IC 1 integrating a temperature sensor, a data transmission/reception circuit, a ROM storing a specific ID, and the like into one chip, and a filter part comprising a resistor R interposed between a power line 31 and the communication line 32 and a capacitor C interposed between the communication line 32 and a ground line 33.例文帳に追加

センサ端末Anは、温度センサやデータの送受信回路、並びに固有のIDを記憶したROMなどを1チップに集積化した温度センサIC1と、電源線31と通信線32の間に挿入される抵抗R並びに通信線32と接地線33の間に挿入されるコンデンサCからなるフィルタ部とを具備する。 - 特許庁

The clock group generating circuit has a PLL configuration including a VCO(voltage controlled oscillator) having inverter type delay stages whose buildup time and decay time can be controlled through the variation of bias voltages NBIAS and PBIAS used to drive power supply side and ground side current source transistors(TRs), and the VCO generates clock signals whose phases differ from each other.例文帳に追加

クロック群発生回路は、電源側と接地側の電流源トランジスタを駆動するバイアス電圧NBIASおよびPBIASを可変させることによって立ち上がり時間と立ち下がり時間が制御可能な複数のインバータ型遅延段を含むVCOを有したPLLの構成を有しており、このVCOから位相が異なる複数のクロック信号が生成される。 - 特許庁

The A/D conversion circuit apparatus includes two A/D converters 28, 29 included in an IC and for converting an analog signal into a digital signal, the one A/D converter 28 converts an analog video signal into a digital signal, and the other A/D converter 29 converts a ground signal in pairs with the analog video signal into a digital signal.例文帳に追加

A/D変換回路装置にあっては、IC内部にアナログ信号からデジタル信号に変換する2つのA/D変換器28、29を有しており、そのうちの一方のA/D変換器28でアナログ映像信号がデジタルに変換され、他方のA/D変換器29で上記アナログ映像信号と対のグラウンド信号がデジタルに変換される。 - 特許庁

This preamplifier 40 comprises an active element 42, a base 54 for the active element 42 connected with an input terminal 44 of the preamplifier 40 via an input protection circuit 60, an emitter 58 connected with a ground terminal 48 via an emitter resistance R_E, and a collector 56 connected with a power terminal 50 via a collector resistance R_L.例文帳に追加

プリアンプ40は、能動素子42を含み、能動素子42のベース54は、プリアンプ40の入力端子44に入力保護回路60を介して接続され、エミッタ58はエミッタ抵抗R_Eを介して接地端子48に接続され、コレクタ56はコレクタ抵抗R_Lを介して電源端子50に接続される。 - 特許庁

Variable inductance circuits 2 and 4 have each one end connected to the ground terminals of the circuits 1 and 3 while the other ends are grounded so that inductance can be varied, and control a group delay characteristics by their variable inductance and compensate for the gain of the electric signal attenuated by the circuit 3.例文帳に追加

可変インダクタンス回路2,4は、それぞれ一端が可変電気信号減衰回路1,3のグランド端子に接続され、他端が接地されてインダクタンスが可変可能であり、このインダクタンスの可変で群遅延特性を制御し、FETソース接地増幅回路3によって減衰した電気信号の利得を補償する。 - 特許庁

The voltage amplifier circuit has a voltage amplifier 2 and a gain changeover device 7 that can change at least of the capacitance between a signal input terminal 6 and the input terminal of the voltage amplifier 2, the capacitance between the input terminal of the voltage amplifier 2 and ground, and the capacitance between the input and output of the voltage amplifier 2.例文帳に追加

電圧増幅回路は、電圧増幅器2と、信号入力端子6と電圧増幅器2の入力端子との間の容量値、電圧増幅器2の入力端子と接地との間の容量値及び電圧増幅器2の入出力間の容量値のうち少なくとも1つを変化させることが可能なゲイン切替器7とを有する。 - 特許庁

A saturable current transformer T1 is connected in series between a resonance capacitor C3 that generates a starting voltage of a discharge lamp 1 by resonance with a ballast L1 and a ground, and preheating current is supplied to the filament 2 of the discharge lamp 1 from the secondary coil of this saturable current transformer T1 through a filament preheating circuit.例文帳に追加

バラストL1との共振で放電灯1の始動電圧を発生させる共振コンデンサC3とグランドとの間に直列に可飽和カレントトランスT1を接続し、この可飽和カレントトランスT1の二次巻線からフィラメント予熱回路を介して放電灯1のフィラメント2に予熱電流を供給する。 - 特許庁

Even while the ignition switch 2 is off, the bypass circuit causes the input of a ground potential signal to a seatbelt system 8 when a buckle switch 7 is on, and causes the input to the seatbelt system 8 of a potential signal corresponding to the voltage of the battery 1 when the buckle switch 7 is off.例文帳に追加

このバイパス回路により、イグニッションスイッチ2がオフとなっている状態においても、バックルスイッチ7がオンの状態では接地電位の信号が、バックルスイッチ7がオフとなっている状態ではバッテリー1の電圧に対応する電位の信号がシートベルトシステム8に入力されることになる。 - 特許庁

Also, an impedance adjusting circuit 10b provided between an output terminal OUT and the switch 11b consists of a capacitor C14 connected between the output terminal OUT and a unipolar side connection point of the switch 11b, and an inductor L14 connected between the output terminal OUT and the ground.例文帳に追加

また、出力端子OUTと単極双投スイッチ11bとの間に設けられるインピーダンス調整回路10bは、出力端子OUTと単極双投スイッチ11bの単極側接続点との間に接続されるキャパシタC14と、出力端子OUTと接地間に接続されるインダクタL14とからなる。 - 特許庁

例文

In a slope failure sensing device 2, an inclinometer 11 with a semiconductor circuit is buried in the ground of slope S, and a transmitter 14 is disposed at a position away from the surface of the slope S and transmits the measuring data showing a displacement of the slope S measured by an inclinometer via an antenna 14b by radio.例文帳に追加

この斜面崩壊感知装置2では、半導体回路を有する傾斜計11が、斜面Sの地中に埋設されるとともに、斜面Sの地表から離れた位置に、傾斜計によって計測された斜面Sの変位を表す計測データをアンテナ14bを介して無線で送信する送信機14が配置されている。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS